第3章 存储器系统 题库和答案

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第3章存储器系统

一.选择题

1.计算机工作中只读不写的存储器是( )。

(A) DRAM (B) ROM (C) SRAM (D) EEPROM

2.下面关于主存储器(也称为内存)的叙述中,不正确的是( )。

(A) 当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理

(B) 存储器的读、写操作,一次仅读出或写入一个字节

(C) 字节是主存储器中信息的基本编址单位

(D) 从程序设计的角度来看,cache(高速缓存)也是主存储器

3.CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个( )周期。

(A) 指令(B) 总线(C) 时钟(D) 读写

4.存取周期是指( )。

(A)存储器的写入时间(B) 存储器的读出时间

(C) 存储器进行连续写操作允许的最短时间间隔(D)存储器进行连续读/写操作允许的最短时间3间隔

5.下面的说法中,( )是正确的。

(A) EPROM是不能改写的(B) EPROM是可改写的,所以也是一种读写存储器

(C) EPROM是可改写的,但它不能作为读写存储器(D) EPROM只能改写一次

6.主存和CPU之间增加高速缓存的目的是( )。

(A) 解决CPU和主存间的速度匹配问题(B) 扩大主存容量

(C) 既扩大主存容量,又提高存取速度(D) 增强CPU的运算能力

7.采用虚拟存储器的目的是( )。

(A) 提高主存速度(B) 扩大外存的容量(C) 扩大内存的寻址空间(D) 提高外存的速度8.某数据段位于以70000起始的存储区,若该段的长度为64KB,其末地址是( )。(A) 70FFFH (B) 80000H (C) 7FFFFH (D) 8FFFFH

9.微机系统中的存储器可分为四级,其中存储容量最大的是( )。

(A) 内存(B) 内部寄存器(C) 高速缓冲存储器(D) 外存

10.下面的说法中,( )是正确的。(A) 指令周期等于机器周期

(B) 指令周期大于机器周期(C) 指令周期小于机器周期(D) 指令周期是机器周期的两倍

11.计算机的主内存有3K字节,则内存地址寄存器需( )位就足够。

(A) 10 (B) 11 (C) 12 (D) 13

12.若256KB的SRAM具有8条数据线,那么它具有( )地址线。

(A) 10 (B) 18 (C) 20 (D) 32

13.可以直接存取1M字节内存的微处理器,其地址线需( )条。

(A) 8 (B)16 (C) 20 (D) 24

14.规格为4096×8的存储芯片4片,组成的存储体容量为( )。

(A) 4KB (B) 8KB (C) 16KB (D) 32KB

15.一个有16字的数据区,其起始地址为70A0:DDF6H,则该数据区末字单元的物理地址为()。

(A)14E96H (B)7E814H (C)7E7F6H (D)7E816H

16.某微型计算机可直接寻址64M字节的内存空间,其CPU的地址总线至少应有( )条。(A)20 (B)30 (C)16 (D)26

17.对于地址总线为32位的微处理器来说,其直接寻址范围可达()。

(A)64MB (B)256MB (C)512MB (D)4GB

18.通常高速缓存是由快速( )组成。

(A) SRAM (B) DRAM (C) EEPROM (D) Flash

19.CPU在执行指令的过程中,每完成一次对存储器或I/O端口的访问过程,称为()。

(A) 时钟周期(B) 总线周期(C) 总线读周期(D) 总线写周期

20.某CPU有32条地址线,与之相连的一个I/O芯片的口地址为210H~21FH,则该I/O 芯片的片选信号至少应由()条地址线译码后产生。

(A) 16 (B) 10 (C) 4 (D) 6

21.采用高速缓存Cache的目的是( B )。

(A) 提高总线速度(B)提高主存速度(C)使CPU全速运行(D)扩大寻址空间

22.堆栈的工作方式是( D )。

(A)先进先出(B)随机读写(C)只能读出,不能写入(D)后进先出

23.EPROM是指( D )。

(A)随机读写存储器(B)可编程只读存储器(C)只读存储器(D)可擦除可编程只读存储器

24.连续启动两次独立的存储器操作之间的最小间隔叫(A )。

(A)存取时间(B)读周期(C)写周期(D)存取周期

25.对存储器访问时,地址线有效和数据线有效的时间关系应该是( C )。

(A)数据线较先有效(B)二者同时有效(C)地址线较先有效(D)同时高电平

26.微机的内存器可用( A )构成。

(A)RAM和ROM (B)硬盘(C)软盘(D)光盘

27.和外存储器相比,内存储器的特点是( C 〕。

(A)容量大、速度快、成本低(B)容量大、速度慢、成本高

(C)容量小、速度快、成本高(D)容量小、速度快、成本低

28.若内存容量为64KB,则访问内存所需地址线( A )条

(A)16 (B)20 (C)18 (D)19

29.若用6264SRAM芯片(8K×8位)组成128KB的存储器系统,需要( A )片6264芯片。

(A)16 (B)24 (C)32 (D)64

30.若内存容量为64KB,则访问内存所需地址线( A )条。

(A)16 (B)20 (C)18 (D)19

31. 断电后存储的资料会丢失的存储器是( A )

(A)RAM (B)ROM (C)CD-ROM (D )硬盘

32.断电后存储的资料会丢失的存储器是( A )。

(A)RAM (B)ROM (C)CD-ROM (D)硬盘

33. 连接到64000H~6FFFF地址范围上的存储器用8K×8位芯片构成,该芯片需要( )片。(A)4 (B)8 (C)6 (D)12

二、判断题

1.静态随机存储器中的内容可以永久保存。

2.总线周期是指CPU执行一条指令所需的时间。

3.静态随机存储器中的内容可以永久保存。

相关文档
最新文档