数字逻辑电路设计课程设计心得之数字电子钟【模版】
电子钟设计心得体会_心得体会范文_
电子钟设计心得体会本次电子产品设计与制作让我收获颇丰。
这次电子作品的设计与制作是每三个人一组,其中这三人都有自己的工作,我们各个分工。
本次作品我们三人齐心协力共同完成了设计与制作的全过程。
我担任我们组的组长,我负责了本次电子产品制做、安装、编程、调试、检测的全过程。
虽然我第一次担任组长,心理难免紧张但我都克服了这些困难,我们一接到老师通知要制作电子作品时我们都一脸茫然,但经过我们三人一起讨论后我们有了方向和目标,我就去图书馆借来有关电子作品制作方面的书籍和上网查看有关电子网,进行在网上询问一些网友关于电子制作技术和经验及去请教我们的老师,给老师进行指导等,我们经过再三考虑选择了内容和技术方面难度适合和制作方面的工序较简单的一个电子作品,这电子作品是数字电子钟。
我们决定做这个数字电子钟电路之后,我就拿来原理图列出元件清单,并查找这些元器件是否在市场上都有销售,如果没有那应该怎么办,有什么解决的办法?做了个种元件的性价比,我就拿来有关这个数字电子钟电路的资料,分析这个电路的工作原理,弄清它怎么工作,为什么这样工作和改进方法,我进行了以下做法:一、把这个数字电子钟电路所用到的每一个元器件进行分类,对它们的参数、功能等进行分析。
二、对每个元器件查有关书籍资料或上网查找元器件的工作原理。
三、上网查找有关元器件的型号不同但功能相同或相似的替代品。
例如,数字电子钟用到的at89s51以及数码管,到底用at98s51好还是at89c51好呢,数码管用共阳的还是共阴的好呢,我们三人进行了讨论。
经过我们三人一起讨论之后,最终决定了方案。
我们一致认定用at89s51作为核心元器件用两个共阳数码管来显示来时间,显示时间的格式为“时时—分分—秒秒”时间为24制是可行性的,把编程好的程序烧进at89s51去给它运行进行计数,用两个按钮来调节时间,一个用来调时,一个用来调分。
这方案在理论是可行,于是我们就是用面包板来进行硬件的简单的连接,看是否能实现我们预期的功能,论证方案确实可行之后我们才进行着手制作电路的硬件。
数字电子时钟课程设计总结报告
《数字逻辑电路设计》课程设计总结报告题目:数字电子钟设计指导教师:设计人员:(学号):班级:日期:2018年12月一.设计任务书任务:数字电子钟设计基本设计要求:仿真实现数字电子钟1.要求能显示“时”“分”“秒”2.时24小时,分60分钟,秒60。
3.能够校时,校分电路在实验箱上实现二.设计框图及整机概述设计框图:概述:数字电子时钟电路系统由秒信号发生器、校分校时电路、“时、分、秒”计数器和“时、分、秒”显示器组成。
秒信号发生器将秒信号送入秒计时器,秒计时器为六十进制计数器,每计六十个数便发送分脉冲信号给分计数器,分计数器也为六十进制计数器,每计六十个数便发送时脉冲信号给时计数器,时计数器是二十四进制计数器。
“时、分、秒”显示器将计数器输出的状态显示出来。
三.各单元电路的设计方案及原理说明1.六十进制计数器计数器是对cp脉冲进行计数的时序逻辑电路。
“分”和“秒”的计数由六十进制计数器实现,74LS161为16进制计数器,两片74LS161EP和ET恒为1,均工作在计数状态,当分个位和秒个位计数器计到9(1001)时,CLOR端为高电平,经反相器后使时位CLK端为低电平。
当下一个计数输入脉冲到达后,个位记成0(0000),此时CLOR端跳回低电平,时位计数1。
计数器从0开始计数,当计入60个脉冲时,经与非门产生低电平,立即将两片74LS161同时置零,得到60进制计数器。
2.二十四进制计数器时的计数由二十四进制计数器实现,当计入24个脉冲的时候,经与非门产生的低电平信号即将两片74LS161同时置零,得到二十四进制计数器。
3.显示电路计数器输出的是8421BCD码,需译码器将其转为阿拉伯数字。
4.校时电路利用校时电路截断分十位和时十位的直接计数通路,当校时电路中的开关截断时,其中的与非门一端接高电平,另一端接秒/分十位的进位输出端,若秒/分十位的进位输出端输出的是低电平,则分/时个位的CLK有低电平的信号输入,此时得到进位。
数字钟课程设计心得体会
数字钟课程设计心得体会数字钟课程设计心得体会当我们心中积累了不少感想和见解时,可以记录在心得体会中,这样可以记录我们的思想活动。
是不是无从下笔、没有头绪?下面是店铺精心整理的数字钟课程设计心得体会,供大家参考借鉴,希望可以帮助到有需要的朋友。
数字钟课程设计心得体会1课程设计是学生即将完成本课程的一个重要环节,它既是对本门所学知识的全面总结和综合应用,又为今后走向社会的实际操作应用铸就了一个良好的开端。
通过这次课程设计,让我对各种电路都有了大概的了解,这次对调频接收机的设计与制作,让我了解了设计电路的过程,也让我了解了关于调频接收机的原理与设计理念。
实际接线中有着各种各样的条件制约,不可能与理想情况完全一致。
所以,在设计时应考虑两者的差异,从中找出最适合的设计方法这次课程设计使我明白要设计一个成功的电路,必须要细心,耐心,认真。
在老师的指导下,整个电路稳定工作。
课程设计过程中很多步骤在设计时需要反复实践,其过程很烦琐,有时花很长时间设计出来的电路还是需要重做,那时心中会很急躁,就需要我们静下心,仔细查找原因,然后作出相应的改动。
整个过程花了我不少时间,可当做完时才发现做这个实验是多么简单的一件事,有时无法找出错误便更换器件重新接线以使电路正常运行。
在实际的操作过程中,能把理论中所学的知识灵活地运用起来,并在过程中会遇到各种各样的问题,电路的连接提高了我们解决问题的能力,学会了在设计中独立解决问题,也包括怎样去查找问题。
在整个课程设计完后,总的感觉是:有收获。
以前上课都是上一些最基本的东西,而现在却可以将以前学的东西作出有实际价值的东西。
在这个过程中,我的确学得到很多在书本上学不到的东西,以下是我实验时这门课程觉得应注意的问题:(1)多看资料书,再试着组装,由易到难,由小到大。
(2)思路很重要,不能盲目,首先要有一条主线,再以主线为基础分支。
(3)这门课是实践性很强的一门课,要多动手。
(4)独立思考很重要,但同学间的相互帮助比较是很有益的,我平时还是喜欢和同学讨论,和同学一起不但可以相互查错,还可以相互学习,体验别人的错误,增长自己的经验,扩展自己思路。
【心得体会】数字钟课程设计心得体会
【关键字】心得体会数字钟课程设计心得体会篇一:数字钟心得体会心得体会:1、通过这次课程设计,加强了我们动手、思考和解决问题的能力。
在整个设计过程中,我们通过这个方案包括设计了一套电路原理和PCB连接图,和芯片上的选择。
这个方案总共使用了计数器CD390三个,译码器CD4511和数码管各六个,分频计数器74LS90三个,NE555定时器一个.74LS248,CD4510各两个,74LS04,74LS08,74LS20,74LS74,NE555定时器各一个。
2、在设计过程中,经常会遇到这样那样的情况,就是心里想老着这样的接用去很多。
3、我沉得做课程设计同时也是对课本知识的巩固和加强,由于课本上的知法可以行得通,但实际接上电路,总是实现不了,因此耗费在这上面的时间识太多,平时课间的学习并不能很好的理解和运用各个元件的功能,而且考且对于其在电路中的使用有了更多的认识。
试内容有限,所以在这次课程设计过程中,我们了解了很多元件的功能,并平时看课本时,有时问题老是弄不懂,做完课程设计,那些问题就迎刃而解了。
而且还可以记住很多东西。
比如一些芯片的功能,平时看课本,这次看了,下次就忘了,通过动手实践让我们对各个元件映象深刻。
认识来源于实期末测试之后的课程设计对我们的作用是非常大的。
践,实践是认识的动力和最终目的,实践是检验真理的唯一标准。
所以这个4、在制作PCB时,发现细心耐心,恒心一定要有才能做好事情,首先是线的否则只是一纸空话。
布局上既要美观又要实用和走线简单,兼顾到方方面面去考虑是很需要的,5、在画好原理图后的做PCB版时,由于项目组成员对单面板的不熟悉,导致今后要牢记这个教训,使以后布线更加顺利。
布线后元件出现在另一边,增加了布线难度,也产生很多不曾注意的问题,6、经过两个星期的实习,过程曲折可谓一语难尽。
在此期间我们也失落过,滴滴无不令我回味无长。
也曾一度热情高涨。
从开始时满富盛激情到最后汗水背后的复杂心情,点点生活就是这样,汗水预示着结果也见证着收获。
数字电子钟实习报告总结
数字电子钟实习报告总结一、实习目的与任务本次数字电子钟实习的主要目的是学习数字电路设计原理,掌握电子钟的组成和制作方法,培养动手能力和团队协作精神。
实习任务是设计和制作一个能够显示时分秒的数字电子钟。
二、实习过程在实习过程中,我们首先学习了数字电路的基础知识,包括逻辑门、触发器、计数器等常用数字电路元件的工作原理和应用。
然后,我们学习了数字电子钟的原理,了解了电子钟的组成部分,包括时钟芯片、分频器、计数器、显示器等。
接下来,我们根据电子钟的原理,设计了电子钟的电路图,并选择了合适的元器件。
在电路设计过程中,我们遇到了一些问题,如时钟信号的精确度、显示器的驱动等,但在指导老师的帮助下,我们逐一解决了这些问题。
在电路设计完成后,我们开始焊接电子钟的电路板。
这个过程需要非常细心和耐心,因为一旦出现焊接错误,可能导致整个电路板无法正常工作。
在焊接过程中,我们学会了如何使用电烙铁、如何识别和选用合适的焊接材料等技能。
焊接完成后,我们对电子钟进行了调试。
通过调整电路参数和代码,我们成功地使电子钟显示了准确的时间。
在这个过程中,我们学会了如何使用示波器、信号发生器等调试工具,提高了我们的实验技能。
三、实习收获通过本次实习,我们掌握了数字电路设计的基本原理和方法,学会了如何设计和制作数字电子钟。
同时,我们的动手能力、团队协作能力和问题解决能力得到了锻炼和提高。
四、实习总结本次数字电子钟实习让我们深刻体会到了理论与实践相结合的重要性。
在实习过程中,我们不仅学习了数字电路的基础知识,还学会了如何将这些知识应用到实际项目中。
同时,实习过程中的团队合作和问题解决环节,使我们在实践中不断成长。
总之,本次实习是一次非常有价值的学习和锻炼机会。
我们将以此为契机,继续深入学习数字电路知识,不断提高自己的实践能力,为将来的学习和工作打下坚实的基础。
电子数字时钟课程设计报告(数电)
电子数字时钟课程设计报告(数电)第一篇:电子数字时钟课程设计报告(数电)数字电子钟的设计1.设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
因此,我们此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字钟。
而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。
且由于数字钟包括组合逻辑电路和时叙电路。
通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。
1.1设计指标1.时间以12小时为一个周期;2.显示时、分、秒;3.具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 1.2 设计要求1、电路设计原理说明2、硬件电路设计(要求画出电路原理图及说明)3、实物制作:完成的系统能达到题目的要求。
4、完成3000字的课程设计报告2.功能原理2.1 数字钟的基本原理数字电子钟由信号发生器、“时、分、秒”计数器、LED数码管、校时电路、整点报时电路等组成。
工作原理为时钟源用以产生稳定的脉冲信号,作为数字种的时间基准,要求震荡频率为1HZ,为标准秒脉冲。
将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。
“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。
“时计数器”采用24进制计数器,可以实现24小时的累计。
LED数码管将“时、分、秒”计数器的输出状态显示。
校时电路是来对“时、分、秒”显示数字进行校对调整。
2.2 原理框图3.功能模块3.1 振荡电路多谐振荡器也称无稳态触发器,它没有稳定状态,同时无需外加触发脉冲,就能输出一定频率的矩形波形(自激振荡)。
电子钟课程设计心得(精选5篇)
电子钟课程设计心得(精选5篇)第一篇:电子钟课程设计心得电子钟课程设计心得这次电子技术课程设计,我很用心的去完成,当总原理图绘好的那一刻,心里有说不出的满足感。
从这次课程设计中,我真正学到了很多有用的知识。
拿到课题后,我首先将《数字电子技术》中有关本次设计的内容复习了一遍,比如七段译码显示器、计数器、振荡器等等。
然后根据设计要求,我去图书馆查阅了相关的资料,对整体框架做了一个初步的了解。
做完准备工作后就正式开始设计与绘图。
先要将没每一功能模块设计出来,再整体排版、连接。
这次设计让我熟练掌握了课本上的一些理论知识,时计数器我选用的是74ls290,我觉得用它来做时计数器比较合适,教材上关于74ls290的内容比较详细,因而设计起来也很顺手。
我使用振荡器是由555定时器与rc组成,因为学过555定时器的应用,所以理解起来会容易一些。
这次课程设计加强了我收集资料和充分利用资料的能力,原本想用74ls290或是74161做分秒计数器,结果发现画出来太复杂,连线太多。
通过在图书馆查到的资料,在了解了中规模计数器74ls90的功能后,我认为选用它做分、秒计数器设计出来比较简单。
还有校时电路的设计,我查到了关于这方面内容的详细资料,通过对资料的理解和分析,弄动其工作原理后,我设计出所须的电路。
在这次课程设计中,另我最有成就感的是整点报时电路的设计。
刚开始还真不知道怎么下手,找了一些资料但看不大懂,而且不知道怎样将报时电路与总原理图连接。
我和我们组的同学一起讨论分析,仔细研究资料,终于把整点报时电路高清楚了。
回过头来一想,其实设计这些电路也并不是很困难,而且还十分有意思。
唯一遗憾的是没有将总原理图用protel话出来,因为时间关系只画了几个局部图。
课程设计是一个学习新知识、巩固加深所学课本理论知识的过程,它培养了我们综合运用知识的能力,独立思考和解决问题的能力。
它不仅加深了我对电子技术课程的理解,还让我感受到了设计电路的乐趣。
数字钟实训心得体会
数字钟实训心得体会【篇一:数字时钟实训报告】物理与机电工程学院课程设计报告课程名称:数字电子技术课程题目:数字时钟的设计制作系部:物理与机电工程学院专业班级: 09电子信息工程1班学生姓名:丁孟飞指导教师:范宜标、李建华完成时间: 2011年10月15号报告成绩:目录一、数字时钟的设计与制作???????????????????21.11.21.3 设计目的 ????????????????????????2 设计要求 ????????????????????????2 设计方案及论证 ?????????????????????21.3.1 设计逻辑框图及原理方框图???????????????21.3.2 “秒脉冲信号发生器”的设计、原理图??????????21.3.3 计数、译码/驱动及显示部分的设计 ???????????41.3.4 秒计数、译码/驱动及显示部分的设计 ??????????51.3.5 分计数、译码/驱动及显示部分的设计???????????61.3.6 时计数、译码/驱动及显示部分的设计???????????61.3.7 分时校准电路的设计 ??????????????????61.4 焊接技术及安装工艺 ???????????????????81.5 调试步骤及故障排除 ???????????????????81.6 附图 ??????????????????????????91.6.11.6.21.6.31.6.4 一些芯片的引脚及功能 ???????????????9 原理图 ??????????????????????10pcb版图 ?????????????????????11 设计所需器材与工具 ????????????????11二、设计小结 ????????????????????????12三、设计参考资料 ??????????????????????12一、数字时钟的设计制作1.1 设计目的通过设计与实践,制作出具有准确显示时、分、秒的可调数字时钟。
数字逻辑课程设计报告 电子钟
数字逻辑课程设计报告电子钟数字逻辑课程设计报告-电子钟数字逻辑电路―课程设计报告数字逻辑课程设计报告-----多功能数字钟的同时实现一.设计目的:1.学会应用领域数字系统设计方法展开电路设计。
2.进一步提高maxplusii软件开发应用领域能力。
3.培育学生综合实验能力。
二.实验仪器与器材:1、开发软件maxplusii软件2、微机3、isp实验板se_3型isp数字实验开发系统4、打印机三.实验任务及建议设计一个多功能数字钟:1.能进行正常的时、分、秒计时功能。
1)用m6m5展开24十进制小时的表明;2)用m4m3展开60十进制分的表明;3)用m2m1进行60进制秒的显示。
2.利用按键实现“校时”、“校分”和“秒清单”功能。
1)按下sa键时,计时器快速递减,按24小时循环,并且计满23时返回00。
2)按下sb键时,计时器迅速递增,按60小时循环,并且计满59时回到00,但不向时进位。
3)按下sc,秒清零。
建议按下“sa”或“sb”均不能产生数字LBP(“sa”、“sb”按键就是存有晃动的,必须对“sa”“sb”展开窭晃动处置。
)3.能够利用实验板上的扬声器并作整点报时功能。
1)当计时到达59分50秒时开始报时,在59分50、52、54、56、58秒鸣叫,鸣叫声频为500hz。
2)抵达59分后60秒时为最后一声整点报时。
整点报时的频率为1kz。
4.能够惹出时1)闹时的最小时间间隙为10分钟。
2)惹出时长度为1分钟。
3)惹出时声响就是单频的。
5.用maxplusii软件设计符合以上功能要求的多功能数字钟,并用层次化设计方法设计该电路。
1)通过语言同时实现各模块的功能,然后再图画出高电路的顶层图。
2)消抖电路可以通过设计一个d触发器来实现,sa、sb、sc等为包含抖动的诸如信号,而电路的输出则是一个边沿整齐的输出信号。
3)其他的计时功能、表明功能、多路挑选功能、分频功能、报时功能和惹出时等功能模块都用vhdl语言实现。
电子钟课程设计心得体会
竭诚为您提供优质文档/双击可除电子钟课程设计心得体会篇一:数字电子钟课程设计课程设计名称:题目:学期:20XX-20XX学年第2学期专业:电气工程及其自动化班级:姓名:学号:指导教师:曹媛辽宁工程技术大学课程设计成绩评定表课程设计任务书一、设计题目数字电子钟逻辑电路设计二、设计任务用中、小规模集成电路设计一台能显示日、时、分、秒的数字电子钟,要求如下:1.由晶振电路产生1hz标准秒信号。
2.秒、分为00~59六十进制计数器。
3.时为00~23二十四进制计数器。
4.周显示从1~日为七进制计数器。
5.可手动校时:能分别进行秒、分、时、日的校时。
6.有整点报时功能。
三、设计计划电子技术课程设计共1周。
第1天:查找相关资料;第2天:确定总体方案;第3天:器件选择;第4天:设计硬件电路;第5天:整理报告。
四、设计要求1.确定原理方框图。
2.画出整个系统电路原理图。
3.对所设计的电路进行分析。
4.心得体会。
指导教师:时间:曹媛年月2720XX6日摘要通过计数器可组成不同进制的计数器,然后经过译码器译码器驱动即可显示出所需要的结果。
本设计就是运用所学集成电路的工作原理和使用方法,在单元电路的基础上进行小型数字系统设计的一个数字电子时钟,可完成0时00分00秒~23时59分59秒和周0~周7的计时功能。
利用晶体振荡器产生秒脉冲,接着利用74hc161进行进制计算,再经过74Ls48译码器显示输出,并可使用K1、K2、K3、K4实现调整时间的功能,而且还有整点报时功能,最后形成一个功能完善的数字电子钟。
关键词:计数器;译码器;数字电子钟;晶体振荡器;74hc161;74Ls48篇二:电子技术课程设计-电子钟设计报告-精品湖南工业大学课程设计资料袋学院(系、部)学期课程名称电子技术课程设计指导教师职称讲师学生姓名专业班级电自094学号37题目电子钟设计成绩起止日期20XX年01月03日~20XX年01月07日目录清单湖南工业大学课程设计任务书20XX年—20XX学年第1学期学院(系、部)专业班级课程名称:电子技术课程设计设计题目:电子钟设计完成期限:自20XX年01月03日至20XX年01月07日共1周电子技术课程设计设计说明书起止日期:20XX年01月03日至20XX年01月07日学生姓名刘晓桂班级电自094学号09401300437成绩指导教师陈玮电气与信息工程学院(部)电子钟设计前言在高新技术日新月异的今天,科学技术已经成为整个社会发展的源动力,电子领域的发展更是令人目不暇接,在其推动下,现代电子产品几乎渗透了社会的各个领域,遍迹了千家万户,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。
课程设计_数字电子钟设计报告
课程设计_数字电子钟设计报告第一篇:课程设计_数字电子钟设计报告数字电子钟设计报告数字电子钟设计报告目录1.实验目的 (2)2.实验题目描述和要求 (2)3.设计报告内容...........................................................................2 3.1实验名称.................................................................................2 3.2实验目的.................................................................................2 3.3实验器材及主要器件..................................................................2 3.4数字电子钟基本原理..................................................................3 3.5数字电子钟单元电路设计、参数计算和器件选择..............................3-8 3.6数字电子钟电路图.....................................................................9 3.7数字电子钟的组装与调试............................................................9 4.实验结论.................................................................................9 5.实验心得 (10)参考文献 (10)数字电子钟设计报告一简述数字电子钟是一种用数字显示秒,分,时,日的计时装置,与传统的机械相比,它具有走时准确,显示直观,无机械传动装置等优点,因而得到了广泛的应用:小到人们日常生活中的电子手表,大到车站,码头,机场等公共场所的大型数显电子钟。
电子钟设计心得体会2篇
电子钟设计心得体会电子钟设计心得体会精选2篇(一)在设计电子钟的过程中,我有几点心得体会。
首先,要确保电子钟的准确性。
准确性是一个电子钟的核心功能,因此我们需要确保时钟部件的精度。
可以采用精准的晶振或者GPS定位等方式来提高时钟的准确性。
此外,我们还可以对时钟进行校准,确保它与标准时间保持同步。
其次,要注意设计时钟的可读性。
电子钟通常会显示时间和日期等信息,因此要确保这些信息在屏幕上能够清晰可见。
可以选择合适的字体、字号和颜色,确保信息的清晰度和对比度,以提高可读性。
另外,要考虑电子钟的功能扩展性。
电子钟可以加入一些附加功能,如闹钟、倒计时、计时器等。
在设计时要考虑到这些功能的可能性,给予设计一定的扩展性,以便随时加入新的功能。
最后,要注重电子钟的外观设计。
电子钟通常是在家庭或者办公环境中使用的装饰品,因此外观设计也是非常重要的。
要考虑到电子钟的形状、颜色和材质等因素,确保它与周围环境相协调,并符合用户的审美需求。
总而言之,设计电子钟要注重准确性、可读性、功能扩展性和外观设计,以提供给用户一个满意的产品。
电子钟设计心得体会精选2篇(二)在设计电子钟课程时,我从学生的角度出发,考虑到了课程的实用性和趣味性。
首先,我设计了一些基础知识的学习内容,包括电子钟的原理、结构和工作方式等。
学生可以通过这些内容,了解电子钟的基本知识。
接着,我设计了一些实践性的学习活动,例如让学生动手组装一个简单的电子钟。
通过这样的活动,学生可以亲身体验电子钟的制作过程,了解其中的原理。
这样不仅可以增加学生的实践能力,还可以培养学生的动手能力和创造力。
此外,为了增加课程的趣味性,我设计了一些有趣的游戏和小实验。
例如,给学生提供一些电子钟的零件,让他们根据提示将零件组装成一个工作的电子钟。
这样的活动能够激发学生的兴趣和好奇心,让他们更加积极地参与学习。
最后,我设计了一些课后作业和考核方式,以评估学生对课程的掌握程度。
例如,要求学生写一篇关于电子钟的报告,介绍其原理和应用等。
数电时钟课设心得体会
第一篇、数电课程设计心得体会数电时钟课设心得体会课程设计刚开始,拿着选定的题目不知如何入手。
毕竟课程设计不同于实验课,电路图和程序都要自己设计。
静下心来,仔细分析题目,再加上指导老师的说明与提示和同组成员的帮助,心中才有了谱。
将整个系统根据不同的功能化分成模块,再分别进行设计,逐个攻破,最后再将其整合即可。
用VHDL进行设计,首先应该理解,VHDL语言是一种全方位硬件描述语言,包括系统行为级,寄存器传输级和逻辑门级多个设计层次。
应充分利用VHDL“自顶向下”的设计优点以及层次化的设计概念,层次概念对于设计复杂的数字系统是非常有用的,它使得我们可以从简单的单元入手,逐渐构成庞大而复杂的系统。
通过使用EDA编程既方便有快捷的实现了程序本次设计的程序已经在硬件系统上得到了验证,实验表明,此设计方法能够满足多种不同花样彩灯的变化要求,并且该方法便于扩展不同变化模式的彩灯花样。
但是试验中也出现了一些不熟练的操作问题和一些复杂程序的不能完全理解都需要我在平时多学习,进一步的完善自己。
在实习中经常会遇到一些自己可能暂时无法想明白的问题,请教同学或老师是很好的做法,节省时间也会从别人上上学到更多。
在设计时和同学相互交流各自的想法也是很重要的,不同的人对问题的看法总有差异,我们可以从交流中获得不同的思路,其他人的设计一定有比你出色的地方,很好的借鉴,并在大家的商讨中选择最优方案最终一定会得到最好的设计方法。
电子技术课程设计是配合电子技术基础课程与实验教学的一个非常重要的教学环节。
它不但能巩固我们已所学的电子技术的理论知识,而且能提高我们的电子电路的设计水平,还能加强我们综合分析问题和解决问题的能力,进一步培养我们的实验技能和动手能力,启发我们的创新意识几创新思维。
整个课程设计过程我都认真地完成了,对此,我总结了以下几点第一,两人一组,既加强了我们的动手能力,又让我们学会了团结一致,共同合作才能研究出最好的方案。
我们将理论联系实际,在交流中取得进步,从问题中提高自己。
数电课程设计报告-数字电子钟
课程设计报告设计题目:数字钟设计与实现班级:学号:姓名:指导教师:设计时间:2014年7月摘要:钟表作为一种定时工具被广泛的使用在生产生活的各方面。
人类最初依靠太阳的角度来进行定时,所以受天气的影响比较大,为了克服依靠自然现象定时的缺点人们发明的机器钟表,电子钟表一系列的定时工具。
自改革开放以来我国科技得以高速发展,尤其是电子技术的飞速发展。
各种各样的电器器材凭空而出。
数字钟是一种用数字电路实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的应用。
钟表的数字化给人们生产生活带来了极大的方便,诸如定时报警,按时自动打铃,时间程序自动控制,定时启闭路灯等等,所有这些都是以数字钟为基础的。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
数字电子钟由以下几部分组成:分频器、脉冲发生器、校正电路、60进制的秒、分计数器和24进制的时计数器以及分、时、秒的7段共阴译码显示部分,能够完成显示时间、调整时间、整点报时等基本功能。
关键词:整点报时、译码显示、校时目录1.概述12.课程设计任务及要求2.1 设计任务 32.2 设计要求 33.理论设计3.1方案论证 3 3.2 系统设计3.2.1 结构框图及说明 4 3.2.2 系统原理图及工作原理 5 3.3 单元电路设计3.3.1震荡电路 6 3.3.2分频电路 7 3.3.3计数电路 8 3.3.4校时电路 10 3.3.5译码显示电路 123.3.6整点报时系统 134.软件仿真4.1 仿真电路图 15 4.2 仿真过程 154.2 仿真结果 165.结论186.使用仪器设备清单197.参考文献198.收获、体会和建议 202.课程设计及要求2.1设计任务试设计一个数字电子钟,译码显示电路将“时”、“分”、“秒”计数器的输出状态经七段显示译码器译码,通过LED七段显示器显示出来,并且具有校时、校分、整点报时功能,能够显示23h59m59s,归零后重新开始。
数字电子时钟课程设计心得体会
数字电子时钟课程设计心得体会数字电子时钟课程设计心得体会当我们心中积累了不少感想和见解时,应该马上记录下来,写一篇心得体会,这样可以不断更新自己的想法。
那么好的心得体会都具备一些什么特点呢?以下是小编整理的数字电子时钟课程设计心得体会,欢迎大家借鉴与参考,希望对大家有所帮助。
做了两周的单片机课程设计,我有了很多的体会和感想。
我们的课程设计有两个主要资料:一个是出租车计费器系统(还包括255计数和50000计数);另一个就是温度报警系统。
实习能够在实验室里做,也能够在寝室里自己做,我大部分时间还是在寝室里做的。
出租车计费器的设计是第一周的资料,由于有了老师的设计图和程序,只需要改一下自己所要求的变量就好。
单片机的编程用的主要是汇编语言,说实话,我对汇编语言谈不上掌握,充其量只是了解。
学校安排的课程真的太少了,关于语言部分的学习只学了几节课的资料,整本单片机书的资料也是学了三分之一多一点。
第二周的资料就是温度报警系统的设计。
这个资料没有现成的程序和设计图,需要我们真正亲手去编,最郁闷的莫过于画设计图。
按照实验要求上的图画了出来,加载程序以后却不能正常运行,改了好多次都没有成功。
同学们电脑上软件的版本差异也影响了交流。
有些元件的型号不同,但在选用时图形确很相似,致使选错了元件,影响了结果。
这两周的实习真的有点郁闷,程序里面的'好多资料不懂,自我感觉是单片机我们所学的资料还不足以编出这两个程序,但是只好硬着头皮去看去理解。
但在学习过程中也充满了乐趣,当看懂了程序的一些语句,画出了要求的设计图,那我喜悦那种成就感油然而生。
这次实习让我受益匪浅,无论从知识上还是其他的各个方面。
上课的时候的学习从来没有见过真正的单片机,只是从理论的角度去理解枯燥乏味。
但在实习中见过甚至使用了单片机及其系统,能够理论联系实际的学习,开阔了眼界,提高了单片机知识的理解和水平。
在这次课程设计中又让我体会到了合作与团结的力量,当遇到不会或是设计不出来的地方,我们就会在qq群里讨论或者是同学之间相互帮忙。
电子课程设计总结报告 数字电子时钟
电子技术课程设计报告设计课题: 数字电子钟的设计姓名:学院: 机械与电子工程学院专业班电信班级:学号:设计时间指导教师:摘要数字电子钟是一种用数字显示时﹑分﹑秒的记时装置,与传统的机械钟相比,它具有走时准确﹑显示直观﹑无机械传动装置等优点,因而得到了广泛的应用:小到人们的日常生活中的电子手表,大到车站﹑码头﹑机场等公共场所的大型数显电子钟等。
本课程设计要通过简单的逻辑芯片实现数字电子钟。
数字电子钟从原理上讲是一种典型的数字电路的应用,其中包括了组合逻辑电路和时序电路。
要点在于用555芯片连接输出为一秒的多谐振荡器用于时钟的秒脉冲,用74LS160(10进制计数器)74LS00(与非门芯片)等连接成60和24进制的计数器,再通过七段数码管显示,构成了简单数字电子钟。
关键词:数字电子钟、555芯片、计数器、数码管目录摘要 (1)第1章概述 (3)第2章课程设计任务及要求 (4)2.1 设计任务 (4)2.2 设计要求 (4)第3章系统设计 (5)3.1方案论证 (5)3.2 系统设计 (5)3.2.1 结构框图及说明 (5)3.2.2 系统原理图及工作原理 (6)3.3 单元电路设计 (7)3.3.1单元电路工作原理 (7)3.3.2元件参数选择 (10)第4章修改测试 (14)第5章软件仿真 (15)5.1 仿真电路图 (15)5.2 仿真过程 (16)5.3 仿真结果 (17)第6章设计总结 (19)第7章使用仪器设备清单 (20)参考文献 (21)收获、体会和感想 (22)第1章概述所谓电子技术,是指“含有电子的、数据的、磁性的、光学的、电磁的、或者类似性能的相关技术”。
电子技术可以分为模拟电子技术、数字电子技术两大部分。
模拟电子技术说是整个电子技术的基础,在信号放大、功率放大、整流稳压、模拟量反馈、混频、调制解调电路领域具有无法替代的作用。
例如高保真(Hi-Fi)的音箱系统、移动通讯领域的高频发射机等。
数字电子时钟实验心得5篇
数字电子时钟实验心得5篇_数字电子时钟实验心得1_基于AVR单片机Mega_的电子时钟设计摘要】Mega_是一款采用先进RISC精简指令,内置A/D的8位单片机,可支持低电压联机Flash和EEPROM写入功能;同时还支持Basic和C等高级语言编程.用它设计电子时钟不仅成本低,硬件简单,.基于AVR单片机Mega_的电子时钟设计摘要】Mega_是一款采用先进RISC精简指令,内置A/D的8位单片机,可支持低电压联机Flash和EEPROM写入功能;同时还支持Basic和C等高级语言编程.用它设计电子时钟不仅成本低,硬件简单,而且很容易实现系统移植.介绍了如何利用AVR系列单片机Mega_及__字符液晶来设计电子时钟的方法,同时给出了相应的电路原理及部分语言程序.数字电路课程设计的心得体会为什么没人啊?都在忙本科教育评估去了.最核心的是时序逻辑电路的设计,要培养出良好的空间想象能力.高性能的数字信号处理芯片,不用标准单片机和标准嵌入系统,那速度慢,要缴纳知识产权许可费用,发达国家都是专门有针对性设计的时序逻辑电路的独立设计.例如上个世纪80年代的苹果牌个人计算机,就是用许多通用中小规模数字集成电路搭建的时序逻辑电路,国内以此仿照了中华学习机.现在的CPU设计复杂,时序逻辑电路都集成在芯片里面,集成度高,要靠高等院校的教材和实验课程,实在没法设计出低端的CPU.所以一般都是购买国外集成电路系统的构架,以此为基础设计,这就有知识产权的费用,到了流片的时候,人家要统计你的生产数量,要收费的.这就是基础教育关系的国家安全的一个例子.电子时钟课程设计报告我们刚刚做完的课程设计.给你啦__ 数字钟设计报告设计者: _2_3 _2_6 目录 1 设计目的 3 2 设计要求指标 3 2.1 基本功能 3 2.2 扩展功能 4 3.方案论证与比较 4 4 总体框图设计 4 5 电路原理分析 4 5.1数字钟的构成 4 5.1.1 分频器电路 5 5.1.2 时间计数器电路 5 5.1.3分频器电路 6 5.1.4振荡器电路 6 5.1.5数字时钟的计数显示电路 6 5.2 校时电路 7 5.3 整点报时电路 8 6系统仿真与调试 8 7.结论 8 参考文献 9 实验作品附图 10 数字钟摘要:数字钟是一种用数字电路技术实现时.分.秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用.数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路.目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择.从有利于学习的角度考虑,这里主要介绍以中小规模集成电路设计数字钟的方法.经过了数字电路设计这门课程的系统学习,特别经过了关于组合逻辑电路与时序逻辑电路部分的学习,我们已经具备了设计小规模集成电路的能力,借由本次设计的机会,充分将所学的知识运用到实际中去.本次课程设计要求设计一个数字钟,基本要求为数字钟的时间周期为24小时,数字钟显示时.分.秒,数字钟的时间基准一秒对应现实生活中的时钟的一秒.供扩展的方面涉及到定时自动报警.按时自动打铃.定时广播.定时启闭路灯等.因此,研究数字钟及扩大其应用,有着非常现实的意义.1 设计目的 1.掌握数字钟的设计.组装与调试方法.2.熟悉集成元器件的选择和集成电路芯片的逻辑功能及使用方法.3.掌握面包板结构及其接线方法 4.熟悉仿真软件的使用.2 设计要求及指标 2.1基本功能 1)时钟显示功能,能够正确显示〝时〞.〝分〞.〝秒〞.2)具有快速校准时.分.秒的功能.3)用555定时器与RC组成的多谐振荡器产生一个标准频率(1Hz)的方波脉冲信号.2.2扩展功能 1)用晶体振荡器产生一个标准频率(1Hz)的脉冲信号.2)具有整点报时的功能.3)具有闹钟的功能.4)…… 3.方案论证与比较本设计方案使用555多谐振荡器来产生1HZ的信号.通过改变相应的电阻电容值可使频率微调,不必使用分频器来对高频信号进行分频使电路繁复.虽然此振荡器没有石英晶体稳定度和精确性高,由于设计方便,操作简单,成为了设计时的首选,但是由于与实验中使用的555芯片产生的脉冲相比较,利用晶振产生的脉冲信号更加的稳定,同过电压表的测量能很好的观察到这一点,同时在显示上能够更加接进预定的值,受外界环境的干扰较少,一定程度上优于使用555芯片产生信号方式.我们组依然同时设计了555和晶振两个信号产生电路.(本实验报告中着重按照原方案设计的555电路进行说明) 4. 系统设计框图数字式计时器一般由振荡器.分频器.计数器.译码器.显示器等几部分组成.在本设计中555振荡器及其相应外部电路组成标准秒信号发生器,由不同进制的计数器.译码器和显示器组成计时系统.秒信号送入计数器进行计数,把累计的结果以时 . 分 . 秒的数字显示出来.时显示由二十四进制计数器.译码器.显示器构成, 分 . 秒显示分别由六十进制计数器.译码器.显示器构成.其原理框图如图1.1所示.5.电路原理分析 5.1数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.在此使用555振荡器组成1Hz的信号.数字钟原理框图(1.1) 5.1.1振荡器电路 555定时器组成的振荡器电路给数字钟提供一个频率为1Hz的方波信号.其中OUT为输出.5.1.2时间计数器电路时间计数电路由秒个位和秒十位计数器,分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器.分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器.5.1.3分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频.通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现.例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768( ),即实现该分频功能的计数器相当于15级2进制计数器.5.1.4振荡器电路利用555定时器组成的多谐振荡器接通电源后,电容C1被充电,当电压上升到一定数值时里面集成的三极管导通,然后通过电阻和三极管放电,不断的充放电从而产生一定周期的脉冲,通过改变电路上器件的值可以微调脉冲周期.5.1.5数字时钟的计数显示控制在设计中,我们使用的是74___0十进制计数器,来实现计数的功能,实验中主要用到了_0的置数清零功能(特点:消耗一个时钟脉冲),清零功能(特点:不耗时钟脉冲),在上级_0控制下级_0时候通过组合电路(主要利用与非门)实现,在连接电路的时候要注意并且强调使能端的连接,其将影响到.基于单片机的电子时钟的设计与制作(C语言) 要求:采用万年历芯片进行设计采用万年历芯片,其实可以用时钟芯片DS__.显示用什么,是数码管,还是LCD__?设计与制作,是要做出实物吗?要是仿真,给你一个仿真图,可以做参考._数字电子时钟实验心得2_数字电子钟的逻辑框图如图3-4所示.它由555集成芯片构成的振荡电路.分频器.计数器.显示器和校时电路组成.555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过〝时〞.〝分〞.〝秒〞译码器显示时间.1. 振荡器石英晶体振荡器的特点是振荡频率准确.电路结构简单.频率易调整.它还具有压电效应,在晶体某一方向加一电场,则在与此垂直的方向产生机械振动,有了机械振动,就会在相应的垂直面上产生电场,从而机械振动和电场互为因果,这种循环过程一直持续到晶体的机械强度限止时,才达到最后稳定.这用压电谐振的频率即为晶体振荡器的固有频率.一般来说,般来说,振荡器的频率越高,计时精度越高,但耗电量将增大.如果精度要求不高也可以采用由集成电路定时器555与RC组成的多谐振荡器.如图3-4-1所示.设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出.2. 分频器由于振荡器产生的频率很高,要得到秒脉冲,需要分屏电路.本实验由集成电路定时器555与RC组成的多谐振荡器,产生1KHz的脉冲信号.故采用3片中规模集成电路计数器74LS90来实现,得到需要的秒脉冲信号.3. 计数器秒脉冲信号经过6级计数器,分别得到〝秒〞个位.十位.〝分〞个位.十位以及〝时〞个位.十位的计时.〝秒〞〝分〞计数器为六十进制,小时为十二进制.(1)六十进制计数由分频器来的秒脉冲信号,首先送到〝秒〞计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用一片74LS90和一片74LS92组成六十进制计数器,采用反馈归零的方法来实现六十进制计数.其中,〝秒〞十位是六进制,〝秒〞个位是十进制.如图3-4-3-1所示.(2)十二四进制计数〝_翻1〞小时计数器是按照〝_——_——_——……——_——_——_——_——……〞规律计数的,这与日常生活中的计时规律相同.在此实验中,小时的个位计数器由4位二进制同步可逆计数器74LS_1构成,十位计数器由D触发器74LS74构成,将它们级连组成〝_翻1〞小时计数器.计数器的状态要发生两次跳跃:一是计数器计到9,即个位计数器的状态为Q_Q_Q_Q00=10_,在下一脉冲作用下计数器进入暂态1_0,利用暂态的两个1即Q_Q_使个位异步置0,同时向十位计数器进位使Q10=1;二是计数器计到_后,在第_个脉冲作用下个位计数器的状态应为Q_Q_Q_Q00=00_,十位计数器的Q10=0.第二次跳跃的十位清0和个位置1信号可由暂态为1的输出端Q10,Q_,Q00来产生.图3-4-3-2 M_计数器功能表4. 译码器译码是指把给定的代码进行翻译的过程.计数器采用的码制不同,译码电路也不同.74LS48驱动器是与84_BCD编码计数器配合用的七段译码驱动器.74LS48配有灯测试LT.动态灭灯输入RBI,灭灯输入/动态灭灯输出BI/RBO,当LT=0时,74LS48出去全1.5. 显示器本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器.74LS48译码器对应的显示器是共阴极显示器.6. 校时电路当数字钟走时出现误差时,需要校正时间.校时电路实现对〝时〞〝分〞〝秒〞的校准.在电路中设有正常计时和校对位置.本实验实现〝时〞〝分〞的校对.对校时的要求是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数.需要注意的时,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为〝0〞或〝1〞时,可能会产生抖动,为防止这一情况的发生我们接入一个由RS触发器组成的防抖动电路来控制.图3-4-6-1 校时开关的功能表3.5 实验主体电路的装调·由图3-4所示的数字中系统组成框图按照信号的流向分级安装,逐级级联.这里的每一级是指组成数字中的各个功能电路.·级联时如果出现时序配合不同步,或剑锋脉冲干扰,引起的逻辑混乱,可以增加多级逻辑门来延时.如果显示字符变化很快,模糊不清,可能是由于电源电流的跳变引起的,可在集成电路器件的电源端Vcc加退藕滤波电容.通常用几十微法的大电容与0._μF的小电容相并联.·画数字钟的主体逻辑电路图. 如图3-5图3-5 数字钟的主体电路逻辑图3.6 功能扩展电路(1)定时控制电路数字钟在指定的时刻发出信号,或驱动音响电路〝闹时〞,或对某装置的电源进行接通或断开〝控制〞.不管是闹时还是控制,都要求时间准确,即信号的开始时刻与持续时间必须满足规定的要求.例如要求上午7时59分发出闹时信号,持续时间为1分钟.本实验设计为7时59分时,音响电路的晶体管导通,则扬声器发出1KHz的声音.持续1分钟到8点整晶体管因输入端为〝0〞而截止,电路停闹.图3-6 闹时电路(2)仿广播电台整点报时电路仿广播电台整点报时电路的功能要求是,每当数字钟计时快要到整点时发出声响,通常按照4低音1高音的顺序发出间断声响,以最后一声高音结束的时刻为整点时刻.设4声低音(约500Hz)分别发生在59分51秒.53秒.55秒及57秒,最后一声高音(约1KHz)发生在59分59秒,它们的持续时间均为1秒.图3.7 整个电路的组装及调试和扩展电路检查均无连线错误并且显示正常后,将两个电路连为一个整体,接上+5V电源.观察时钟是否显示正常;是否在上午7时59分发出闹时信号,持续时间一分钟;是否有四声低音分别发生在59分51秒.53秒.55秒及57秒,最后一声高音法正在59分59秒,它们持续时间均为1秒.若不正常则检查电路各个部分,直到得到满意的结果.我们共经过两天的调试,圆满完成了这次为期两周的课程设计.四.实验总结短短的两周课程设计结束了.看着自己设计.连线.调试成功的数字电子钟,很有成就感.真的很有收获,体会到了什么是学以致用,理论与实践的差别到底有多大.以前上课都是上一些最基本的东西而现在却可以将以前学的东西做出有实际价值的东西.在这个过程中,我的确学得到很多在书本上学不到的东西,如:怎么设计一个六十.十二进制计数器,如何实现校时的防抖动等等.但也遇到了不少的挫折,有时遇到了一个错误怎么找也找不到原因所在,找了老半天结果却是接头的方向接错了,有时更是忘接地了.在学习中的小问题在课堂上不可能犯,在动手的过程中却很有可能犯.特别是在接电路时,一不小心就会犯错,而且很不容易检查出来.在调试主板电路时,十位不进位,检查电路,以为没有什么问题,后来一步一步的检查,发现总的地线没接,接上总的地线,一切正常.副版是我的同组刘玉龙连接的电路,在主板和副版连接起来后,新的问题又出现了.第一,计数太快了,正常一秒,我们设计的数字电子表却可以走两三秒,显然输入不是1Hz 的脉冲信号;第二,我们的校时电路连接正确,可是每次校时,开关S1或S2为〝0〞或〝1〞时,会产生抖动,无法正常校时.针对这两个问题,我们进行了分析,进而转化为实际的操作.我们在+5V电压和地线之间分别加了两个电容,通过滤波,选择我们需要的1Hz脉冲信号.对于无法正常校时的问题,在设计中接入一个由RS触发器组成的防抖动电路来控制校时.把时间调到上午7点58分,等7点59分准确闹钟响起,持续一分钟.再将时间跳到58分,等59分51秒.53秒.55秒及57秒都发出4声低音,最后一声高音发生在59分59秒.,持续时间都是一秒钟.数字电子钟已经成功完成了.我的动手能力又有了进一步的提高,我感到十分的高兴.同时学到了课本上没有的东西,也锻炼了自己独立解决问题的能力.这在以后的学习和生活中会有很大的用处.但是我还有不足,按照电路连接实物时,器件的摆放不够科学,最终导致了,只有自己能看懂电路的走向.不过我会在以后的学习中逐步提高,做一个动手能力强的大学生.十分感谢自动化系提供这么好的机会,让我们把学到的知识应用到实践中,同时谢谢老师的耐心指导._数字电子时钟实验心得3_数字电子钟的设计(由数字IC构成)一.设计目的1.熟悉集成电路的引脚安排.2.掌握各芯片的逻辑功能及使用方法.3.了解面包板结构及其接线方法.4.了解数字钟的组成及工作原理.5.熟悉数字钟的设计与制作.二.设计要求1.设计指标时.数字电子钟的设计(由数字IC构成)一.设计目的1.熟悉集成电路的引脚安排.2.掌握各芯片的逻辑功能及使用方法.3.了解面包板结构及其接线方法.4.了解数字钟的组成及工作原理.5.熟悉数字钟的设计与制作.二.设计要求1.设计指标时间以24小时为一个周期;显示时.分.秒;有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时;为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号.2.设计要求画出电路原理图(或仿真电路图);元器件及参数选择;电路仿真与调试;PCB文件生成与打印输出.3.制作要求自行装配和调试,并能发现问题和解决问题.4.编写设计报告写出设计与制作的全过程,附上有关资料和图纸,有心得体会.三.设计原理及其框图1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.通常使用石英晶体振荡器电路构成数字钟.图 3-1所示为数字钟的一般构成框图.图3-1 数字钟的组成框图⑴晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定.不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路.⑵分频器电路分频器电路将32768Hz的高频方波信号经32768( )次分频后得到1Hz的方波信号供秒计数器进行计数.分频器实际上也就是计数器.⑶时间计数器电路时间计数电路由秒个位和秒十位计数器.分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器.分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为_进制计数器.⑷译码驱动电路译码驱动电路将计数器输出的84_BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流.⑸数码管数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管.2.数字钟的工作原理 1)晶体振荡器电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定.图3-2所示电路通过CMOS非门构成的输出为方波的数字式晶体振荡电路,这个电路中,CMOS非门U1与晶体.电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波.输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器.电容C1.C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个_0度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能.由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确.晶体_TAL的频率选为32768HZ.该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数.从有关手册中,可查得C1.C2均为30pF.当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施.由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为10MΩ.较高的反馈电阻有利于提高振荡频率的稳定性.非门电路可选74HC00.图3-2 COMS晶体振荡器 2)分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频.通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现.例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(_5),即实现该分频功能的计数器相当于15极2进制计数器.常用的2进制计数器有74HC393等.本实验中采用CD4_0来构成分频电路.CD4_0在数字集成电路中可实现的分频次数最高,而且CD4_0还包含振荡电路所需的非门,使用更为方便.CD4_0计数为_级2进制计数器,可以将32768HZ的信号分频为2HZ,其内部框图如图3-3所示,从图中可以看出,CD4_0的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能.图3-3 CD4_6内部框图 3)时间计数单元时间计数单元有时计数.分计数和秒计数等几个部分.时计数单元一般为_进制计数器计数器,其输出为两位84_BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为84_BCD码.一般采用10进制计数器74HC390来实现时间计数单元的计数功能.为减少器件使用数量,可选74HC390,其内部逻辑框图如图 2.3所示.该器件为双2—5-10异步计数器,并且每一计数器均提供一个异步清零端(高电平有效).图3-4 74HC390(1/2)内部逻辑框图秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可.CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连.秒十位计数单元为6进制计数器,需要进制转换.将10进制计数器转换为6进制计数器的电路连接方法如图3-5所示,其中Q2可作为向上的进位信号与分个位._数字电子时钟实验心得4_随着单片机技术的飞速发展,在其推动下,现代的电子产品几乎渗透到了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高.时间就是金钱.时间就是生命.时间就是胜利……,准确的掌握时间和分配时间对人们来说至关重要,时钟是我们生活中必不可少的工具.电子钟的设计方法有很多种,但是基于单片机并通过LCD显示的电子时钟具有编程灵活.精确度高.便于携带.显示直观等特点.利用STC单片机对DS__时钟芯片进行读写操作并通过_864中文液晶显示实时时钟信息,这样便构成了一个单片机电子时钟.关键词:单片机,电子时钟,LCD_864,DS__,闹钟.第一章引言_57年,Ventura发明了世界上第一个电子表,从而奠定了电子时钟的基础,电子时钟开始迅速发展起来.现代的电子时钟是基于单片机的一种计时工具,采用延时程序产生一定的时间中断,用于一秒的定义,通过计数方式进行满六十秒分钟进一,满六十分小时进一,满二十四小时小时清零.从而达到计时的功能,是人民日常生活补课缺少的工具.石英表都采用了石英技术,因此走时精度高,稳定性好,使用方便,不需要经常调试,数字式电子钟用集成电路计时时,译码代替机械式传动,用LED显示器代替指针显示进而显示时间,减小了计时误差,这种表具有时.分.秒显示时间的功能,还可以进行时和分的校对,片选的灵活性好.该电子时钟由STC89C52,按键,LCD_864中文液晶显示器,DS__等构成,采用晶振电路作为驱动电路,由延时程序和循环程序产生的一秒定时,达到时分秒的计时,六十秒为一分钟,六十分钟为一小时,满二十四小时为一天.。
做数字钟的心得体会
做数字钟的心得体会第一篇:做数字钟的心得体会心得体会在我组四个成员的努力下,历时将近一个月的数字钟的制作终于落下了帷幕。
在这个实验之前,学校曾组织我们焊接过收音机,当视觉得相当有难度,但等现在做完了数字钟之后,才感觉焊接收音机真只是基础。
比如说,焊收音机时设计原理、电路图以及电路板都已经是现成的,只需要把元件在相应的部位焊接上去就行,而数字却是从头到尾都是自己设计,包阔原理图的设计,PCB板的布线以及电路板的制作和最后的焊接和调试,过程中每一步走来都不容易。
第一步是原理图的设计,我们根据已学过的数字电路知识,先画出了初步的原理图,但是拿回来看了之后发现好多的错误,于是我刚开始的工作就是检查原理图中的错误,现在图纸上把能察觉到的错误改正之后,为了能检查出逻辑错误,就开始用multisim仿真。
可是multisim对我来说是个完全陌生的软件,我花了好几个晚上的时间去摸索,过程中走了不少弯路。
先是找元器件,multisim不同于DXP,在DXP中,你只要把需要的元件名称输入搜索栏中即可,而multisim 把各种不同性质的元件分别放在不同的栏目中,比如电阻、数码管、芯片就在不同的栏里,所以找元件就需要一个栏目一个栏目查看,或者百度一下,反正就是找齐元件计划了不少时间。
基础工作做好后,就开始按原理图连线,由于整个图太大了,我就分成了好几个部分,先是看报小时的那两个数码管能否预期工作,结果发现电路连接正确以后数码管怎么都没显示,查资料了以后才知道数码管和BCD译码器必须要同时共阴或共阳,改正了以后发现果然亮了,而且每满24就会跳到零。
然后就是分钟的部分,也同样遇到了问题,就是用两个74LS160芯片串联,一个是模十,另一片设置成满六就通过与非门接到清零端清零,预期是想让它满59就跳成00,但模拟是发现预期功能不稳定,有几次到59了先变成60再跳到00,如过脉冲频率高的话,就会正常。
等计时部分模拟好了之后,再检验555构成的多谐振荡器这部分电路,我找到一种说是能检测到频率的叫做频率计的元件,但是推敲了半天都不能正常工作,所以就没能检验出是否能得到1000HZ的频率。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
课程名称:数字电路逻辑设计课程设计设计项目:数字电子钟
学生姓名:
同组人:高爽
一.设计目的
1.掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法;
2.进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;
3.提高电路布局﹑布线及检查和排除故障的能力;
4.培养书写综合实验报告的能力。
二 . 设计要求
1.设计一个具有时、分、秒显示的电子钟(23小时59分59秒);
2.应该具有手动校时校分的功能;
3.应该具有整点报时功能:从59分51秒起(含59分51秒),每隔2秒发出一次蜂鸣,连续5次;
4.使用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试;
5.画出框图和逻辑电路图,写出设计、实验总结报告。
三 . 设计原理
1.数字电子钟基本原理
数字电子钟的逻辑框图如下图所示。
它由555集成芯片构成的振荡电路、分频器、计数器、显示器和校时电路组成。
555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器显示时间。
2.数字电子钟单元电路设计
时钟脉冲已经由实验箱提供,实验箱提供的是秒脉冲;
显示电路已经由实验箱提供。
(1)计数器电路
A.秒个位计数器,分个位计数器,时个位计数器均是十进制计数器;
B.秒十位计数器,分十位计数器均是六进制计数器;
C.时十位计数器为二进制计数器
因此,选择74LS90可以实现二-五-十进制异步计数器芯片实现上述计数功能。
时位计数器
分位计数器
秒位计数器
(2)手动校时电路
当数字钟走时出现误差时,需要校正时间。
校时电路实现对“时”“分”“秒”的校准。
在电路中设有正常计时和校对位置。
本实验实现“时”“分”的校对。
对校时的要求是:在小时校正时不影响分和秒的正常计数;在分钟校正时不影响秒和小时的正常计数。
手动校时电路图
(3)整点报时电路
整点报时功能:即从59分51秒起(含59分51秒),每隔2秒发出一次蜂鸣,连续5次。
整点报时电路图
3.器件清单
类型型号及规格数量中规模集成芯片74LS90 6 中规模集成芯片74LS08 3 导线若干
数字电子钟仿真电路图:
整点报时仿真结果(蜂鸣器由红色发光二级管代替):
59分50秒
59分51秒
59分52秒
59分53秒
59分54秒
59分55秒
59分56秒
59分57秒
59分58秒
59分59秒
五 .数字电子钟的组装与调试
由图中所示的数字中系统组成框图按照信号的流向分级安装,逐级级联。
这
里的每一级是指组成数字中的各个功能电路。
级联时如果出现时序配合不同步,或剑锋脉冲干扰,引起的逻辑混乱,可以
增加多级逻辑门来延时。
如果显示字符变化很快,模糊不清,可能是由于电源电
流的跳变引起的,可在集成电路器件的电源端Vcc加退藕滤波电容。
通常用几十
微法的大电容与0.01μF的小电容相并联。
六 .实验结论
通过运用数字集成电路设计的24小时制的数字电子时钟,经过试验,成功实现了以下基本功能:
1.能准确计时,以数字形式显示时、分、秒的时间;
2.能实现整点报时的功能,并分别在51秒、53秒、55秒、57秒、59秒实现了蜂鸣的报时效果;
3.能定时控制,且能进行校正时间(通过开关调时、分)。
七 .实验心得
通过数字电子钟的实际设计,使我更进一步的熟悉了芯片的结构,掌握了相关个芯片的工作原理和其具体的使用方法,也锻炼了自己独立思考问题的能力;对于芯片的使用,我们应该在了解它的各项功能的前提条件下,灵活巧妙的运用。
在课程设计的过程中,我们应该带着不仅要知其然,而且要知道其所以然的态度对待任何事物,也要有钻研的信念和执着追求的意志力。
在实际电路搭建的过程中,出现了很多问题,例如,在校正时间过程中,切换校正时间脉冲和进位脉冲的过程中,跳变很严重,经历很多次改进,问题依旧很严重,但是我们没有放弃,耐心的查找问题,咨询老师,最终成功实现设计目标!
八 .参考文献
1.《数字电路逻辑设计》(第二版)主编:王毓银
2.《数字电路硬件设计实践》主编:贾秀美。