01.20200224---数字逻辑电路期末考试综合资料

合集下载

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案题目1题目描述请简要解释什么是布尔代数。

答案布尔代数是一种数学结构和符号系统,用来分析和操作逻辑表达式和逻辑函数。

题目2题目描述请说明什么是逻辑门。

答案逻辑门是用来实现布尔代数运算的电子元件,根据输入信号的不同组合产生不同的输出信号。

题目3题目描述请列举并解释四种常见的逻辑门。

答案1. 与门 (AND Gate):输出为真仅当所有输入都为真。

2. 或门 (OR Gate):输出为真当至少有一个输入为真。

3. 非门 (NOT Gate):输出为真当输入为假,反之亦然。

4. 异或门 (XOR Gate):输出为真当输入中只有一个为真。

题目4题目描述请简述卡诺图的作用。

答案卡诺图是一种通过绘制格子状图表来简化逻辑函数的工具。

它可以帮助找到最简约的逻辑表达式,并减少数字电路的复杂性。

题目5题目描述请解释什么是时序逻辑和组合逻辑。

答案时序逻辑是一种根据输入信号的不同时间顺序产生不同输出的逻辑电路。

组合逻辑是仅根据输入信号的当前状态产生输出的逻辑电路。

题目6题目描述请说明同步电路和异步电路的区别。

答案同步电路中的各个部件在时钟信号的控制下按照一定的顺序工作。

异步电路中的各个部件则不受时钟信号的控制,可以独立工作。

题目7题目描述请列举至少三个常见的数字电路应用。

答案1. 计算机内存2. 数字时钟3. 数据传输和存储系统以上是数字电路期末考试复习题的部分内容,希望能帮助你进行复习。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A BCD +A+B+C+ __________ 。

6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。

7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。

8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。

1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。

11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。

1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

、选择题1 一位十六进制数可以用 C 位一进制数来表示。

A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。

A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。

数字逻辑期末复习题

数字逻辑期末复习题

数字逻辑期末复习题数字逻辑是电子工程和计算机科学中的基础课程,它涵盖了逻辑门、布尔代数、逻辑电路设计、触发器、计数器、寄存器以及更高级的数字系统设计等内容。

以下是一份数字逻辑期末复习题,供同学们复习参考:一、选择题1. 逻辑门中最基本的是哪种门?A. AND门B. OR门C. NOT门D. XOR门2. 布尔代数中,哪个定律表示任何变量与其自身的非的乘积总是零?A. 德摩根定律B. 布尔恒等定律C. 布尔吸收定律D. 布尔零乘定律3. 下列哪个不是组合逻辑电路的特点?A. 输出仅依赖于当前输入B. 没有记忆功能C. 输出可以延迟于输入D. 可以包含反馈回路4. 触发器的基本功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑运算D. 作为放大器使用5. 在数字系统中,计数器的主要作用是什么?A. 存储数据B. 计数和分频C. 执行算术运算D. 作为时钟信号源二、简答题1. 解释什么是布尔代数,并给出最基本的布尔代数运算。

2. 描述一个D触发器的工作原理及其在数字系统中的典型应用。

3. 什么是寄存器?它在计算机系统中扮演什么角色?三、计算题1. 给定逻辑表达式 \( Y = \overline{A} \cdot B + A \cdot\overline{B} \),使用布尔代数简化该表达式。

2. 设计一个4位二进制计数器,说明其工作原理,并给出其状态转移图。

四、应用题1. 使用逻辑门设计一个3位二进制加法器,并说明其工作原理。

2. 描述一个简单的数字时钟电路设计,包括其主要组成部分和工作原理。

五、论述题1. 论述数字逻辑在现代计算机系统设计中的重要性。

2. 讨论在数字电路设计中,如何考虑和优化功耗问题。

希望这份复习题能够帮助同学们更好地准备数字逻辑的期末考试。

在复习过程中,不仅要掌握理论知识,还要通过实际的电路设计和问题解决来加深理解。

祝同学们考试顺利!。

数电期末 知识点总结

数电期末 知识点总结

数电期末知识点总结一、数字逻辑电路1.1 逻辑门逻辑门是数字逻辑电路的基本组成部分,包括与门、或门、非门、与非门、或非门、异或门等。

它们的功能分别是进行逻辑与、逻辑或、逻辑非、逻辑与非、逻辑或非、逻辑异或运算。

1.2 组合逻辑电路组合逻辑电路由逻辑门组成,没有存储功能,输出仅由输入决定,不受时钟脉冲控制。

典型的组合逻辑电路包括加法器、减法器、比较器、译码器、编码器、多路选择器、多路数据选择器等。

1.3 时序逻辑电路时序逻辑电路内部包含存储器件(触发器、寄存器等),能够存储信息,并且输出受时钟脉冲控制。

典型的时序逻辑电路包括计数器、触发器、寄存器等。

1.4 存储器件存储器件是一种能够存储信息的电子元件,包括静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、只读存储器(ROM)、可擦写存储器(EEPROM、Flash)等。

其中,SRAM具有快速读写速度,但价格昂贵;DRAM价格较为便宜,但需要定期刷新;ROM不可写,一经编程内容不可更改;EEPROM和Flash可擦写,具有较好的灵活性。

1.5 组合逻辑和时序逻辑的设计组合逻辑和时序逻辑的设计包括了逻辑方程、真值表、卡诺图、逻辑代数和状态图等的转化与设计原则、设计方法、设计步骤等。

1.6 计算机组成原理计算机组成原理是指计算机的基本组成和运行原理,包括控制器、运算器、存储器件和输入输出设备四大部分。

其中,控制器负责指挥各部件协调工作,运算器负责进行数据运算,存储器件负责存储数据和指令,输入输出设备负责与外部进行信息交换。

1.7 计算机系统计算机系统是指由硬件和软件组成的计算机结构。

硬件包括中央处理器、内存、输入输出设备、总线等;软件包括系统软件和应用软件。

计算机系统根据不同的应用场景,可以分为单机系统、网络系统和分布式系统等。

1.8 计算机网络计算机网络是指将多台计算机通过通信设备和通信线路连接在一起,实现信息交换和资源共享的系统。

计算机网络的组成包括硬件设备、传输媒体、通信协议三部分。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路(数字逻辑)期末试卷(第1套)及其答案

数字电路(数字逻辑)期末试卷(第1套)及其答案

«数字电子技术基础»综合练习题(第1套)一、填空题(本题30分)1.逻辑代数的基本运算有、、三种。

2.组合逻辑电路的特点是:任意时刻的输出仅取决于该时刻的状态,而与的状态无关。

3.计数器不仅可用于对时钟脉冲进行,还广泛地用于、;根据计数器中各触发器翻转的先后次序分类,可以分成和计数器。

4.请完成下列数制的转换(117)8=()2;(A5)16=()8;(25)10=()2;(110010)2=()105.二~十进制码又称码,它是用组成的一组代码来表示0~9十个数字,而代码之间则为关系,如:(01000110)8421BCD=()106.四位双向移位寄存器T4194的功能表见表1.6所示,当DR=0、S1=S2=1时,电路实现功能;要实现左移功能,应使。

表1.6 Array7. JK触发器的特性方程为Q n+1= , D触发器的特性方程为Q n+1= 。

8.图1.8为用JK触发器组成的移位寄存器,设电路的初态Q3Q2Q1Q0为1010,U I=“1”,问经过2个脉冲作用后,Q3Q2Q1Q0= ,第四个脉冲CP过后,Q3Q2Q1Q0= 。

图 1.89.电路如图1.9,F1= , F2= ,F3= , F4= .图 1.910.F=AB+C(D+E),则其对偶式是。

二、将下面各题化简成最简与或表达式(本题15分,每小题5分)1.用公式化简Y1=BDA+∙+ADB2.Y2(A,B,C,D)=Σm(0,4,6,8,13)+Σd(1,2,3,9,10,11)3.Y3见图2.3。

图2.3三、组合电路设计(本题10分)试用74LS151八选一数据选择器设计一个判断电路,判断四位二进制数A3A2A1A0能否被3整除。

四、作图题(共15分)写出图 4.1电路的函数表达式,画出输出端的波形。

Q n+1=图 4.1五、(本题15分)分析电路5.1计数器电路的功能,分别画出当M=0和M=1时的状态转换图,说明电路的进制,T4160是同步十进制加法计数器。

数字逻辑电路期末考试试卷及答案资料

数字逻辑电路期末考试试卷及答案资料

数字逻辑电路期末考试试卷与答案资料期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟学院 系 级 班姓名 学号 毛一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式。

A .AB F = B . C AB F +=C .C A AB F +=D . C B AB F +=3. 数字系统中,采用可以将减法运算转化为加法运算。

A . 原码B .码C . 补码D . 码4.对于如图所示波形,其反映的逻辑关系是。

装订线 内请勿答题A .与关系B . 异或关系C .同或关系D .无法判断5. 连续异或1985个1的结果是。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为。

A . D CB A F +++= B .D C B A F +++=C .D C B A F = D .D C B A F ++= 7.下列所给三态门中,能实现0时,AB ;1时,F 为高阻态的逻辑功能的是。

FCB A & ∇DCB A F& ∇AB FCB A & ∇FCB A & ∇C8. 如图所示电路,若输入脉冲的频率为100,则输出Q 的频率为。

A . 500B .200C . 100D .509.下列器件中,属于时序部件的是。

A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为。

A . 0100100B .1100011C . 1011011D .0011011装订线内答题二、填空题(每小题2分,共20分)Array11电路的电源是5,高电平1对应的电压范围是2.4-5。

期末考试数字逻辑电路

期末考试数字逻辑电路

一、填空题(共20分)1.数字逻辑电路中最基本的逻辑门有、、;如果输入为1和0,输出为1,则该电路为逻辑电路。

2.最基本的三种逻辑运算是、和3.数字电路可分为电路、电路两部分。

4.同步RS触发器的特性方程为Q n+1= ;约束方程为。

5. 触发器有两个互补的输出端Q、Q,定义触发器的1状态,可见触发器的状态指的是端的状态。

6. 根据逻辑能可将触发器分为触发器、触发器、触发器、触发器等。

7.数字电路中不连续的信号为信号,连续变化的信号为信号,在电路上数字信号用电平和电平表示。

二、判断题(共 20分)1. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

()2. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()3. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。

()。

4. 逻辑函数的表示方法中具有唯一性的是真值表()5. R S触发器的约束条件R S=0表示不允许出现R=S=1的输入。

()6. 数字电路中,晶体管一般工作在放大状态。

( )7. 对JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。

()8. 组合逻辑电路中输入与输出之间存在反馈通路( )9. 译码器属于时序逻辑器件.( )10. 格雷码具有任何相邻码只有一位码元不同的特性。

()。

()三、选择题(共 15分)1. 下列函数中,是最小项表达式形式的是A. Y=A+BC B. Y2=ABC+ACDC. Y=A B C+ABCD. Y=A BC+ABCD2.对于四位二进制译码器,其相应的输出端共有A. 4个 B. 16个 C. 8个 D. 10个3.用8421码表示的十进制数45,可以写成A. 45 B. [101101]BCDC. [01000101]BCDD. [10111]24.属于组合逻辑电路的是A.触发器 B. 全加器 C. 移位寄存器 D. 计数器5. 逻辑变量的取值1和0可以表示:。

A.开关的闭合、断开B.数值的大小C.真与假6.A+BC= 。

2020—2021学年第二学期电气工程专业《数字逻辑电路》期末考试题(试卷一)

2020—2021学年第二学期电气工程专业《数字逻辑电路》期末考试题(试卷一)

院系: 专业班级: 学号: 姓名: 座位号:图2.1(题2.6);7、N 个触发器可以构成能寄存___2N ____位二进制数码的寄存器。

8、同步触发器在一个CP 脉冲高电平期间发生多次翻转,称为 空翻 现象。

9、在图 2.2所示的电路中,输出端Y 与输入端A ,B 之间的逻辑关系为Y=A+B 。

BAFV 1图2.2(题2.9);10、输出高电平有效的显示译码器可以直接驱动 共阴极 型数码管。

1.组合逻辑电路只有多输出端,没有单输出端。

( F );2.逻辑变量和逻辑函数的取值只有0和1两种可能。

( T );3.用卡诺图合并相邻最小项的个数必须是2n 个。

( T );4. 数字逻辑电路,按其功能特点和结构特点可将电路分为组合逻辑电路和时序逻辑电路两种类型。

( T );5.图3.1所示的计数器是5421BCD 码的十进制计数器。

( T );图3.1(题3.5);二、判断题(正确在题号后看好内填写“T ”,错误的填写“F ”)(每小题1分,共10分);6.TTL 与非门其多余的输入端可接逻辑0。

( F );7.DDL (二极管—二极管逻辑)或门电路存在着高电平转移的缺陷。

( T ); 8.全加器只能用于对两个1位二进制数相加。

( F ); 9. 若输入T=1,则边沿T 触发器完成保持功能。

( F );10.施密特触发器可将输入的模拟信号变换成矩形脉冲输出。

( T );1、十进制数386的8421BCD 码是【 B 】;A 、0011 0111 0110;B 、0011 1000 0110;C 、1000 1000 0110;D 、0100 1000 0110;2、一个输入为A 、B 的两输入端与非门,为保证输出低电平,要求输入为【 D 】;A 、A=1、B=0;B 、A=0、B=1;C 、A=0、B=0;D 、A=1、B=1;3、下列电路中,不属于组合逻辑电路的是【 C 】;A 、译码器;B 、编码器;C 、计数器;D 、全加器;4、指出下列各式中哪个是四变量A 、B 、C 、D 的最大项【 B 】;A 、ABC ;B 、A+B+C+D ;C 、D ABC ;D 、B AC ;5、CMOS 数字集成电路与TTL 数字集成电路相比突出的优点是【 A 】;A 、微功耗;B 、高速度;C 、高抗干扰能力;D 、电源范围宽;6、时序逻辑电路的主要组成电路是【 B 】;A 、与非门和或非门;B 、触发器和组合逻辑电路;C 、施密特触发器和或非门;D 、整形电路和多谐振荡器;7、用TTL 与非门或CMOS 与非门组成如图1.1电路,使发光管发光的条件为【 B 】。

西安电子科技大学2020 学年上学期《数字逻辑电路》期末考试试题(综合大作业)

西安电子科技大学2020 学年上学期《数字逻辑电路》期末考试试题(综合大作业)

学习中心/函授站_姓名答案+3225776615学号西安电子科技大学网络与继续教育学院2020 学年上学期《数字逻辑电路》期末考试试题(综合大作业)考试说明:1、大作业试题于2020 年4 月23 日公布,2020 年4 月24 日至2020 年5 月10 日在线上传大作业答卷(一张图片对应一张A4 纸答题纸),要求拍照清晰、上传完整;2、考试必须独立完成,如发现抄袭、雷同均按零分计;3、答案须用《西安电子科技大学网络与继续教育学院标准答题纸》手写完成,要求字迹工整、卷面干净。

一、单项选择题(每题 2 分,共 30 分)1、与(76)H 相等的数是[ ]。

A (76)OB (116)DC (76)D D (1110110)B2、(100011.1)B 的8421BCD 是[ ]。

A 00110101.0101B 00111000.1000C 00111000.0101D 100011.10003、或非门的输出完成F =A , 则多余输入端[ ]。

A 全部接高电平B 全部接低电平C 只需一个接地即可D 只需一个接高电平即可4、逻辑函F (ABC )=A ⋅B +AC 的最小项标准式为[ ]。

A F(ABC)= ∑(0,1,4,6)B F(ABC)= ∑(2,3,5,7)C F(ABC)= ∑(2,6,7)D F(ABC)= ∑(0,1,4,6)5、与AB+AC+B ⋅C 相等的表达式为[ ]。

A ACB ABC AB+ACD A+ B ⋅C6、函数F=(A B +C)(B+ACD )的对偶式函数表达式是[ ]。

A G=( A +B)·C +B ·A +C +DB G=A+B C+B·A +C +DC G=(A+B )·C+B·A +C +DD G=(A B )·C +(B+ A +C +D )7、逻辑函数A B C D 的逻辑相邻项是[ ]。

数字逻辑期末考试试题题库及参考答案数电试数字逻辑期末考试试题题库及参考答案 (2)

数字逻辑期末考试试题题库及参考答案数电试数字逻辑期末考试试题题库及参考答案 (2)
××××学院试卷纸
200×~200×学年考试试题
题号 一 二 三 四 五 六 得分
一、填空题(每空 1 分,共 20 分)
1、数字电路中并驾齐驱的两大分支是 组合逻辑 电路和 时序逻辑 电路。
2、主从型 JK 触发器的特征方程 Qn+1= JQn+KQn ; 主从型 JK 触发器的功能
有 置 0 、 置 1 、 保持 和 翻转 四种。
CD AB 00 01 11 10
00 1 01 1 1 11 1 1 10 1 1 1 1
2、用与非门实现 F AB ABC AC 的逻辑电路。(7分)
解: F AB ABC AC AB AC AC AB C AB C
A
&
B
C
&
& F
6
3
××××学院试卷纸 逻辑电路的基本单元是触发器,具有记忆性。 五、分析题(共 27 分)
1、图示为 JK 触发器构成的时序逻辑电路,请按下列要求分析电路。(15 分)
①说出此电路的类型
②写出电路的驱动方程和次态方程
③列出电路的功能转换真值表
④画出状态转换图
⑤检查自启动能力并指出电路功能。
解:①此电路中 2 位触发器由同一时钟脉冲控制,电路中除了时钟脉冲并无
二、判断下列说法的正确与错误(每小题 1 分,共 8 分)
1、数字电路最大的特点就是具有记忆性。
(错)
2、竞争冒险中凡电压毛刺为高电平时,均称为 1 冒险。 ( 对 )
1
××××学院试卷纸
3、数值译码器的输入量是十进制,输出量是二进制。 ( 错 )
4、仅具有翻转功能的触发器是 T 触发器。
(错)
5、74LS90 和 74LS163 都是具有自启动能力的集成计数器。 ( 对 )

数字逻辑 期末考试复习资料

数字逻辑 期末考试复习资料

《数字逻辑》复习资料与逻辑表达式A+ABC 相等的式子是A。

组合逻辑电路通常由逻辑门电路组合而成。

交流电压不是数字信号。

脉冲异步时序逻辑电路不允许两个或两个以上输入信号同时为1。

格雷码不是BCD码,组合逻辑电路输出与输入的关系可用真值表描述。

基本R-S触发器对输入信号有约束。

构造1个模5同步计数器,需要3个触发器。

表示任意1位十进制数,需要4位二进制数。

n个变量组成的最小项m i,具有n个相邻最小项。

触发器有2个稳态。

实现2个4位二进制数相加的组合电路,应有5个输出函数。

组合逻辑电路中的险象是由电路中的时延引起的。

若已知XY+YZ+YZ=XY+Z,判断等式(X+Y)(Y+Z)(Y+Z)=(X+Y)Z 成立的最简单方法是依据对偶规则。

全加器有2个输出端。

逻辑代数中,若有AB=A+B,则有A=B。

时序逻辑电路有记忆功能。

最简电路不一定是最佳电路。

数字电路只能处理数字信号。

二进制数+0.0001的反码为0.0001,补码为0.0001。

数字电路有或、与、非三种基本运算。

二进制数10001010对应的十六进制数为8A,八进制数为212。

逻辑函数中对于任一组输入变量,其全体最小项之和为1,最大项之积为1。

简述组合逻辑电路分析的步骤。

(1)根据逻辑电路图写出输出函数表达式。

从输入端开始往输出端逐级推导,直至得到所有与输入变量相关的输出函数表达式(2)化简输出函数表达式使用代数法、卡诺图法进行输出函数表达式化简。

(3)列出输出函数真值表根据输出函数最简表达式,列出输出函数真值表。

(4)功能评述概括出对电路逻辑功能的文字描述,并对原电路的设计方案进行评定,必要时提出改进意见和改进方案。

什么是数字电路?简述数字逻辑电路的特点。

1)数字电路:用来处理数字信号的电子线路称为数字电路。

2)数字逻辑电路的特点:(1)电路的基本工作信号是二值信号。

(2)电路中的半导体器件一般都工作在开、关状态。

(3)电路结构简单、功耗低、便于集成制造和系列化生产;产品价格低廉、使用方便、通用性好。

(完整版)数字电路期末复习含答案

(完整版)数字电路期末复习含答案

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +AB A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

《数字逻辑电路》期末考试试卷

《数字逻辑电路》期末考试试卷

《数字逻辑电路》期末考试试题题号一二三四总分题分30103030得分一、单项选择题(每小题2分,共40分)1、下列各数中与十进制数101不相等的数是( )。

A .(0100 0011 0100)余3BCD B .(141)8 C .(1100101)2 D .(66)162、八进制数(35)8 的8421BCD 是( )。

A .0011 1000B .0010 1001C .0011 0101D .0010 1100 3、为使与非门输出为1则输入( )。

A .只要有0即可B .必须全为0C .必须全为1D .只要有1即可 4、函数与其相等的表达式是( )。

AB C B C A F ++=A .B .C+ABC .D .ABCB ABC A +5、使函数等于0的输入ABC 的组合是( )。

BC AC AB F ++=A .ABC=111 B .ABC=110 C .ABC=100D .ABC=011 6、四变量的最小项的逻辑相邻项是( )。

D C B A A .B .C .D .DC B A DC B A DC B A ABCD7、函数的对偶式是( )。

C B D A C B BC A F )(.+++=A .))()((C B D A C B C B A G +++++=B .()C BD A C B C B A G +++++=)(C .()))((C B D A C B C B A G +++++=D .()B D AC B C B A G +++++=)(8、的最简式为( )。

ABC BDE ADE C B A F +++++=A .1 B . C .D .A+BDE+CDE DE ABC +ABC 9、函数的最简与非式为( )。

AB BC C A F ++=A . B . C . D .C B C B B A ⋅⋅.C A B A ..AB C A 10、函数的最简与或式为( )。

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 电路中没有存储元件D. 输出状态不随时间变化答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 8D. 7答案:B5. 在数字电路中,使用最广泛的逻辑门是()。

A. 与非门B. 或非门C. 异或门D. 非门答案:A6. 一个D触发器的输出状态取决于()。

A. 时钟信号B. 数据输入C. 复位信号D. 时钟信号和数据输入答案:D7. 在数字电路中,一个3线-8线译码器的输入线数是()。

A. 3B. 4C. 5D. 8答案:A8. 一个4位二进制计数器的计数周期是()。

A. 8B. 16C. 32D. 64答案:B9. 一个JK触发器在J=0,K=1时的输出状态是()。

A. 保持不变B. 置0C. 置1D. 翻转答案:D10. 在数字电路中,一个同步计数器与异步计数器的主要区别是()。

A. 计数速度B. 电路复杂度C. 计数方式D. 时钟信号的使用答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以产生________种不同的输出状态。

答案:82. 一个D触发器在时钟信号的上升沿到来时,其输出状态将________输入端的数据。

答案:复制3. 一个4位二进制计数器的计数范围是从________到________。

答案:0000到11114. 在数字电路中,一个与非门的输出状态与输入状态之间的关系是________。

答案:反相5. 一个JK触发器在J=1,K=0时的输出状态是________。

答案:置16. 在数字电路中,一个3线-8线译码器的输出线数是________。

(完整版)数字逻辑电路期末考试试卷及答案

(完整版)数字逻辑电路期末考试试卷及答案

数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号 毛题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。

DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。

A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。

A.计数器B.译码器C.加法器D.多路选择器装数字逻辑电路3卷答案第2 页共8 页数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第一次作业一、单选题1.在()的情况下,函数运算的结果是逻辑“1”。

答案:B、全部输入是“1”2.在状态化简中,判断状态等效与状态相容时不同点是()。

答案:A、传递性3.一位8421BCD码计数器至少需要()个触发器答案:B、44.数字地阿奴中的三极管工作在()答案:C、饱和区或截止区5.为避免一次翻转现象,应采用()触发器。

答案:D、边沿6。

半加器的逻辑功能是()答案:A、两个同位的二进制数相加7.只能读出不能写入,但信息可永久保存的存储器是()答案:A、ROM8.对于JK触发器,若J=K,则可完成()触发器的逻辑功能。

答案:C、T9.下列哪些信号属于数字信号()答案:B、时钟脉冲信号10.把一个五进制计数器与一个四进制计数器串联可得到()进制答案:D、2011.全加器的逻辑功能是()答案:C、两个同位的二进制数及来自低位的进位三者相加12.输入无反变量函数F的化简,讨论的是()。

答案::B、用禁止逻辑法寻找F的共享禁止项。

13.通常寄存器应具有()功能答案:D、只有存数、取数和清零,没有置数14.正逻辑是指()答案:C、高电平用“1”表示,低电平用“0”表示15.对于8线-3线优先编码器,下面说法正确的是()答案:B、有8根输入线,3根输出线16.对于四变量逻辑函数,最小顶有()个答案:D、1617.时序逻辑电路中一定包含()答案:A、触发器18.在用跳跃的方法实现任意模数的计数器时,若Sa为起跳状态,则有()。

答案:C、预置位电平在Sa时有效19.在n变量的逻辑函数F中,有()答案:C、若F所有Mi为1,则F为120.标准与或式是由()构成的逻辑表达式。

答案:B、最小项相或21.同步时序逻辑电路和异步时序逻辑电路比较差,其差异在于后者()答案:B、没有统一的时钟脉冲控制22. 1路-4路数据分配器有()答案:A、一个数据输入端,两个选择控制端、四个数据输出端23.下面哪项不是三态门的主要用途()答案:C、输出端并联输出24. 3-8译码电路是()译码器答案:A、三位二进制25.一个最大4位的十进制数转换成二进制数,至少需要()位。

答案:A、1226.十进制数25用8421BCD码表示为()。

答案:B、10010127.对于JK触发器,输入J=0,K=1,CP脉冲作用后,触发器的应为()。

答案:A、028.对于两个4位二进制数A(A3A2A1A0)、B(B3B2B1B0)、下面说法正确的是()答案:A、如果A3>B3,则A>B29.在下列逻辑电路中,不是组合逻辑电路的有()答案:D、寄存器30.八进制(273)8中,它的第三位数2的位权为()答案:B、(64)1031.符合六变量m5的相邻最小项,有下列()说法成立。

答案:C、共有6个相邻最小项32.连续异或1095个1的结果是()答案:B、133.PLA是指()答案:A、可编逻辑阵列34.全部的最小项之和恒为()答案:B、135.4LS169为一个同步四位二进制可逆计数器,有下列()说法成立。

答案:B、置输入信号UP/DN=0,则为减1计数;36.一个16选一的数据选择器,其地址输入(选择控制输入)端有()个。

答案:C、437.对于8421BCD码优先编码器,下面说法正确的是()答案:A、有10根输入线,4根输出线38.当X=-10000时,则有()答案:D、[X]补=11000039.表示两个相邻脉冲重复出现的时间间隔的参数叫()答案:A、脉冲周期40.使触发器呈计数状态的控制函数是()答案:A、J=K=1二、判断题41.在变量A、B取值相异时,其逻辑函数值为1,相同时为0,称为异或运算。

()答案:正确42.计数器的模是指构成计数器的触发器的个数。

()答案:错误43.十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。

()答案:错误44.计数器的模是指对输入的计数脉冲的个数。

()答案:正确45.格雷码是一种可以发现一位单错的可靠性编码。

()答案:正确46.方波的占空比为0.5()答案:正确47.ROM的逻辑结构可以看成一个与门阵列和一个或门阵列的组合。

()答案:正确48.对任意一个最小项,只有一组变量取值使得它的值为1.()答案:正确49.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

()答案:错误50.在全部输入是“0”的情况下,函数运算的结果是逻辑“0”。

()答案:错误51.在时间和横幅上都断续变化的信号是数字信号,语音信号不是数字信号。

()答案:正确52.触发器有两个稳定状态,一个是现态,一个是次态。

()答案:错误53.采用边沿触发器是为了防止空翻。

()答案:错误54.在逻辑函数表达式中,如果一个乘积顶包含的输入变量最少,那么该乘积项叫做最小项。

()答案:错误55.仅具有反正功能的触发器是T触发器。

()答案:错误56.逻辑约定是说明逻辑电路中信号的物理量(即逻辑电平)与逻辑状态表示之间的关系。

()答案:正确57.当决定一件事情的所有条件全部具备时,这件事才发生,这样的逻辑关系称为非。

()答案:错误58.二进制只可以用来表示数字,不可以用来表示文字和符号等。

()答案:错误59.时序电路不含有记忆功能的器件。

()答案:错误60.数字系统由控制单元和信息处理单元组成。

()答案:正确61.在与门电路后面加上非门,就构成了与非门电路。

()答案:正确62.异或函数与同或函数在逻辑上互为反函数。

()答案:错误63.十六路数据选择器的地址输入端有四个。

()答案:正确64.当传送十进制数5时,在8421奇校验码的校验位上值应为1.()答案:正确65.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。

()答案:正确66.组合逻辑电路的逻辑功能可用逻辑图,真值表,逻辑表达式,卡诺图和波形图五种方法来描述,它们在本质上是想通的,可以互相转换。

()答案:正确67.用PLD可以实现任何组合逻辑函数,PLD配合触发器可实现任何时序逻辑电路。

()答案:正确68.逻辑函数的卡诺图中,相邻最小项可以合并。

()答案:正确69.任意的两个最小项之积恒为0.()答案:正确70.简单PLD是由与阵列和或阵列构成的。

()答案:正确71.超前进位加法器比行波加法器要简单。

()答案:错误72.组合电路不含与偶记忆功能的器件。

()答案:正确73.一个触发器必须有两个稳定状态,可以表示两位二进制码。

()答案:错误74.时序逻辑电路由存储电路和触发器两部分组成。

()答案:错误75.逻辑变量的取值,1比0大。

()答案:错误76.逻辑变量取值的0和1表示事物相互独立而又联系的两个方面。

()答案:正确77.主从触发器存在一次翻转现象。

()答案:正确78.触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。

()答案:正确79.74LS163世纪城4位二进制(十六进制)同步加法计数器。

()答案:正确80.时序电路的逻辑功能可用逻辑图,逻辑表达式,状态表,卡诺图,状态图金二时序图等方法来描述,他们在本质上是相遇的,可以相互转换。

()答案:正确81. 组合逻辑电路的输出只取决于()。

答案:输入信号的现态82. N个触发器可以构成能寄存()位二进制数码的寄存器。

A.N-1B.NC.N+1D.2N答案:B83. 1.连续异或1985个1的结果是(B )答案:184. 存储8位二进制信息要多少个触发器()。

答案:885.时序电路某一时刻的输出状态,与该时刻之前的输入信号( )答案:有关86. 用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式答案:正确87. 证明两个函数是否相等,只要比较它们的真值表是否相同即可。

答案:正确88. 在基数乘除法中,整数部分的转换采用“除基取余”法,小数部分的转换采用“乘基取整”法答案:正确89. 为了记忆电路的状态,时序电路必须包含存储电路,存储电路通常以触发器为基本单元电路组成。

答案:正确90. 与门、或门和非门都具有多个输入端和一个输出端。

答案:错误91. 逻辑函数的真值表是唯一的,但表达式不一定是唯一的答案:错误92. 只读存储器是由地址编码器和存储体两部分组成的。

答案:错误93. 用数据选择器可实现时序逻辑电路。

答案:正确94. 若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等答案:错误95. 2421码是一种用二进制数表示十进制数的代码,且为有权码。

答案:正确96. 时序逻辑电路的特点是在任何时刻的输出不仅和输入有关,而且还取决于电路原来的状态答案:正确97. 同一逻辑功能的触发器,其电路结构一定相同答案:错误98. 数字系统中,采用____C____可以将减法运算转化为加法运算。

答案:补码99. 具有“置0”“置1”,“保持”,“翻转”,功能的触发器叫()答案:JK触发器100. 组合逻辑电路( )。

答案:没有记忆功能101. 下列器件中,属于时序部件的是()答案:计数器20200224---数字逻辑电路期末考试练习题Round 1一、单选1、组合逻辑电路的输出取决于()答案:A、输入信号的现状2、在下列逻辑电路中,不是组合逻辑电路的有()答案:A、寄存器3、3-8译码电路是()译码器答案:A、三位二进制4、PLA是指()答案:A、可编逻辑阵列5、在状态化简中,判断状态等效与状态相容时不同点时()。

答案:A、传递性6、使触发器呈计数状态的控制函数是()答案:A、J=K=17、对于触发器,输入J=0、K=1,CP脉冲作用后,触发器的应为()。

答案:A、08、具有“置0”“置1”“保持”“翻转”功能的触发器叫()。

答案:A、JK触发器9、1路——4路数据分配有()答案:A、一个数据输入端,两个选择控制端、四个数据输出端10、对于两个4位二进制A(A3A2A1A0)、B(B3B2B1B0),下面说法正确的是()答案:A、如果A3>B3,则A>B11、时序逻辑电路中一定包含()。

答案:A、触发器12、表示两个相邻脉冲重复出现的时间间隔的参数叫()答案:A、脉冲周期13、十进制整数转换位二进制数一般采用()答案:A、乘2取余法14、只能读出不能写入,但信息可永久保存的存储器是()答案:A、ROM15、标准与或式是由()构成的逻辑表达式答案:B、最小项相或16、输入无反变量函数F的化简,讨论的是()答案:B、用禁止逻辑法寻找F的共享禁止项17、4LS169为一个同步四位二进制可逆计算器,由下列()说法成立。

答案:B、置输入信息UP/DN=0,则为减1计数:18、将十进制小数转换为二进制数一般采用()答案:B、乘2取整法19、同步时逻辑电路和异步时序逻辑电路比较,其差异在于后者()答案:B、没有统一的时钟脉冲控制20、组合逻辑电路答案:B、没有记忆功能21、全部的最小项之和恒为()答案:B、122、下列哪些信号属于数字信号()答案:B、时钟脉冲信号23、全加器的逻辑功能时()答案:C、两个同位的二进制数及来自低位的进位三者相加24、数字系统中,采用()可以将减法运算转化位加法运算答案:C、补码25、对于JK触发器,若J=K,则可完成()触发器的逻辑功能答案:C、T(不是T’)26、在N变量的逻辑函数F中,有()。

相关文档
最新文档