可预置定时电路设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

本科学生综合性实验报告

项目组长吴洋涛学号

成员

专业电子信息工程班级121班

实验项目名称可预置定时电路

指导教师及职称涂丽琴讲师

开课学期2014 至2015 学年第一学期

上课时间2014 年12 月11 日

学生实验报告(五)

一、实验综述

1. 实验目的:

(1)熟悉集成同步十进制加/减计数器的工作原理。

(2)掌握555定时器的工作原理。

(3)熟悉集成电路的使用方法,熟悉集成电路的引脚安排。

(4)掌握各集成芯片的逻辑功能及使用方法。

2.设计任务与要求:

(1)设计一个可灵活预置时间的计时电路,要求具有时间显示的功能,能准确地预置和清零;(2)设置外部操作开关,控制计时器的直接清零、启动和暂停/连续计时;

(3)要求计时电路递减计时,每隔1秒,计时器减1;

(4)当计时器递减计时到零(即定时时间到)时,显示器上显示00,同时发出光电报警信号;

(5)选作:设计一个多功能的定时显示报警系统:

1、某电台每天5时开机准备播音,要求早晨无人时自动启动机组播音;

2、某工厂无人值班的自动生产线,分两班生产,第一班要求早7点30分自动线开始加工,中午11点30停工,12时30分开工,16时30分停工,第一班结束。第二班自动线17时30分开工,21时30分停工,22时开工,第二天早上1时停工,第二班结束。

3. 实验所用仪器及元器件

集成电路【74LS193】2片,【4511】2片,【555】1片,【74S20】1片,【74S04】2片,【74S113】1片,【74LS161】2片,电阻若干,电容若干,共阴极7段段LED显示器2只,开关若干。

二、实验原理

1、设计原理图,如图1所示

其工作原理为:555定时器产生方波作为时钟信号,脉冲发生器的时钟周期由C2和R2决定。将脉冲发生器的脉冲周期设为1HZ,即 T=tpL+tpH=1s ,

则可以产生脉冲周期为1s 的方波脉冲。

清零开关为SW3,在置数前,先给一个清零信号,是74LS161计数器从零开始计数。预置时间,分接通SW1和SW2,实现高位和低位的置数。定时器的定时范围是0~99秒,74LS161为4位2进制计数器,实现预置时间的功能,R3,R4,R5,R6为下拉电阻,当74LS161的四个输出端从0000~1010时,反馈到置数端,从零开始计数。74LS93为4位2进制双触发计数器,其中U10的四个非门实现缓冲。在本实验中实现减计数的功能,使数码管显示从预置时间到00减计数,当计数到00的时候蜂鸣器LED 发光,告知定时时间已到。

2、单元电路设计

(1)秒脉冲发生器

秒脉冲发生器采用多谢振荡器直接震荡出1秒的脉冲。多谢振荡器采用555定时器组成,实现频率为1Hz 的振荡信号。

555振荡器电路图如右图所示。用555电路可以组成施密特触发器,利用施密特触发器的回差特性,在电路的两个输入端和地之间接入充放电电容C ,并在输入输出端接入反馈电阻,就组成了一个反馈式多谐振荡器。基本原理是当接通电源时,由于电容两端的电压不能突变,定时器的2端为低电平,输出端3端为高电平(内部结构决定),电源经过R 1、

译码电路 预置时间 计时电路

数码管显示电路

振荡源 报警电路

R 2给电容充电,当电容电压充到电源电压的2/3时,555内部NMOS 管导通,输出为低电平。电容通过R 2和NMOS 管放电,当电容两端电压下降到低于1/3电源电压时,NMOS 管截止,电容放电停止,电源通过R 1、R 2再次向电容充电,如此反复形成振荡。其振荡周期为

120.7(2)T R R C =+

改变R 、C 的值可以改变充放电的时间,也就改变电路的振荡频率。 (2)异步模2-5-10计数器74LS90

74LS90包括模2和模5两个独立的下降沿触发器计数器,有清零和置9功能。模2计数器的时钟输入端为A (CP A );模5计数器的时钟输入端为B(CP B ),输出端由高到低依次为Q D Q C Q B ;清零端R 01、R 02同时为高电平,且置9端R 91、R 92有一个低电平执行清零功能,此时输出端Q D Q C Q B Q A =0000;置9端R 91、R 92同时为高电平时输出置9,此时Q D Q C Q B Q A =1001。

74LS90可接成模2、模5、模10计数器。Q A 端与CP B 时钟端相接,输出为8421BCD 码,高低位顺序为Q D Q C Q B Q A ;Q D 端与CP A 时钟端相连接,输出为5421BCD 码,高地位顺序为Q A Q D Q C Q B 。74LS90功能如表1-21所示。

图1-21

74LS90外引线排列如图17-3所示

CKA 14Q012CKB

1

Q19Q28Q3

11

R0(1)2R0(2)3R9(1)6R9(2)7

U3

74LS90

74LS90逻辑图

如图所示:逻辑图以及连接图

1、实验内容与完成情况:

实验步骤:

(1)按照设计的原理图,在标准板或面包板上搭接组装电路;

(2)按单元分块调试电路;

(3)调试石英振荡器电路;

(4)调试分频电路;

(5)调试计数电路;

(6)观察校时电路的功能是否满足校时要求;

2、出现的(已解决的)问题与解决办法:

出现的问题:开始按照书上所给的整体参考电路进行仿真,出现三个问题:

1)振荡器脉冲产生的脉冲没有达到要求;

2)数码管显示出现异常

3)定时功能没有实现

改正的措施:通过理论计算接触相关的电阻的阻值和电容的大小来调节振荡的周期;

改变逻辑门的性能,实现功能;

通过RS触发器控制;

3、未解决的问题与可能的解决方案:

定时器功能的实现

解决方案:应用RS触发器控制

三、结论

1、实验结果:

仿真原理图:

仿真步骤:

接通电源,将SW8闭合,使两片74LS193是PL端有效,这样可以接受置数电路送来的数据。闭合DSW1,使置数电路与定时电路接通(如下)。

相关文档
最新文档