数字电路与系统

数字电路与系统
数字电路与系统

大工15秋《数字电路与系统》开卷考试期末复习资料

一、单项选择题

1、各种格雷码的共同特点是任意两个相邻码之间有几位不同?()

A.一B.二

C.三D.四

2、实现与运算后再进行非运算的复合逻辑门电路称为()。

A.异或门B.同或门

C.或非门D.与非门

3、变量每增加一个,其函数卡诺图的小格数就增加()倍。

A.0.5 B.1

C.1.5 D.2

4、下列哪项可以影响组合逻辑电路某一时刻的输出?()

A.电路的原有状态B.此时刻前的输入

C.此时刻前的输出D.此时刻的输入

5、()的功能是将一种码制的代码转换成另一种码制的代码。

A.二进制译码器B.十进制译码器

C.码制变换译码器D.显示译码器

6、由与非门构成的基本RS触发器中,当两个输入端都为1时,触发器()。A.具有保持功能B.置1

C.置0 D.是不确定状态

7、74LS175是()位集成寄存器。

A.四B.三

C.二D.一

8、555定时器的电压范围为( )V 。 A .0-3 B .3-5 C .0-18

D .3-18

9、使用双极性码时,其满刻度值是单极性码满刻度值的( )倍。 A .0.5 B .1 C .1.5

D .2

10、下列选项中,哪项不是半导体存储器按照信息存取方式划分的?( ) A .顺序存储器

B .随机存储器

C .只读存储器

D .双极型存储器

11、有关单稳态触发器哪种说法是错误的?( ) A .两个工作状态,一个是稳态,一个是暂稳态; B .没有外加触发信号时,电路处于稳定状态; C .在外加信号作用下,由稳态反转到暂稳态; D .稳态持续一段时间以后,会会自动过渡到暂稳态;

12、下面哪个内容不是逐次逼近型ADC 的组成部分?( )

A .电压比较器

B .逻辑控制电路

C .串行数字输出

D .逐次逼近寄存器

13、F=(A+B)(C+D)(B+C)(A+C)的对偶式是( )。A .F AB CD BC AC =+++

B .F AB CD A

C BC =+++

C .F AB C

D BC AC =+++

D .F =AB + AB +BC +AC

14、BC AC B A N ++=是否存在竞争冒险,如果存在,是什么型?( )A .存在,0型冒险 B .存在,1型冒险 C .不存在竞争冒险

D.即存在0型冒险,又存在1型冒险

15、有关存储器二进制单元的容量以下说法哪种正确?()A.1Byte=8bit B.4096位是256字节C.4096bit=256B D.212=1K

答案:1~5 ADBDC 6~10 AADAD 11~15 DCCAA

二、填空题

1、(1) (1111110)2=( )10

(2) (87)16=( )10

(3) (76.6)10=( )2(保留小数点后4位)

(4) (66)8=( )16

(5) (76)10=( )8

(6) (1110010)2=( )10

(7) (A6)16=( )10

(8) (43.6)10=( )2(保留小数点后4位)

(9) (37)8=( )16

(10) (54)10=( )8

(11) (101)10=( )2

(12) (87)10=( )16

(13) (11.01)2=( )10

(14) (6B)16=( )2

(15) (64)8=( )10

2、

答案:

1、(1) 126 (2) 135

(3) 1001100.1001(保留小数点后4位)(4) 36

(5) 114 (6) 114

(7) 166 (8) 101011.1001(保留小数

点后4位)

(9) 1F (10) 66

(11) 1100101 (12) 57

(13) 3.25 (14) 110

(15) 52

2、

三、化简题

1、请用公式法化简下式:

2、请用公式法化简下式:

3、请用公式法化简下式:

4、请将下面的卡诺图化简,并写出化简后的式子。

5、请写出上一小题(三、4)卡诺图的所描述逻辑式的最小项。

6、请将下面的卡诺图化简,并写出化简后的式子。

7、请写出上一小题(三、6)卡诺图的所描述逻辑式的最小项。

8、请将下面的卡诺图化简,并写出化简后的式子。

9、请写出上一小题(三、8)卡诺图的所描述逻辑式的最小项。答案:

1、 2、 3、 4、

5、F=m0+m1+m2+m3+m5+m6+m7

=m(0,1,2,3,5,6,7)=∑(0,1,2,3,5,6,7) 6、

7、F=m0+m1+m2+m3+m6+m7+m14+m15 =m(0,1,2,3,6,7,14,15)=

(0,1,2,3,6,7,14,15)

8、

9、F=m0+m1+m2+m3+m5+m8+m9+m10+m11+m14+m15

=m(0,1,2,3,5,8,9,10,11,14,15)=

(0,1,2,3,5,8,9,10,11,14,15)

四、判断题(对的用√表示、错的用×表示)

1、对于一个逻辑函数F ,有四个逻辑变量A 、B 、C 、D ,依次为顺序,则

CD B A 和CD B A 是两个相邻的最小项。( )

2、D C A CD C AB Y ++=为或与表达式。( )

3、组合逻辑电路没有时钟参与运算。( )

4、453m m m B C A C B A B C A C)B ,F(A,++=++=。( )

5、触发器按照触发方式可分为电平触发,边沿触发,JK 触发。( )

6、对于一个逻辑函数F ,有四个逻辑变量A 、B 、C 、D ,依次为顺序,则

D C B A 和D C B A 是两个相邻的最小项。( )

7、D C A D C C B A Y ++=为与或表达式。( ) 8、时序逻辑电路有时钟参与运算。( )

9、453m m m AB C C B A B C A C)B ,F(A,++=++=。( )

10、触发器按照内部结构分为RS ,D ,JK ,T ,T'触发器。( ) 11、对于一个逻辑函数F ,有四个逻辑变量A 、B 、C 、D ,依次为顺序,则D C B A 和D C B A 是两个相邻的最小项。( ) 12、D C A CD C AB Y ++=为与或非表达式。( ) 13、编码器是时序逻辑电路。( )

14、653m m m C AB C B A B C A C)B ,F(A,++=++=。( )

15、触发器按照外部结构可分为基本,时钟,主从,维持阻塞,负边沿,CMOS 触发。( ) 答案:1~5 √×√××

6~10 ×√√×× 11~15 ×××√×

五、简答题

1、请在下图()b 中补全主从JK 触发器输出端Q 、Q 的电压波形图,主从JK 触发器如图()a 所示。设触发器的初态0Q =。 答:

2、请在下图()b 中补全基本RS 触发器输出端Q 、Q 的电压波形图,基本RS 触发器如图()a 所示。设触发器的初态0Q =。 答:

3、或非门组成的基本RS 触发器电路如图(a )所示,已知S 和R 的波形如图(b )所示。试画出Q 、Q 的波形图。设触发器的初态0=Q 。 答:

4、试分析下图的计数器为模几计数器?并画出状态图。 答:

5、请用右图的译码器实现函数。 答:

6、请用右图的译码器实现函数 答:

7、请用右图的译码器实现函数。 答:

8、请分析右图数据选择器所表示的逻辑Y 是什么,并化简之。 答:

9、请分析右图数据选择器所表示的逻辑Y 是什么,并化简之。 答:

10、请分析右图数据选择器所表示的逻辑Y 是什么,并化简之。 答:

11、有一理想指标的5位D/A 转换器,满刻度模拟输出为12 V ,若数字量为11001,采用下列编码方式时,其归一化表示法的DAC 输出电压V o 分别为多少?

(1)自然加权码;(2)原码。

答:(1) ∵FSR=12V X 1~X 5 =11001 (25)10

∴O 525

25

V FSR 129.375V 232==?=

(2) X 1~X 5 =11001 为原码,(-9)

12、有一理想指标的5位D/A 转换器,满刻度模拟输出为12 V ,若数字量为11001,采用下列编码方式时,其归一化表示法的DAC 输出电压V o 分别为多少?

(1)反码;(2)补码。

答:(1) X 1~X 5 =11001 为反码 ∴ 原码=10110 (-6) ∴

O 46FSR 612

V 2.25V 22162

=-

=-?=- (2) X 1~X 5 =11001 为补码 ∴ 原码=10111 (-7) ∴

O 47FSR 712

V 2.625V 22162

=-

=-?=-

13、有一理想指标的5位D/A 转换器,满刻度模拟输出为12 V ,若数字量为10001,采用下列编码方式时,其归一化表示法的DAC 输出电压V o 分别为多少?

(1)反码;(2)补码。

答:(1) X 1~X 5 =10001 为反码 ∴ 原码=11110 (-14)

(2) X 1~X 5 =10001 为原码,(-1)

六、计算题

1、已知下图所示的逻辑电路,分析该电路的逻辑功能。

答:显然,电路中没有记忆单元,不存在反馈支路,此电路属于组合逻辑电路,可按以下步骤分析: (1)写出各级输出的逻辑表达式。 (2)列真值表(见表1)。

表1 真值表

0 0 0 0 0 1 0 1 0

0 1 1

1 0 0 1 0 1 1 1 0 1 1 1 0

1

1

1

1

1

1

1

1

从F1和F2表达式及真值表可以看出:

F1为三变量表决电路,变量取值多于或等于两个1时,输出为1;

F2为三变量异或电路,三变量取值有奇数个1时输出为1,否则为0,此电路可用来检验三位二进制码的奇偶性。

2、请设计一个8421BCD码的检码电路。要求当输入量3

ABCD≤,或8

AB CD

-≥时,电路输出L为高电平,否则为低电平。用与非门设计该电路,写出L的表达式。

答:根据题意,得到如下真值表。

由真值表写出逻辑函数表达式,从而

由下卡诺图化简可得

L

逻辑图如下图所示。

3、一个由3线-8线译码器和与非门组成的电路如下图所示,试写出Y1和Y2的逻辑表达式。

答:根据74138功能表,有

数字电路与系统分析第一章习题答案

数字电路与系统习题参考答案 南京邮电学院电子工程系 2003/12

习题答案 1.1将下列各式写成按权展开式: (352.6)10=3×102+5×101+2×100+6×10-1 (101.101)2=1×22+1×20+1×2-1+1×2-3 (54.6)8=5×81+54×80+6×8-1 (13A.4F)16=1×162+3×161+10×160+4×16-1+15×16-2 1.2按十进制0~17的次序,列表填写出相应的二进制、八进制、十六进制数。 解:略 1.3二进制数00000000~11111111和0000000000~1111111111分别可以代表多少个数? 解:分别代表28=256和210=1024个数。 1.4 将下列个数分别转换成十进制数:(1111101000)2,(1750)8,(3E8)16 解:(1111101000)2=(1000)10 (1750)8=(1000)10 (3E8)16=(1000)10 1.5将下列各数分别转换为二进制数:(210)8,(136)10,(88)16 解:结果都为:(10001000)2 1.6 将下列个数分别转换成八进制数:(111111)2,(63)10,(3F)16 解:结果都为(77)8 1.7 将下列个数分别转换成十六进制数:(11111111)2,(377)8,(255)10 解:结果都为(FF)16 1.8 转换下列各数,要求转换后保持原精度: 解:(1.125)10=(1.0010000000)10——小数点后至少取10位 (0010 1011 0010)2421BCD=(11111100)2 ——先将2421BCD码转换成十进制数(252)10,再转换成二进制数。 (0110.1010)余3循环BCD码=(1.1110)2 ——余3循环BCD码中的1和0没有权值意义,因此先转换成十进制数(1.9)10,得出原精度为10-1,转换的二进制的小数位k≥3.3,因此至少取4位。 1.9 用下列代码表示(123)10,(1011.01)2: 解:(1)8421BCD码: (123)10=(0001 0010 0011)8421BCD (1011.01)2=(11.25)10=(0001 0001.0010 0101)8421BCD (2)余3 BCD码

数字电路与逻辑设计

专升本《数字电路与逻辑设计》作业练习题6 解析与答案 一、单选题(选择最合适的答案) 1. 哪种逻辑门“只有在所有输入均为0时,输出才是1”? () A.或非门B.与非门C.异或门D.与或非门 答案:A 解析: 或非门 2.设两输入“与非”门的输入为x和y,输出为z,当z=1时,x和y的取值一定是() A. 至少有一个为1 B. 同时为1 C. 同时为0 D. 至少有一个为0 答案:D 解析: 与非逻辑 3. 两输入与非门输出为0时,输入应满足()。 A.两个同时为1 B.两个同时为0 C.两个互为相反D.两个中至少有一个为0 答案:A 解析:输入全为1 4. 异或门的两个输入为下列哪—种时,其输出为1? A.1,l B.0,1 C.0,0 D.以上都正确 答案:B 解析: 输入不同 5. 下列逻辑门中哪一种门的输出在任何条件下都可以并联使用?()A.具有推拉式输出的TTL与非门B.TTL集电级开路门(OC门) C.普通CMOS与非门D.CMOS三态输出门 答案:B 解析: A,C普通与非门不能并联使用; D三态输出门并联使用是有条件的:它们的使能端(控制端)必须反向,即只能有一个门处于非高阻态

ADABB 二、多选题(选择所有合适的答案) 用TTL 与非门、或非门实现反相器功能时,多余输入端应该( ) A .与非门的多余输入端应接低电平 B. 或非门的多余输入端应接低电平 C. 与非门的多余输入端应接高电平 D. 或非门的多余输入端应接低高平 答案:BC 解析: 多余输入端对与逻辑要接1,对或逻辑要接0 三、简答题 1. 分析如下两个由或非门、异或门、非门以及与非门构成的逻辑电路,请你:①写出F1和F2的逻辑表达式;②当输入变量A ,B 取何值时,两个电路等效? 答案:{ ① 根据图可写出两个电路的输出函数表达式分别为: 12()F A A B A A B A A B A A B A AB AB A A B F AB A B =⊕+=?++?+=??+++=+==+ = ②列出两个电路的真值表: 可见,无论A,B 取任何值,两个电路都等效。 }

数字电路第二章答案

第二章 组合逻辑电路 习题参考答案 2-1 写出图2-29所示各逻辑电路输出的逻辑表达式,列出真值表。 解:(a) BC AB Z +=1 (b) D C B A D C B A Z =+?+=2 真值表: (3) E D C B A E D C B A Z +++++++=)(3 E D C B A E D C B A +++?+++= ))((E D C B A E D C B A ++++++++=

+ + B C D ? + ] = + + E A+ ] ) A ( ) ( [ [E B C D A+ B A + + C = + + A (E )( D D ) B E B C BE C A+ A + D = + + B E D E E B C A E 真值表: 2-2分析图2-30所示的各逻辑电路,写出输出的逻辑表达式,列出真值表。

解:(a) )()(AC C B A C B A Z ?+?⊕+⊕= C B A C A B A C B A ⊕++=)( C B A C A B A C B A C B A C A B A C B A +++++=)( C B A A C B A C B A C A B A C B A +=+=+++= 真值表: (b) C B A ABC C B A C B A C B C B A C B A X +++=+⊕=⊕⊕=)()( C A BC B A Y ++= 2-3分析图2-31所示的逻辑电路,画出电路输出的波形图。 解:由逻辑图可以得到其输出表达式 C A D D BC B AD C AD D BC B AD Z +++==)( C AD D C B B D A +++++=)()( C AD D C D B D B B A +++++= C AD D B D B B A ++++=

数字电路与系统设计课后习题答案

(此文档为word格式,下载后您可任意编辑修改!) 1.1将下列各式写成按权展开式: (352.6)10=3×102+5×101+2×100+6×10-1 (101.101)2=1×22+1×20+1×2-1+1×2-3 (54.6)8=5×81+54×80+6×8-1 (13A.4F)16=1×162+3×161+10×160+4×16-1+15×16-2 1.2按十进制0~17的次序,列表填写出相应的二进制、八进制、十六进制数。 解:略 解:分别代表28=256和210=1024个数。 (1750)8=(1000)10 (3E8)16=(1000)10 1.5将下列各数分别转换为二进制数:(210)8,(136)10,(88)16 1.6将下列个数分别转换成八进制数:(111111)2,(63)10,(3F)16 解:结果都为(77)8 解:结果都为(FF)16 1.8转换下列各数,要求转换后保持原精度: (0110.1010)余3循环BCD码=(1.1110)2 1.9用下列代码表示(123)10,(1011.01)2: 解:(1)8421BCD码: (123)10=(0001 0010 0011)8421BCD (1011.01)2=(11.25)10=(0001 0001.0010 0101)8421BCD (2)余3 BCD码 (123)10=(0100 0101 0110)余3BCD (1011.01)2=(11.25)10=(0100 0100.0101 1000)余3BCD (1)按二进制运算规律求A+B,A-B,C×D,C÷D, (2)将A、B、C、D转换成十进制数后,求A+B,A-B,C×D,C÷D,并将结果与(1)进行比较。 A-B=(101011)2=(43)10 C÷D=(1110)2=(14)10 (2)A+B=(90)10+(47)10=(137)10 A-B=(90)10-(47)10=(43)10 C×D=(84)10×(6)10=(504)10 C÷D=(84)10÷(6)10=(14)10 两种算法结果相同。

大工《数字电路与系统》课程考试模拟试卷A答案

大连理工大学网络教育学院 《数字电路与系统》课程考试模拟试卷答案 考试形式:闭卷试卷类型:A 一、单项选择题(本大题共6小题,每小题3分,共18分) 1.B 2.C 3.C 4.B 5.A 6.C 二、填空题(本大题共10空,每空2分,共20分) 1.(1) 213 (2) 12.04 (3) 40D (4) 10101001.1100 2. 三、化简题(本大题共3小题,每小题6分,共18分) =++ 1.答:F XYZ XY XY Z =+(3分) XY XY =(3分) Y 2.答:填卡诺图,圈1,得到最简与或表达式。

(3分) Y B AD ACD ∴ =++ (3分) 3.证明:0A ⊕ 00A A =+ (3分) A = (3分) 四、简答题(本大题共3小题,第1、2小题各7分,第3小题10分,共24分) 1.答: Q Q O O t t S R O O t t (错1处扣1分,图都正确7分满分) 2.答: ln( )DD T T DD T T V V V T RC V V V -+ +- -=- (3分)

3812 2.7 6.3 201010ln()s 12 6.3 2.7 --=????- (2分) 0.267ms 267μs == (2分) 3.答:(1)3 ref f 322821016V 210 V FSR R R ???===? (2分) (2)当123011X X X =时,333 166V 28o V FSR =-=-?=- (2分) 当123110X X X =时,366 1612V 28 o V FSR =-=-?=- (2分) (3),min 311 162V 28 o V FSR =-=-?= (2分) (4)3,max 3217 1614V 28 o V FSR -=-=-?=- (2分) 五、计算题(本大题1小题,共20分) 1.答:(1)分析。分别用变量A 、B 、C 代表三人的表决选择,变量取值可以为1和0,分别代表同意和反对,最后的表决结果为变量Y ,其取值0表示提议未通过,1表示提议通过。 (3分) (2)列出真值表,如下表所示。 五.1题真值表 A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 (真值表3分) (3)化简逻辑函数,如下图(a )所示,得到 Y AB BC AC =++ (3分) (4)画出逻辑图,如下图(b )所示。 如果要求用与非门实现该逻辑电路,就应将表达式转换成与非-与非表达式: Y AB BC AC ABBC AC =++= (3分)

数字电子基础第二章答案

习题2 2-1 试用列真值表的方法证明下列等式成立。 (1) A+BC=(A+B)(A+C) (2) A AB A B +=+ (3) 0A A ⊕= (4) 1A A ⊕= (5) ()A B C AB AC ⊕+=⊕ (6) 1A B A B A B ⊕==⊕? 解:(1)设1F A BC =+ 2()()F A B A C =++ (2) 1F A AB =+ 2F A B =+ (3) 10F A =⊕ 2F A =

(4) 11F A =⊕ 2F A = (5) 1()F A B C =⊕+ 2F A B A C =⊕ (6) 1F A B =⊕ 2F A B = 31F A B =⊕? 2-2 分别用反演规则和对偶规则求出下列函数的反函数式和对偶式 。 (1) [()]F AB C D E B =++ (2) ()()F AB A C C DE =+++

(3) F A B C D E =++++ (4) ()0F A B C ABC =++= (5) F A B =⊕ 解:(1)[()]F A B C D E B =+?++ '[()]F A B C D E B =+?+?+ (2) ()[()]F A B AC C D E =+?++ '()[()]F A B A C C D E =+?++ (3) ()F A B C D E =?+++ 'F A B C D E =???? (4) ()1F A B C A B C =??+++= '()1F A B C A B C =??+++= (5) F A B = 'F AB AB =+ 2-3 用公式法证明下列各等式。 (1) ()AB A C B C D AB A C D +++=++ (2) ()()BC D D B C AD B B D ++++=+ (3) AC AB BC ACD A BC +++=+ (4) AB BC C A AB BC CA ++=++ (5) A B C A B C ⊕⊕= (6) A B A B ⊕=⊕ (7) ()()A CD ACD A C A D +=⊕⊕ 解:(1) ()C B C D AB AC BC BCD AB AC BC D AB AC D ++=+++=+++=++=左边=AB+A 右边

数字电路与系统

A .电路的原有状态 B. 此时刻前的输入 C. 此时刻前的输出 D .此时刻的输入 A .二进制译码器 B .十进制译码器 C .码制变换译码器 6、由与非门构成的基本 RS 触发器中,当两个输入端都为 1 A .具有保持功能 B .置1 C .置0 D .是不确定状态 7、74LS1 75 是( )位集成寄存器。 A .四 B .三 大工 15 秋《数字电路与系统》开卷考试期末复习资料 、单项选择题 1、 各种格雷码的共同特点是任意两个相邻码之间有几位不同? A . B . C . D .四 2、 实现与运算后再进行非运算的复合逻辑门电路称为( A .异或门 B .同或门 C .或非门 D ?与非门 3、变量每增加一个,其函数卡诺图的小格数就增加( A . 0.5 B . 1 C . 1.5 D . 2 4、下列哪项可以影响组合逻辑电路某一时刻的输出?( 5、( )的功能是将一种码制的代码转换成另一种码制的代码 D .显示译码器 ,触发器( )

c . 8、 555定时器的电压范围为( )V 。 A . 0-3 B . 3-5 C . 0-18 D . 3-18 9、 使用双极性码时,其满刻度值是单极性码满刻度值的( : A . 0.5 B . 1 C . 1.5 D . 2 10、 下列选项中,哪项不是半导体存储器按照信息存取方式划分的?( A .顺序存储器 B .随机存储器 D. 双极型存储器 11、有关单稳态触发器哪种说法是错误的?( ) A .两个工作状态,一个是稳态,一个是暂稳态; B .没有外加触发信号时,电路处于稳定状态; C .在外加信号作用下,由稳态反转到暂稳态; D .稳态持续一段时间以后,会会自动过渡到暂稳态; 14、N AB AC BC 是否存在竞争冒险,如果存在,是什么型?( C .只读存储器 12、下面哪个内容不是逐次逼近型 A. 电压比较器 C .串行数字输出 〔3、F=(A+B )(C+D ) (B+C )(A+C ) A . F A B C D BC AC C . ADC 的组成部分?( ) B. 逻辑控制电路 D .逐次逼近寄存器 的对偶式是( )0 B . F AB CD A C D . F =AB + AB +BC +AC BC

数字电路与逻辑设计试题与答案(试卷D)

《数字集成电路基础》试题D (考试时间:120分钟) 班级: 姓名: 学号: 成绩: 一、填空题(共30分) 1. 当PN 结外加正向电压时,PN 结中的多子______形成较大的正向电流。 2. NPN 型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于 ______偏置和_______偏置。 3. 逻辑变量的异或表达式为:_____________________B A =⊕。 4. 二进制数A=1011010;B=10111,则A-B=_______。 5. 组合电路没有______功能,因此,它是由______组成。 6. 同步RS 触发器的特性方程为:Q n+1=______,其约束方程为:_____ _。 7. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___ 个输入端,____输出端。 8. 下图所示电路中,Y 1 =______;Y =______;Y 3 =_____ 二、选择题(共 20分) 1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F *为________。 A .()()D C B A ++ B. ()()D C B A ++ C. ()() D C B A ++ 1 A B 3

3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B. 每个与项中含有的变量个数少 C. 化简结果具有唯一性 5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B. A B C Y = C .C AB Y += D .C C B Y += 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. 证明等式:AB B A B A B A +?=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A +++?

数字电路与系统

数字电路与系统 集团标准化工作小组 #Q8QGGQT-GX8G08Q8-GNQGJ8-MHHGN#

大工15秋《数字电路与系统》开卷考试期末复习资料 一、单项选择题 1、各种格雷码的共同特点是任意两个相邻码之间有几位不同() A.一B.二 C.三D.四 2、实现与运算后再进行非运算的复合逻辑门电路称为()。 A.异或门B.同或门 C.或非门D.与非门 3、变量每增加一个,其函数卡诺图的小格数就增加()倍。 A.B.1 C.D.2 4、下列哪项可以影响组合逻辑电路某一时刻的输出() A.电路的原有状态B.此时刻前的输入 C.此时刻前的输出D.此时刻的输入 5、()的功能是将一种码制的代码转换成另一种码制的代码。 A.二进制译码器B.十进制译码器C.码制变换译码器D.显示译码器 6、由与非门构成的基本RS触发器中,当两个输入端都为1时,触发器()。A.具有保持功能B.置1 C.置0 D.是不确定状态7、74LS175是()位集成寄存器。 A.四B.三

C .二 D .一 8、555定时器的电压范围为( )V 。 A .0-3 B .3-5 C .0-18 D .3-18 9、使用双极性码时,其满刻度值是单极性码满刻度值的( )倍。 A . B .1 C . D .2 10、下列选项中,哪项不是半导体存储器按照信息存取方式划分的( ) A .顺序存储器 B .随机存储器 C .只读存储器 D .双极型存储器 11、有关单稳态触发器哪种说法是错误的( ) A .两个工作状态,一个是稳态,一个是暂稳态; B .没有外加触发信号时,电路处于稳定状态; C .在外加信号作用下,由稳态反转到暂稳态; D .稳态持续一段时间以后,会会自动过渡到暂稳态; 12、下面哪个内容不是逐次逼近型ADC 的组成部分( ) A .电压比较器 B .逻辑控制电 路 C .串行数字输出 D .逐次逼近寄 存器 13、F=(A+B)(C+D)(B+C)(A+C)的对偶式是( )。A .F AB CD BC AC =+++ B .F AB CD A C BC =+++

数字电路与系统(DOC)

数字电路与系统(DOC)

大工15秋《数字电路与系统》开卷考试期末复习资料 一、单项选择题 1、各种格雷码的共同特点是任意两个相邻码之间有几位不同?() A.一B.二 C.三D.四 2、实现与运算后再进行非运算的复合逻辑门电路称为()。 A.异或门B.同或门 C.或非门D.与非门 3、变量每增加一个,其函数卡诺图的小格数就增加()倍。 A.0.5 B.1 C.1.5 D.2 4、下列哪项可以影响组合逻辑电路某一时刻的输出?() A.电路的原有状态B.此时刻前的输入 C.此时刻前的输出D.此时刻的输入

5、()的功能是将一种码制的代码转换成另一种码制的代码。 A.二进制译码器B.十进制译码器 C.码制变换译码器D.显示译码器 6、由与非门构成的基本RS触发器中,当两个输入端都为1时,触发器()。 A.具有保持功能B.置1 C.置0 D.是不确定状态7、74LS175是()位集成寄存器。A.四B.三 C.二D.一 8、555定时器的电压范围为()V。A.0-3 B.3-5 C.0-18 D.3-18 9、使用双极性码时,其满刻度值是单极性码满刻度值的()倍。 A.0.5 B.1 C.1.5 D.2 10、下列选项中,哪项不是半导体存储器按照信息存取方式划分的?()

A.顺序存储器B.随机存储器C.只读存储器D.双极型存储器 11、有关单稳态触发器哪种说法是错误的?() A.两个工作状态,一个是稳态,一个是暂稳态;B.没有外加触发信号时,电路处于稳定状态;C.在外加信号作用下,由稳态反转到暂稳态;D.稳态持续一段时间以后,会会自动过渡到暂稳态; 12、下面哪个内容不是逐次逼近型ADC的组成部分?() A.电压比较器B.逻辑控制电路 C.串行数字输出D.逐次逼近寄存器 13、F=(A+B)(C+D)(B+C)(A+C)的对偶式是()。A.F AB CD BC AC =+++ =+++B.F AB CD AC BC C.F AB CD BC AC =+++D.F =AB + AB +BC +AC 14、BC + N+ =是否存在竞争冒险,如果存在,AC A B 是什么型?() A.存在,0型冒险

数字电路与逻辑设计(人民邮电出版社)课后答案(邹红主编)

1-1将下列二进制数转换成等值的十进制数和十六进制数。 (1)(1101010.01)2; (3)(11.0101)2; (2)(111010100.011)2; (4)(0.00110101)2; 解:二进制数按位权展开求和可得等值的十进制数;利用进制为2k数之间的特点可以直接将二进制数转换为等值的十六进制数。 (1)(1101010.01)2=1×26+1×25+1×23+1×21+1×2-2 =(106.25)10=(6A.4)16 (2)(111010100.011)2=1×28+1×27+1×26+1×24+1×22+1×2-2+ 1×2-3=(468.375)10=(1D4.6)16 (3)(11.0101)2=1×21+1×20+1×2-2+1×2-4 =(3.3125)10=(3.5)16 (4)(0.00110101)2=1×2-3+1×2-4+1×2-6+1×2-8 =(0.20703125)10=(0.35)16 1-2将下列十进制数转换成等值的二进制数、八进制数和十六进制数。要求二进制数保留小数点后4位有效数字。 (1)(378.25)10; (3)(56.7)10; (2)(194.5)10; (4)(27.6)10; 解法1:先将十进制数转换成二进制数,再用进制为2k数之间的特点可以直接将二进制数转换为等值的八进制数和十六进制数。 (1)(378.25)10=(101111010.0100)2=(572.2)8=(17A.4)16 (2)(194.5)10=(11000010.1000)2=(302.4)8=(C2.8)16

(3)(56.7)10 =(111000.1011)2=(70.54)8=(38.B )16 (4)(27.6)10 =(11011.1001)2=(33.44)8=(1B.9)16 解法 2:直接由十进制数分别求二进制、八进制和十六进制数。由于二进制 数在解法 1 已求出,在此以(1)为例,仅求八进制数和十六进制数。

数字电路与系统设计课后习题答案

1、1将下列各式写成按权展开式: (352、6)10=3×102+5×101+2×100+6×10-1 (101、101)2=1×22+1×20+1×2-1+1×2-3 (54、6)8=5×81+54×80+6×8-1 (13A、4F)16=1×162+3×161+10×160+4×16-1+15×16-2 1、2按十进制0~17的次序,列表填写出相应的二进制、八进制、十六进制数。 解:略 1、3二进制数00000000~11111111与0000000000~1111111111分别可以代表多少个数?解:分别代表28=256与210=1024个数。 1、4将下列个数分别转换成十进制数:(1111101000)2,(1750)8,(3E8)16 解:(1111101000)2=(1000)10 (1750)8=(1000)10 (3E8)16=(1000)10 1、5将下列各数分别转换为二进制数:(210)8,(136)10,(88)16 解:结果都为:(10001000)2 1、6将下列个数分别转换成八进制数:(111111)2,(63)10,(3F)16 解:结果都为(77)8 1、7将下列个数分别转换成十六进制数:(11111111)2,(377)8,(255)10 解:结果都为(FF)16 1、8转换下列各数,要求转换后保持原精度: 解:(1、125)10=(1、0010000000)10——小数点后至少取10位 (0010 1011 0010)2421BCD=(11111100)2 (0110、1010)余3循环BCD码=(1、1110)2 1、9用下列代码表示(123)10,(1011、01)2: 解:(1)8421BCD码: (123)10=(0001 0010 0011)8421BCD (1011、01)2=(11、25)10=(0001 0001、0010 0101)8421BCD (2)余3 BCD码 (123)10=(0100 0101 0110)余3BCD (1011、01)2=(11、25)10=(0100 0100、0101 1000)余3BCD 1、10已知A=(1011010)2,B=(101111)2,C=(1010100)2,D=(110)2 (1)按二进制运算规律求A+B,A-B,C×D,C÷D, (2)将A、B、C、D转换成十进制数后,求A+B,A-B,C×D,C÷D,并将结果与(1)进行比较。解:(1)A+B=(10001001)2=(137)10 A-B=(101011)2=(43)10 C×D=(111111000)2=(504)10 C÷D=(1110)2=(14)10 (2)A+B=(90)10+(47)10=(137)10 A-B=(90)10-(47)10=(43)10 C×D=(84)10×(6)10=(504)10 C÷D=(84)10÷(6)10=(14)10 两种算法结果相同。 1、11试用8421BCD码完成下列十进制数的运算。 解:(1)5+8=(0101)8421BCD+(1000)8421BCD=1101 +0110=(1 0110)8421BCD=13

数字电路与系统设计实验报告

数字电路与系统设计实验报告 学院: 班级: 姓名:

实验一基本逻辑门电路实验 一、实验目的 1、掌握TTL与非门、与或非门和异或门输入与输出之间的逻辑关系。 2、熟悉TTL中、小规模集成电路的外型、管脚和使用方法。 二、实验设备 1、二输入四与非门74LS00 1片 2、二输入四或非门74LS02 1片 3、二输入四异或门74LS86 1片 三、实验内容 1、测试二输入四与非门74LS00一个与非门的输入和输出之间的逻辑关系。 2、测试二输入四或非门74LS02一个或非门的输入和输出之间的逻辑关系。 3、测试二输入四异或门74LS86一个异或门的输入和输出之间的逻辑关系。 四、实验方法 1、将器件的引脚7与实验台的“地(GND)”连接,将器件的引脚14与实验台的十5V连接。 2、用实验台的电平开关输出作为被测器件的输入。拨动开关,则改变器件的输入电平。 3、将被测器件的输出引脚与实验台上的电平指示灯(LED)连接。指示灯亮表示输出低电平(逻辑为0),指示灯灭表示输出高电平(逻辑为1)。 五、实验过程 1、测试74LS00逻辑关系 (1)接线图(图中K1、K2接电平开关输出端,LED0是电平指示灯) (2)真值表 2、测试74LS02逻辑关系

(1)接线图 (2)真值表 3、测试74LS86逻辑关系接线图 (1)接线图 (2)真值表 六、实验结论与体会 实验是要求实践能力的。在做实验的整个过程中,我们首先要学会独立思考,出现问题按照老师所给的步骤逐步检查,一般会检查处问题所在。实在检查不出来,可以请老师和同学帮忙。

实验二逻辑门控制电路实验 一、实验目的 1、掌握基本逻辑门的功能及验证方法。 2、掌握逻辑门多余输入端的处理方法。 3、学习分析基本的逻辑门电路的工作原理。 二、实验设备 1、基于CPLD的数字电路实验系统。 2、计算机。 三、实验内容 1、用与非门和异或门安装给定的电路。 2、检验它的真值表,说明其功能。 四、实验方法 按电路图在Quartus II上搭建电路,编译,下载到实验板上进行验证。 五、实验过程 1、用3个三输入端与非门IC芯片74LS10安装如图所示的电路。 从实验台上的时钟脉冲输出端口选择两个不同频率(约7khz和14khz)的脉冲信号分别加到X0和X1端。对应B和S端数字信号的所有可能组合,观察并画出输出端的波形,并由此得出S和B(及/B)的功能。 2、实验得真值表

数字系统测试

本章主要介绍了四方面的内容: 1. 数字系统测试的基本原理,包括常用术语、故障模型等数字系统测试和数据域分析的基本概念、建立在通路敏化思想上的D算法和用数学方法寻求组合电路测试的布尔差分法、基于迭接阵列的时序电路测试方法和时序电路功能核实序列、随机测试和穷举测试的基本原理、数据域测试系统的组成和原理概述; 2. 逻辑分析的主要特点、类型以及它的主要技术指标;逻辑分析仪的基本结构和组成原理;触发与跟踪方式、显示方式和在软硬件测试中的应用方法。 3. 可测性设计技术,包括可测性设计的基本原理,扫描可测性设计技术,内建自测试技术和边界扫描测试技术。 4.误码率测试和嵌入式微处理器的可测性设计。 11.1 数字系统测试的基本原理 本节要求 理解数字系统测试、数据域测试和传统时域测试和频域测试相比所具有的特点;理解数字系统测试和故障诊断中常用的故障模型;理解敏化通路法、D算法的基本原理和用D算法求解无冗余组合逻辑电路单故障测试矢量的基本步骤;了解用迭接阵列方法测试时序电路的基本原理;掌握一阶布尔差分法的运用和同步序列、引导序列和区分序列三种时序电路的功能核实序列的求法;理解随机测试和穷举测试的基本思想。掌握数据域测试系统的基本和基本原理,特别是特征分析的原理和数字信号源的作用和原理。 11.1.1 数字系统测试和数据域分析的基本概念 1.数字系统测试和数据域测试的特点 与其它测试领域相比,数字系统测试和数据域测试有许多鲜明的特点,例如: 第一,数字系统的响应与激励之间不是简单的线性关系。 第二,随着数字集成电路集成度增长,常常不得不依靠少数外部测试点上所得到的有限测试结果去推断电路内部所发生的复杂过程。 第三,在微机化数字系统中,除了由于硬件故障引起外部信息错乱外,还可能由于软件问题而导致异常输出。 第四,在一个数字系统的某一点上所发生的事件,往往经过若干个内部工作循环以后,才会在另一点或输出端有所表现,甚至可能毫无表现。 第五,由于数字信息几乎都是多位传输的,且数据流往往很长,许多信号仅发生一次,而其中可能只有一位,甚至只在某一瞬时出错,造成故障和出错不易辨认和捕获。 2.几个术语 数据域测试的目的在于:首先,判断被测系统或电路中是否存在故障,此过程称为故障侦查(Fault Detection),也称作故障检测;进一步,如果有故障,则应查明其原因、性质和产生的位置,此过程称为故障定位(Fault Location)。故障侦查和故障定位合称故障诊断或简称为诊断。 被测件因构造特性的改变而产生一个缺陷(Defect),称为物理故障。缺

数字电路与逻辑设计课程设计

课程设计说明书 课程设计名称数字电路与逻辑设计 专业计算机科学与技术 班级150403班 学生姓名陆文祥 指导教师宋宇 2016 年12 月19 日

课程设计任务书

题目:1.简易数字电子钟的设计与制作 2.简易数字频率计的设计与制作 3.简易智力竞赛抢答器的设计与制作 4.简易玩具电子琴的设计与制作 5.自选题目:自动电子钟 目录 设计实验一 (4) 设计实验二 (8) 设计实验三 (11) 设计实验四 (15) 自选题目 (20)

设计实验一 一、实验题目: 简易数字电子钟的设计与制作 二、设计目的 1、了解计时器主体电路的组成及工作原理; 2、掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法; 3、熟悉集成电路及有关电子器件的使用; 三、实验要求 要求设计一个能显示两位秒信号的数字电子钟,分电路设计、电路安装、电路调测三个阶段完成。 四、实验内容 (一).设计原理思路: 本次设计以数字电子为主,分别对时钟信号源、秒计时显示、分计时显示、小时计时显示进行设计,然后将它们组合,来完成时、分、秒的显示并通过本次设计加深对数字电子技术的理解以及更熟练使用计数器、触发器和各种逻辑门电路的能力。电路主要使用集成计数器,如74ls90、74ls48,LED数码管及各种门电路和基本的触发器等,电路使用直流电源供电,很适合在日常生活中使用数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。数字电子钟由以下几部分组成:六十进制秒、分计数器、二十进制时计数器;以及秒、分、时的译码显示部分等。 (二)实验电路图 图1 数字电子钟

数字电路与系统1

大连理工大学网络教育学院 2018年秋《数字电路与系统》 期末考试复习题 ☆注意事项:本复习题满分共:400分 一、单项选择题 1、实现或运算逻辑功能的逻辑器件称为()。 A.非门B.与门 C.或门D.与或非门 2、四变量卡诺图共有()个小格。 A.4 B.8 C.12 D.16 3、编码器的功能是把输入信号编成()进制代码。 A.二B.八 C.十D.十六 4、()是算术运算的基本单元。 A.译码器B.编码器 C.加法器D.数据比较器 5、如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以如何操作?() A.在输入端串联一个电容器B.在输入端并联一个电容器 C.在输出端串联一个电容器D.在输出端并联一个电容器 6、时钟RS触发器输入端S=R=0时,CLK=1,则触发器()。 A.两个输出端同时变为1 B.次态为0 C.次态为1 D.保持原态 7、寄存器是由具有存储功能的触发器组合起来构成的,一个触发器可以存储()位二进制代码。A.1 B.2 C.3 D.4

8、555定时器构成的施密特触发器上限阈值电压是Vcc 的( )倍。 A .1/3 B .1/2 C .2/3 D .1 9、对于某个输入数字,实测输出值与理论输出值之( )称为绝对误差。 A .和 B .差 C .积 D .商 10、ADC0816是一个( )ADC 。 A .二位 B .八位 C .十二位 D .十六位 11、有关单稳态触发器哪种说法是错误的?( ) A .两个工作状态,一个是稳态,一个是暂稳态; B .没有外加触发信号时,电路处于稳定状态; C .在外加信号作用下,由稳态反转到暂稳态; D .稳态持续一段时间以后,会会自动过渡到暂稳态; 12、下面哪个内容不是逐次逼近型ADC 的组成部分?( ) A .电压比较器 B .逻辑控制电路 C .串行数字输出 D .逐次逼近寄存器 13、F=(A+B)(C+D)(B+C)(A+C)的对偶式是( )。 A .F AB CD B C AC =+++ B .F AB CD AC B C =+++ C .F AB CD BC AC =+++ D .F =AB + AB +BC +AC 14、BC AC B A N ++=是否存在竞争冒险,如果存在,是什么型?( ) A .存在,0型冒险 B .存在,1型冒险 C .不存在竞争冒险 D .即存在0型冒险,又存在1型冒险 15、有关存储器二进制单元的容量以下说法哪种正确?( ) A .1Byte=8bit B .4096位是256字节 C .4096bit=256B D .212=1K

数字电路与逻辑设计习题_2016

一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8 13.以下参数不是矩形脉冲信号的参数 D 。 A.周期 B.占空比 C.脉宽 D.扫描期 14.与八进制数(47.3)

湖大数字电路与逻辑设计试卷答案

数字电路与逻辑设计1_3试卷和答案 一、填空(每空1分,共45分) 1.Gray码也称循环码,其最基本的特性是任何相邻的两组代码中,仅有一位数码不同,因而又叫单位距离码。 2.二进制数转换成十进制数的方法为:按权展开法。 3.十进制整数转换成二进制数的方法为:除2取余法,直到商为 0 止。4.十进制小数转换成二进制数的方法为:乘2取整法,乘积为0或精度已达到预定的要求时,运算便可结束。 5.反演规则:对于任意一个逻辑函数式F,如果将其表达式中所有的算符“·”换成“ + ”,“ + ”换成“·”,常量“0”换成“ 1 ”,“ 1 ”换成“0”,原变量换成反变量,反变量换成原变量,则所得到的结果就是。称为原函数F的反函数,或称为补函数 6.n个变量的最小项是n个变量的“与项”,其中每个变量都以原变量或反变量的形式出现一次。对于任何一个最小项,只有一组变量取值使它为 1 ,而变量的其余取值均使它为 0 。 7.n个变量的最大项是n个变量的“或项”,其中每一个变量都以原变量或反变量的形式出现一次。对于任何一个最大项,只有一组变量取值使它为 0 ,而变量的其余取值均使它为 1 。 8.卡诺图中由于变量取值的顺序按格雷码排列,任何几何位置相邻的两个最小项,在逻辑上都是相邻的。,保证了各相邻行(列)之间只有一个变量取值不同。 9.卡诺图化简逻辑函数方法:寻找必不可少的最大卡诺圈,留下圈没有变化的那些变量。求最简与或式时圈 1 、变量取值为0对应反变量、变量取值为1对应原变量;求最简或与式时圈 0 、变量取值为0对应原变量、变量取值为1对应反变量。 10.逻辑问题分为完全描述和非完全描述两种。如果对于输入变量的每一组取值,逻辑函数都有确定的值,则称这类函数为完全描述逻辑函数。如果对于输入变量的某些取值组合逻辑函数值不确定,即函数值可以为0,也可以为1(通常将函数值记为?或×),那么这类函数称为非完全描述的逻辑函数。 11.数字集成电路按其部有源器件的不同可以分为两大类:双极型晶体管集成电路和MOS(Metal Oxide Semiconductor)集成电路。 12.TTL集成电路工作速度高、驱动能力强,但功耗大、集成度低; MOS 集成电路集成度高、静态功耗低。 13.按集成电路部包含的等效门个数可分为:小规模集成电路(SSI-Small Scale Integration),中规模集成电路(MSI-Medium Scale Integration),大规模集成电路(LSI-Large Scale Integration),超大规模集成电路(VLSI-Very Large Scale Integration) 二、判断题(在括号中打×或√;每题3分,共15分) 1.集电极开路门和三态门是不允许输出端直接并联在一起的两种TTL门。(×)2.用集电极开路门可以构成线与逻辑。 ( √ ) 3.普通TTL门的输出只有两种状态——逻辑 0 和逻辑 1,这两种状态都是高阻输出。三态逻辑(TSL)输出门除了具有这两个状态外,还具有低阻输出的第三状态(或称禁止状态),这时输出端相当于短路。(× ) 4.TTL电路和CMOS电路接口时,无论是用TTL电路驱动CMOS电路还是用CMOS电路驱动TTL 电路,驱动门都必须为负载门提供合乎标准的高、低电平和足够的电流(√)5.若F的对偶式为G;则G的对偶式为F。(√)

数字电路与逻辑设计复习资料(含答案)

数字电路与逻辑设计复习资料 一、单项选择题 1. 十进制数53转换成八进制数应为( B )。 A. 64 B.65 C. 66 D. 110101 2.将十进制数(18)10 转换成八进制数是(B )。 A. 20 B.22 C. 21 D. 23 3. 十进制数53转换成八进制数应为( D )。 A. 62 B.63 C. 64 D. 65 4. 当逻辑函数有n 个变量时,共有( D )种取值组合。 A. n B. 2n C. 2n D. 2n 5. 为了避免干扰,MOS 与门的多余输入端不能( A )处理。 A. 悬空 B. 接低电平 C. 与有用输入端并接 D. 以上都不正确 6. 以下电路中可以实现“线与”功能的有( C )。 A. TTL 与非门 B. TTL 或非门 C. OC 门 D. TTL 异或门 7. 用6264型RAM 构成一个328K ?位的存储器,需要( D )根地址线。 A. 12 B. 13 C. 14 D. 15 8. 同步时序电路和异步时序电路比较,其差异在于后者( B )。 A. 没有触发器 B. 没有统一的时钟脉冲控制 C. 没有稳定状态 D. 输出只与内部状态有关 9. 用6264型RAM 构成3232K ?位的存储器,需要( D )片进行扩展。 A. 4 B.8 C. 14 D.16 10. 逻辑函数()F A A B =⊕⊕ =( D )。 A. A B e B. A C. A B ⊕ D. B 11. 函数F ABC ABCD =+的反函数为( C )。 A. ()()F A B C A B C D =+++++ B. ()()F ABC ABCD =

相关文档
最新文档