数字逻辑电路实验指导书(2016)

合集下载

数字电路实验指导书

数字电路实验指导书

实验一集成逻辑门电路逻辑功能的测试一、实验目的1.熟悉数字逻辑实验箱的结构、基本功能和使用方法。

2.掌握常用非门、与非门、或非门、与或非门、异或门的逻辑功能及其测试方法。

二、实验器材1.数字逻辑实验箱DSB-3 1台2. 万用表 1只3.元器件: 74LS00(T065) 74LS04 74LS55 74LS86 各一块导线若干三、实验说明1.数字逻辑实验箱提供5 V + 0.2 V的直流电源供用户使用。

2.连接导线时,为了便于区别,最好用不同颜色导线区分电源和地线,一般用红色导线接电源,用黑色导线接地。

3.实验箱操作板部分K0~K7提供8位逻辑电平开关,由8个钮子开关组成,开关往上拨时,对应的输出插孔输出高电平“1”,开关往下拨时,输出低电平“0”。

4.实验箱操作板部分L0~L7提供8位逻辑电平LED显示器,可用于测试门电路逻辑电平的高低,LED亮表示“1”,灭表示“0”。

四、实验内容和步骤1.测试74LS04六非门的逻辑功能将74LS04正确接入面包板,注意识别1脚位置,按表1-1要求输入高、低电平信号,测出相应的输出逻辑电平。

表1-1 74LS04逻辑功能测试表2.测试74LS00四2输入端与非门逻辑功能将74LS00正确接入面包板,注意识别1脚位置,按表1-2要求输入高、低电平信号,测出相应的输出逻辑电平。

3.测试74LS55 二路四输入与或非门逻辑功能将74LS55正确接入面包板,注意识别1脚位置,按表1-3要求输入信号,测出相应的输出逻辑电平,填入表中。

(表中仅列出供抽验逻辑功能用的部分数据)4.测试74LS86四异或门逻辑功能将74LS86正确接入面包板,注意识别1脚位置,按表1-4要求输入信号,测出相应的输出逻辑电平。

五、实验报告要求1.整理实验结果,填入相应表格中,并写出逻辑表达式。

2.小结实验心得体会。

3.回答思考题若测试74LS55的全部数据,所列测试表应有多少种输入取值组合?实验二集成逻辑门电路的参数测试一、实验目的1.掌握TTL和CMOS与非门主要参数的意义及测试方法。

[工学]数字逻辑实验指导书

[工学]数字逻辑实验指导书

《数字逻辑实验指导书》实验一组合逻辑电路分析与设计一、实验目的:1、掌握PLD实验箱的结构和使用;2、学习QuartusⅡ软件的基本操作;3、掌握数字电路逻辑功能测试方法;4、掌握实验的基本过程和实验报告的编写。

二、原理说明:组合电路的特点是任何时刻的输出信号仅取决于该时刻的输入信号,而与信号作用前电路的状态无关。

(一)组合电路的分析步骤:(二)组合逻辑电路的设计步骤首先根据给定的实际问题进行逻辑抽象,确定输入、输出变量,并进行状态赋值,再根据给定的因果关系,列出逻辑真值表。

然后用公式法或卡诺图法化简逻辑函数式,以得到最简表达式。

最后根据给定的器件画出逻辑图。

三、实验内容(一)组合逻辑电路分析:1.写出函数式,画出真值表;2.在QuartusⅡ环境下用原理图输入方式画出原理图,并完成波形仿真;3.将电路设计下载到实验箱并进行功能验证,说明其逻辑功能。

(必做)(二)1. 设计一个路灯的控制电路,要求在四个不同的路口都能独立地控制路灯的亮灭。

(用异或门实现)画出真值表,写出函数式,画出实验逻辑电路图。

在Quartus Ⅱ环境下实现设计,完成对波形的仿真,并将设计下载到实验箱并进行功能验证。

(必做)要求:用四个按键开关作为四个输入变量;用一个LED 彩灯(发光二极管)来显示输出的状态,“灯亮”表示输出为“高电平”,“灯灭”表示输出为“低电平”。

2. 设计一个保密锁电路,保密锁上有三个键钮A 、B 、C 。

要求当三个键钮同时按下时,或A 、B 两个同时按下时,或按下A 、B 中的任一键钮时,锁就能被打开;而当不符合上列组合状态时,将使电铃发出报警响声。

试设计此电路,列出真值表,写出函数式,画出最简的实验电路。

(用最少的与非门实现)。

在Quartus Ⅱ环境下实现设计,完成对波形的仿真,并将设计下载到实验箱并进行功能验证。

(选做)(注:取A 、B 、C 三个键钮状态为输入变量,开锁信号和报警信号为输出变量,分别用F 1用F 2表示。

0级《数字逻辑电路》实验指导书 1

 0级《数字逻辑电路》实验指导书 1

课程名称:数字逻辑电路实验指导书课时:8学时集成电路芯片一、简介数字电路实验中所用到的集成芯片都是双列直插式的,其引脚排列规则如图1-1所示。

识别方法是:正对集成电路型号(如74LS20)或看标记(左边的缺口或小圆点标记),从左下角开始按逆时针方向以1,2,3,…依次排列到最后一般排在左上端,接地一脚(在左上角)。

在标准形TTL集成电路中,电源端VCC,7脚为GND。

若集端GND一般排在右下端。

如74LS20为14脚芯片,14脚为VCC成芯片引脚上的功能标号为NC,则表示该引脚为空脚,与内部电路不连接。

二、TTL集成电路使用规则1、接插集成块时,要认清定位标记,不得插反。

2、电源电压使用范围为+4.5V~+5.5V之间,实验中要求使用Vcc=+5V。

电源极性绝对不允许接错。

3、闲置输入端处理方法(1)悬空,相当于正逻辑“1”,对于一般小规模集成电路的数据输入端,实验时允许悬空处理。

但易受外界干扰,导致电路的逻辑功能不正常。

因此,对于接有长线的输入端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输入端必须按逻辑要求接入电路,不允许悬空。

(也可以串入一只1~10KΩ的固定电阻)或接至某一固定(2)直接接电源电压VCC电压(+2.4≤V≤4.5V)的电源上,或与输入端为接地的多余与非门的输出端相接。

(3)若前级驱动能力允许,可以与使用的输入端并联。

4、输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。

当R ≤680Ω时,输入端相当于逻辑“0”;当R≥4.7KΩ时,输入端相当于逻辑“1”。

对于不同系列的器件,要求的阻值不同。

5、输出端不允许并联使用(集电极开路门(OC)和三态输出门电路(3S)除外)。

否则不仅会使电路逻辑功能混乱,并会导致器件损坏。

6、输出端不允许直接接地或直接接+5V电源,否则将损坏器件,有时为了使后,一般取R=3~5.1K 级电路获得较高的输出电平,允许输出端通过电阻R接至VccΩ。

《数字逻辑》实验指导书3

《数字逻辑》实验指导书3
异或门电路连接图
异或门真值表
A
B
Y
0
0
0
1
1
0
1
1
五、实验报告要求
记录整理实验结果,并对结果进行分析。
在做本实验之前一定要先仔细阅读附录一。
实验中所需器件的引脚分布图参考附录三。
逻辑电平单元拨上为高电平,拨下为低电平。
实验中所说明的Vcc在没有特别申明情况下都接5V(后同)。
实验二 数据选择器
一、实验目的
按下箱体右侧的交流开关,电源单元的直流指示灯亮了,表明电源部分正常工作。
2、逻辑电平输出
此模块的主要功能是提供高低电平。当需要一个高电平时,将拨位开关拨上即可,同样需要一个低电平将拨位开关拨下即可。
3、逻辑电平显示
它的主要作用是对输出电平的高低进行显示,如果发光二极管发光,则对应的输出为高电平,相反发光二极管不发光,则对应的输出为低电平。
4、可调电位器部分
此部分提供1K,10K,50K,100K四个可调电位器,可供实验中使用。
5、LED模块共阴数码管和共阳数码管
实验箱上提供的TOS5101AH为共阴数码管,TOS5101BH为共阳数码管,从左下脚开始数为第1脚,引脚数按照逆时针方向递增,它们的第3脚和第8脚为公共端。实验箱上提供了8个孔,这8个孔的对应标号已经给出。此模块设计力求灵活可变,当需要两个共阴的数码管时,只需将共阳数码管拔起,换上共阴数码管即可,同样需要两个共阳数码管,只需将共阴数码管拔起,换上共阳数码管。另外还可以做共阴共阳数码管的单独实验。
A
B
Y
0
0
0
1
1
01Leabharlann 12、利用与非门组成其他逻辑门电路
⑴组成与门电路

数字逻辑实验指导书

数字逻辑实验指导书

照附录熟识各管脚的功能。
(一)测试门电路逻辑功能
测量以上四种门的逻辑功能,输入接高低电平开关,输出接高低电平指示灯。列出
真值表,并填入测试结果,写出逻辑表达式。
(二)实现其它逻辑门的功能
1、按图 1-1 和图 1-2 组成逻辑电路。测试输出与输入的逻辑关系并列出真值
表。填写实验结果。写出表达式。
1
数字逻辑实验指导书
可见这些触发器的动作时间各异。计数器由 RD 输入负脉冲置零后,计数脉冲从 CP 端
输入,第一个计数脉冲输入后,计数器状态均为 Q4Q3Q2Q1 = 0001,随着计数脉冲的继 续输入,计数器的状态根据二进制码顺序依次递增,第十五个脉冲输入后,计数器状态
为 1111。第十六个脉冲输入后,计数器恢复起始状态 0000,并在 RD 端送出一个进位脉
(1)QA、QB、QC、QD 四个输出端分别接发光管二极管显示,CP 端接连续脉冲或单脉 冲。
(2)在 CP 端接连续脉冲,观察 CP、QA、QB、QC、QD 的波形。 (3)画出 CP、QA、QB、QC、QD 的波形。
图 3-3 异步二 — 十进制加法计数器
六、实验报告 1、画出实验内容要求的波形及记录表格。 2、总结时序电路特点。
9
数字逻辑实验指导书
实验四 电子秒表的电路实现
一、实验目的
1、学习数字电路中基本 RS 触发器、单稳态触发器、时钟发生器及计数、译码显示 等单元电路的综合应用。
2、学习电子秒表的调试方法。
二、实验设备及器件
1、+5V 直流电源 3、数字万用表 5、单次脉冲源 7、逻辑电平开关 9、译码显示器
2、双踪示波器 4、数字频率计 6、连续脉冲源 8、逻辑电平显示器 10、74LS00×2 555×1 74LS90×3

数字逻辑实验指导书(1)

数字逻辑实验指导书(1)

实验一 实验箱及小规模集成电路的使用一 实验目的1 掌握实验箱的功能及使用方法2 学会测试芯片的逻辑功能二 实验仪器及芯片1 实验箱2 芯片:74LS00 二输入端四与非门 1片74LS86 二输入端四异或门 1片 74LS04 六非门 1片三 实验容1 测试芯片74LS00和74LS86的逻辑功能并完成下列表格。

(1) 74LS00的14脚接+5V 电源,7脚接地;1、2、4、5、9、10、12、13脚接逻辑开关,3、6、8、11接发光二极管。

(可以将1、4、9、12接到一个逻辑开关上,2、5、10、13接到一个逻辑开关上。

)改变输入的状态,观察发光二极管。

74LS86的接法74LS00基本一样。

表1.1 74LS00的功能测试表1.2 74LS86的功能测试(2)分析74LS00和74LS86的四个门是否都是完好的。

2 用74LS00和74LS04组成异或门,要求画出逻辑图,列出异或关系的真值表。

(3)利用74LS00和74LS04设计一个异或门。

画出设计电路图。

实验二译码器和数据选择器一实验目的1继续熟悉实验箱的功能及使用方法2掌握译码器和数据选择器的逻辑功能二实验仪器及芯片1 实验箱2 芯片:74LS138 3线-8线译码器 1片74LS151 八选一数据选择器 1片74LS20 四输入与非门 1片三实验容1 译码器功能测试(74LS138)芯片管脚图如图2.1所示,按照表2.1连接电路,并完成表格。

其中16脚接+5V,8脚接地,1~6脚都接逻辑开关,7、9、10、11、12、13、14、15接发光二极管。

表2.12 数据选择器的测试(74LS151)按照表2.2连接电路,并完成表格。

其中16脚接+5V,8脚接地;9、10、11,为地址输入端,接逻辑开关;4、3、2、1、12、13、14、15为8个数据输入端,接逻辑开关;G为选通输入端,Y为输出端,接发光二极管。

表2.2选通端地址输入端 数据输入端 输出 GA 2 A 1 A 0 D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 Y 1 × × × × × × × × × × × 0 0 0 0 0 0 0 1 1 1 1 1 0 0 0 1 1 1 1 0 0 0 0 0 0 0 1 0 1 1 1 1 0 0 0 0 0 0 1 1 1 0 1 0 1 1 1 1 0 1 0 0 0 1 0 1 0 0 0 0 0 1 0 1 1 1 0 0 1 1 0 0 0 1 1 0 1 1 0 0 1 1 1 0 0 11111113 分别用74LS138(配合74LS20)和74LS151实现逻辑函数),,,(7421m m m m F ∑=,要求画出逻辑图。

《数字逻辑》实验指导书

《数字逻辑》实验指导书

目录实验1: 基本逻辑门电路 (2)EDA设计实验的基本步骤和注意事项 (4)实验2: 译码器及其应用 (10)实验3 触发器、移位寄存器的设计和应用 (15)实验4: 计数器 (18)实验5: 数字系统的设计 (19)实验报告格式和内容 (20)实验1: 基本逻辑门电路一、实验目的1: 掌握各种门电路的逻辑功能及测试方法。

2: 学习用与非门组成其它逻辑门电路。

二、实验用的仪器、仪表TEC —5实验箱 74LS00二输入四与非门 三态门74LS125三、实验原理与非门的逻辑功能是: 当输入端中有一个或一个以上低电平时, 输出端为高电平。

只有当输入端全为高电平时, 输出端才为低电平(即有“0”得“1”, 全“1”出“0”)。

三态输出门是一种特殊的门电路。

它与普通的逻辑门电路不同, 它的输出状态除了高、低电平两种状态(均为低阻状态)外, 还有第三种状态,即高阻态。

处于高阻态时, 电路与负载之间相当于开路。

三态门主要用途之一是实现总线传输。

三态输出门符号与功能表如下(此例以低有效的使能器件为例)。

四、实验内容 1: 测试二输入与非门的逻辑功能与非门的输入端接逻辑开关电平, 输出端接发光二极管。

按表1-2所示测试与非门, 并将测试结果填入表中。

B A F •= 表1-1AB2: 学习用二输入与非门构成其他逻辑电路的方法, 并测试。

与门逻辑功能实现:根据布尔代数的理论, ,所以用2个与非门即可实现与门逻辑功能。

输入A 、B 接逻辑开关, 输出端接发光二极管。

参考表1-1, 设计表格, 并将测试结果填入表中。

或门逻辑功能实现:根据布尔代数的理论, ,所以用3个与非门即可实现或门逻辑功能。

输入A 、B 接逻辑开关, 输出端接发光二极管。

参考表1-1, 设计表格, 并将测试结果填入表中。

异或门逻辑功能实现:根据布尔代数的理论, ,根跟据此异或逻辑表达式经过变换, 逻辑图如下, 请自行验证此逻辑图的正确性, 同时思考如果直接据逻辑表达式画逻辑图, 效果如何, 近而体会变换的作用。

级《数字逻辑电路》实验指导书

级《数字逻辑电路》实验指导书

课程名称:数字逻辑电路实验指导书课时:8学时集成电路芯片一、简介数字电路实验中所用到的集成芯片都是双列直插式的,其引脚排列规则如图1-1所示。

识别方法是:正对集成电路型号<如74LS20)或看标记<左边的缺口或小圆点标记),从左下角开始按逆时针方向以1,2,3,…依次排列到最后一脚<在左上角)。

在标准形TTL集成电路中,电源端V一般排在左上CC,7脚为端,接地端GND一般排在右下端。

如74LS20为14脚芯片,14脚为VCCGND。

若集成芯片引脚上的功能标号为NC,则表示该引脚为空脚,与内部电路不连接。

二、TTL集成电路使用规则1、接插集成块时,要认清定位标记,不得插反。

2、电源电压使用范围为+4.5V~+5.5V之间,实验中要求使用Vcc=+5V。

电源极性绝对不允许接错。

3、闲置输入端处理方法(1> 悬空,相当于正逻辑“1”,对于一般小规模集成电路的数据输入端,实验时允许悬空处理。

但易受外界干扰,导致电路的逻辑功能不正常。

因此,对于接有长线的输入端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输入端必须按逻辑要求接入电路,不允许悬空。

<也可以串入一只1~10KΩ的固定电阻)或接至某一 (2> 直接接电源电压VCC固定电压(+2.4≤V≤4.5V>的电源上,或与输入端为接地的多余与非门的输出端相接。

(3> 若前级驱动能力允许,可以与使用的输入端并联。

4、输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。

当R ≤680Ω时,输入端相当于逻辑“0”;当R≥4.7 KΩ时,输入端相当于逻辑“1”。

对于不同系列的器件,要求的阻值不同。

5、输出端不允许并联使用<集电极开路门(OC>和三态输出门电路(3S>除外)。

否则不仅会使电路逻辑功能混乱,并会导致器件损坏。

6、输出端不允许直接接地或直接接+5V电源,否则将损坏器件,有时为,一般取R 了使后级电路获得较高的输出电平,允许输出端通过电阻R接至Vcc=3~5.1 KΩ。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

Xuzhou Institute of Technology 数字逻辑电路实验指导书使用班级:15级计算机专业2016年9月目录学生实验守则 (3)电工电子实验室安全制度 (4)实验报告要求 (5)实验一THD-1数字电路箱的使用 (6)实验二TTL集成门电路 (8)实验三组合逻辑电路设计 (11)实验四综合实验(组合电路) ..................................................................... 错误!未定义书签。

实验五译码器、显示器 .................................................................................. 错误!未定义书签。

实验六触发器. (13)实验七计数器及其应用 (18)实验八555定时器 (21)实验九移位寄存器........................................................................................... 错误!未定义书签。

实验十综合实验(时序电路) ..................................................................... 错误!未定义书签。

附录1 V-252型双踪示波器............................................................................ 错误!未定义书签。

附录2 EE1641B型函数信号发生器............................................................. 错误!未定义书签。

附录3 SX2172型交流毫伏表 ........................................................................ 错误!未定义书签。

附录4 VC9801+型数字万用表 .. (22)附录5 EWB电子仿真软件 (24)学生实验守则一、参加实验时应衣冠整洁。

进入实验室后应保持安静,不要大声喧哗和打闹,妨碍他人学习和实验。

不准吸烟,不准随地吐痰,不准乱扔纸屑与杂物。

二、进行实验时必须严格遵守实验室的规章制度和仪器操作规程。

爱护仪器设备,节约实验器材,未经许可不得乱动实验室的仪器设备。

三、注意人身安全和设备安全。

若仪器出现故障,要立即切断电源并立即向指导教师报告,以防故障扩大。

待查明原因、排除故障之后才可继续进行实验。

四、要以严格、认真的科学态度进行实验,结合所学理论,独立思考,分析研究实验现象和数据。

五、实验完毕后必须收拾整理好自己使用的仪器设备,保持实验台整洁,填写实验仪器使用记录。

在归还实验仪器后,才能离开。

六、违反实验室规章制度和仪器设备操作规程造成事故、导致仪器设备损坏者,将视情节轻重按实验室设备管理制度处理及赔偿。

电工电子实验室安全制度一、每个实验室要有专人担任安全员,负责本室的各项安全工作。

并定期进行安全检查,发现问题及时向领导和有关部门汇报。

二、实验室总电源应有专人负责,各分室电源应有指示灯指示。

三、实验室内不准吸烟。

要经常检查室内电源设备状况。

各种用电设备使用完毕后要断开电源。

四、实验室钥匙不能出借他人,实验室所有仪器设备的配置、维修、拆卸等都必须做好记录并严格遵守操作规程,非经有关人员许可不得擅自动用。

五、每个实验室要配备必要的消防器材(灭火器、灭火栓),消防器材必须定期检查更换。

任何人不得随意搬动、拆卸消防器材。

六、工作人员离开时必须断开室内电源、水源,关好门窗。

匪警电话 110火警电话 119校保卫处电话 83209110实验报告要求实验前写好预习报告,预习报告要求见各实验章节,实验报告必须用规定的实验报告纸书写。

实验报告需附由教师签字的原始数据纸方为有效。

实验内容应有下列各项内容:一、实验目的二、仪器与设备三、原理简述(含实验原理图)四、内容与步骤(含测量数据)五、总结实验一 数字电路箱的使用(1505P000101)一、实验目的1.学习数字电路实验箱的使用。

2.掌握万用表的基本工作原理及使用方法。

3. 学会使用EWB 仿真软件二、实验仪器数字电路实验箱 数字万用表 计算机三、实验内容1.实验箱结构观察实验箱结构,熟悉各部分区域的功能,为今后使用实验箱完成数字电路实验做准备。

实验箱各部分区域名称如图1-1所示。

2.测试逻辑开关和发光二极管显示功能+5V 电源,拨动逻辑开关观察结果,逻辑开关遵循正逻辑,即灯亮表示输出逻辑为1,灯灭表示输出逻辑为0;用一连线一端插入发光二极管显示输入插孔,另一端插入逻辑开关的输出插孔,拨动逻辑开关,输出高电平时发光二极管亮,输出低电平时发光二极管灭。

3.试单脉冲和连续脉冲输出端功能在信号区处接上电源。

单脉冲有两种输出方式,按动单脉冲按键,每按动一下,单脉冲输出处提供由高电平到低电平(或由低电平到高电平)的一个过程;连续脉冲信号输出处,有三档频率粗调供频率范围选择,将输出频率调至1Hz,发光二极管每秒闪亮一次,调至高频时,并调节微调旋钮,看到发光二极管恒亮。

(高频时人的肉眼反应不出频率的变化)。

4.测试数码显示功能将数码管的ABCD端与四个逻辑开关X0、X1、X2、X3相连接,拨动开关为0000、0001、0010、0011、0100......可观察8421码显示,即可顺序显示0、1 、2、3、4......。

将拨码开关任一组ABCD与数码管的任一ABCD相连接,按动拨码开关,观察显示结果。

5. EWB仿真软件介绍及使用(见附录)实验二TTL集成门电路(1505P000102)一、实验目的1.掌握TTL集成与非门的逻辑功能和性能特点;2.能正确使用各种集成门电路;3.进一步熟悉实验箱结构、基本功能和使用方法。

二、实验仪器THD-1数字电路实验箱万用表集成片74LS20、74LS86三、实验原理门电路是组成数字电路的最基本的单元,包括与非门、与门、或门、或非门、与或非门、异或门、集成电极开路与非门和三态门等。

最常用的集成门电路有TTL和CMOS两大类。

TTL为晶体管—晶体管逻辑的简称,广泛的应用于中小规模电路,功耗较大。

图1 74LS20管脚图本实验所用的74LS20是四输入双与非门。

即在一块芯片内含有两个相互独立的与非门,每个与非门含有四个输入端。

其逻辑表达式为Y=ABCD,逻辑符号及引脚排列如图1。

正逻辑的前提下,输入端只要一个为低电平,输出就为高电平。

描述与非门的输入、输出关系可以用电压传输特性表示,见图 2从电压传输特性曲线上可以读出输出高电平U OH ,输出低电平U OL ,开门电平U ON ,关门电平U OFF 等参数。

实际的门电路U OH 和U OL 并不是恒定值,由于产品的分散性,每个门之间都有差异 。

在TTL 电路中,常常规定高电平的标准值为3V ,低电平的标准值为0.2V 。

从0V 到0.8V 都算作低电平,从2V 到5V 都算作高电平,超出了这一范围是不允许的,因为这不仅会破坏电路的逻辑关系,而且还可能造成器件性能下降甚至损坏。

图2 电压传输特性曲线图中:U OH :指一个(或几个)输入端是低电平时输出的电平;U OL :指输入指端全为高电平时输出的电平;U ON :在额定负载下得到规定的低电平,输入端应加的最小输入电平;U OFF :通常规定保证输出电压为标准高电平的条件下所允许的最大输入电平。

四、实验步骤1.TTL 与非门的逻辑功能在数字箱14芯IC 插座上,将芯片的小缺口与IC 插座的缺口对准插上74LS20四输入双与非门集成元件。

按照图1接线,14脚接+5V 电源,7脚接地,接线后检查无误,通电,按照表1改变A 、B 、C 、D 状态,观察记录输出状态;从实验结果中写出逻辑表达式Y 。

表12.与非门电压传输特性测试R用74LS20元件中的任一四输入与非门按照3连接线路.接线检查无误后,通电,准备测试。

调节电位器,使输入电压V I 从零逐渐增大(用万用表测量电压的大小),按照表 2求,同时测量对应的输出V O 的数值,将其填入表2中。

表2根据表 2的结果,在坐标纸上画出电压传输特性(uo=f (ui )的关系),并求出开门电平U ON ,关门电平U OFF 值。

3.异或门的逻辑功能测试74LS86为二输入四异或门元件,即芯片内含有四个异或门。

如图4,先将V CC 接+5V电源GND 接地;任选一异或门(如1,2脚接逻辑开关的输出电平,3脚接发光二极管) 测试异或门的逻辑特性并记入表3中。

表3五、总结1.在数字电路箱上使用集成芯片时应注意哪些问题? 2.TTL 系列芯片与CMOS 芯片的区别。

图4 74LS86管脚图实验三组合逻辑电路设计(1505P000104)一、实验目的1.掌握组合电路的一般设计方法;2.掌握半加器、全加器逻辑功能,并用元件实现之,3.根据给定的实际逻辑要求,设计出最简单的逻辑电路图。

二、实验仪器THD-1数字电路箱集成片74LS20,74LS00,74LS86三、实验原理数字系统中常用的各种数字部件,就其结构和工作原理而言可分为两大类,即组合逻辑电路和时序逻辑电路。

组合逻辑电路输出状态只决定于同一时刻的各输入状态的组合,与先前状态无关,它的基本单元一般是逻辑门。

时序逻辑电路输出状态不仅与输入变量的状态有关,而且还与系统原先的状态有关,它的基本单元一般是触发器。

组合逻辑电路的设计步骤一般为:(1)根据逻辑要求列出真值表;(2)从真值表中写出逻辑表达式;(3)化简逻辑表达式,并选用适当的器件;(4)根据选用的器件,画出逻辑图。

逻辑化简是组合逻辑设计的关键步骤之一。

为了使电路结构简单和使用器件较少,往往要求逻辑表达式尽可能化简。

由于实际使用时要考虑电路的工作速度和稳定可靠等因素,在较复杂的电路中,还要求逻辑清晰易懂,所以最简设计不一定是最佳的。

但一般来说,在保证速度、稳定可靠与逻辑清楚的前提下,尽量使用最少的器件,以降低成本。

组合逻辑设计过程常是在理想的情况下进行的。

实际工作中,可能会出现瞬间错误。

四、实验内容1.设计一个路灯控制电路并用EWB软件仿真实现要求:2.全减器的设计要求:根据实验室提供的器件,按照组合逻辑电路的设计步骤自行设计,并实现。

74LS00管脚图实验四触发器(1505P000105)一、实验目的1.掌握基本RS、D、JK触发器的逻辑功能;2.掌握集成触发器的使用方法和逻辑功能的测试方法;3. 掌握触发器的设计方法二、实验仪器THD-1数字电路箱集成片74LS00,74LS74,74LS112三、实验原理触发器具有两个稳定状态,用以表示逻辑状态"1"和"0",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。

相关文档
最新文档