任务4 认识复合逻辑门电路

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

已知2输入或非门输入端A、B的波形如图6-412所示,请画出输出端Y的波形。
图6-4-12
或非门形图分析
1、2输入或非门,已知两输入端A、B的波形, 如练习图6-8所示。请画出输出端Y的波形。
练习图 6-8
三、与或非门(AND-OR-NOT gate)
表达式
(其中AB组合为一 组,CD组合为一组)
常用的复合逻辑门电路: 1、与非门 2、或非门 3、与或非门 4、异或门
一、与非门(NAND gate)
真值表
表达式 逻辑符号
与非门逻辑口诀:全1出0,见0出1。
0·0=( 1 ) 1·0=( 1 ) 0·1=( 1 ) 1·1=( 0 )
已知2输入与非门输入端A、B的波形如图6-410所示,请画出输出端Y的波形。
图6-4-10
与非门波形图分析
1、2输入与非门两输入端A、B的波形,如练习 图6-7所示。请画出输出端Y的波形。
练习图 6-7
二、或非门(NOR gate)
真值表
表达式 逻辑符号
Байду номын сангаас
或非门逻辑口诀:全0出1,见1出0。
0+ 0= ( 1 ) 1+ 0= ( 0 ) 0+ 1= ( 0 ) 1+ 1= ( 0 )
逻辑符号
与或非门逻辑口诀:有一组全“1”或两 组都是全“1”时,输出“0”。
四、异或门(XOR gate)
真值表
表达式
逻辑符号
异或门逻辑口诀: 当两个输入相同,输出为“0”; 当两个输入不相同,输出为“1” (即:相同出0,相异出1)。
已知2输入异或门输入端A、B的波形如图6-416所示,请画出输出端Y的波形。
图6-4-16
异或门形图分析
1、2输入异或门,已知两输入端A、B的波形, 如练习图6-9所示。请画出输出端Y的波形。
练习图 6-9
全1出0,见0出1。
全0出1,见1出0。
有一组全“1”或 两组都是全“1” 时,输出“0”。
同为0,异为1。
相关文档
最新文档