微型计算机系统由 微型计算机

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1. 微型计算机系统由 微型计算机 ; I/O设备 ;和

系统软件和应用软件 等组成。

2. 8086CPU中的指令队列可存储 6 个字节的指令代码,当

指令队列至少空出 2 个字节时,BIU单元便自动将指令

取到指令队列中;8088CPU中的指令队列可存储 4个字

节的指令代码,当指令队列空出 1 个字节时,BIU单元

便自动将指令取到指令队列中。

3. 8086系统中,1MB的存储空间分成两个存储体: 偶地址

存储体和 奇地址 存储体,各为 512K 字节。

4. 设DS=1000H,ES=2000H,SS=3000H,SI=0010H,

DI=0050H,BX=0100H,BP=0200H,数据段中变量名为VAL

的偏移地址值为0030H,写出下列指令源操作数字段的寻

址方式和物理地址值:

MOV AX,VAL 寻址方式 直接寻址方式 ,物理地址 10030H 。

MOV AX,ES:[BX]寻址方式 寄存器间接寻址 ,物理地址 20100H 。

MOV AX,VAL[BP][SI] 寻址方式 相对基址变址寻址,物理地址 30240H 。

5. 用2K×8的SRAM芯片组成32K×16的存储器,共需SRAM芯片

32 片,在地址线中有 11 位参与片内寻址。

6. 从CPU的NMI引脚引入的中断叫做不可屏蔽中断 ,它的响应不受IF 标志位的影响。

1. 8086CPU通过RESET引脚上的触发信号来引起系统复位和启

动,复位时代码段寄存器CS= FFFFH ,指令指针IP=

0000H 。重新启动后,从物理地址为 FFFF0H

的地方开始执行指令。

2. CPU通过一个外设接口同外设之间交换的信息包括 数据信

息 、 _状态信息___和 命令信息 。

3. I/O端口寻址方式有 存储器映像寻址 和 I/O单独编

址 两种,8086/8088系统中I/O端口采用 I/O单独编址

寻址方式。

4. I/O端口地址编址方式有 统一编址方式 和_独立编址

方式_两种,PC系列机采用的是___独立编址方式____。6. 在8086/8088CPU系统中,中断向量表中地址为0040H中存放1200H,0042H1中存放3000H,则对应的中断类型号为_10H(或16)__,中断服务程序的起始物理地址为 31200H 。

7.80486CPU设置的内部高速缓存是采用哪种类型(4路成组相关式高速缓存)

高速缓存有3种类型(全相关式高速缓存、直接映像式高速缓存和多路成组相关式高速缓存)

1.8086/8088CPU数据总线信号的状态是 双向三态 。

2.8086/8088CPU中指令指针寄存器(IP)中存放的是 指令偏移地址

3.8086/8088CPU的标志寄存器中状态标志位有 6 个。

4.8086/8088CPU可寻址访问的最大I/O空间为 64KB 。

5.8086/8088CPU可用于间接寻址的寄存器有 SI,DI,BX,BP 。

6.CPU与外设采用条件传送方式时,必须要有 状态端口

7.在8086/8088CPU中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线发出 地址 信息。

8.采用两片中断控制器8259A级联后,CPU的可屏蔽硬中断源能扩大到15个

9. 8253工作在 方式3 时,OUT引脚能输出方波。

10.8086CPU中指令队列可存储 6个字节的指令代码。

11.PC机中为使工作于一般全嵌套方式的8259A中断控制器能接受下一个中断请求,在中断服务程序结束处应 发送EOI命令。

12.某系统采用8255A并行I/O接口,初始化时CPU所访问的端口地址为0FFCDH,并设定为方

式1输出,则A口的口地址应为 0FFCAH

13.8086CPU对内存读/写操作,需两个总线周期的读/写操作是 从奇地址读/写一个字 。14.标志寄存器PSW中控制CPU的INTR引脚的标志位是 IF

15. 有符号定义语句如下:

ABUF DB ‘abcd’,‘ABCD’

BBUF DB 8

L EQU BBUF-ABUF

L的值为 8 。

16. 总线周期是指 BIU完成一次访问存储器或I/O端口操作所需要的时间;

17.在一个实时控制系统中,当模拟输入信号变化速率较高时,在转换过程中,模拟量有一个可观的变化量,结果将会引入较大的误差,此时可采用 采样保持器 来解决这个问题。

18.某EPROM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为 19,8

19.要实现中断嵌套时,须在中断服务子程序中用 STI 指令来设置中断允许标志。

20. 8086/8088的中断向量表 用于存放中断服务程序入口地址 。

1.在8086CPU中,指令指针寄存器是 IP 。

2.8086CPU中的SP寄存器的位数是 16位 。

3.8086CPU执行CMP AX,BX指令后,用标志寄存器PSW中的 ZF 标志位来判别两寄存器的内容是否相等。

4.下列关于8086系统堆栈的论述中,正确的是 堆栈的工作方式是“先进后出”,入栈时SP减小 。

5.属于工作中需定时刷新的存储器的芯片是 DRAM 。

6.可利用紫外光擦除的存储器是 EPROM

7.I/O设备与CPU之间交换信息,其状态信息是通过 数据 总线传送给CPU的。

8.8086CPU对内存读/写操作,需两个总线周期的读/写操作是 从奇地址读/写一个字 。

9.8086/8088的中断系统最多可以处理中断源个数为 256 。

10. CPU响应中断服务程序时,自动将以下三个寄存器的内容依次入栈PSW、CS、IP 11.采用三片中断控制器8259A级联后,CPU的可屏蔽硬中断源能扩大到 22个。

12.要实现中断嵌套时,须在中断服务子程序中用 STI 指令来设置中断允许标志。

13.8086/8088的中断向量表 用于存放中断服务程序入口地址

14.PC机中为使工作于一般全嵌套方式的8259A中断控制器能接受下一个中断请求,在中断服务程序结束处应 发送EOI命令 。

15.有符号定义语句如下:

ABUF DB ‘abcd’,‘ABCD’

BBUF DB 35H

L EQU BBUF-ABUF

L的值为 8 。

16.总线周期是指 BIU完成一次访问存储器或I/O端口操作所需要的时间; 。

17.在一个实时控制系统中,当模拟输入信号变化速率较高时,在转换过程中,模拟量

有一个可观的变化量,结果将会引入较大的误差,此时可采用 采样保持器;来解决这个问题。

18.CPU与外设间数据传送的控制方式有 中断方式 DMA方式 程序控制方式

19.CPU与I/O设备间传送的信号有 数据信息 (B) 控制信息 (C) 状态信息

20.一般查询I/O时总是按 读状态端口,读/写数据端口 次序完成一个字符的传输。

1.8086CPU是由哪两部分组成?其功能分别是什么?

答:8086CPU是由总线接口单元(BIU)和指令执行单元(EU)组

成。

总线接口单元(BIU)的功能:地址形成、取指令、指令排队、读/写操作数和总线控制。

指令执行单元(EU)的功能:指令译码和指令执行。

2.用8K×8位的RAM6264芯片组成64K字的存储子系统,需要多少芯片?地址线中有多少位参与片内寻址?至少需要多少位组合成片选信号?

答:需要16个芯片,地址线中有13位参与片内寻址,至少需要4位组合成片选信号.

3. CPU与外设间传送数据主要有哪几种方式?

答:CPU与外设间传送数据主要有程序传送(包括无条件程序传送和条件程序传送)、中断传送和直接存储器存取(DMA)。)

4. 按总线的规模、用途和应用场合,可分成哪几类?说明各自的应用

相关文档
最新文档