基于FPGA的数字下变频(DDC)设计

基于FPGA的数字下变频(DDC)设计
基于FPGA的数字下变频(DDC)设计

基于FPGA的数字下变频(DDC)设计

徐小明;蔡灿辉

【期刊名称】《通信技术》

【年(卷),期】2011(044)010

【摘要】数字下变频(DDC,Digital Down Conversion)是软件无线电系统的关键技术之一,其可将高频数据流信号变成易于后端数字信号处理器(DSP,Digital Signal Processor)设备实时处理的低频数据流信号.给出了一种基于现场可编程门阵列(FPGA,Field Programmable Gate Array)的数字下变频器的设计方案,并详细介绍了组成的下变频器的各个模块:数字振荡控制器(NCO,Numerical Controlled Oscillator)模块、混频模块、以及由积分梳妆(CIC,Cascaded Integrator-Comb)滤波器、半带(HB,Hal f-Band)滤波器、有限长单位冲激响应(FIR,Finite Impulse Response)滤波器级联而成的抽取滤波模块的设计方法.各个模块的仿真结果表明了设计的正确性,而最后系统仿真结果则表明文中数字下变频技术的设计具有其可行性和实用性.

【总页数】4页(19-21,24)

【关键词】软件无线电;数字下变频;可编程门阵列;滤波器设计

【作者】徐小明;蔡灿辉

【作者单位】国立华侨大学信息科学与工程学院,福建厦门361021;国立华侨大学信息科学与工程学院,福建厦门361021

【正文语种】中文

【中图分类】TP911

【相关文献】

相关文档
最新文档