电子秒表课程设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电子秒表课程设计

电子技术课程设计报告书

课题名称 电子秒表设计

姓 名 学 号

院、系、部 电子与电气工程学院

专 业 电子信息工程

指导教师

06 月20 日

电子秒表设计

※※※※※※※※※

※ ※※

武汉纺织大学

电子技术

一、设计目的

(1)学习数字电路中基本集成双D触发器、时钟发生器及计数、译码显示等单元电路的综合应用。

(2)学习电子秒表的调试方法。

二、设计思路

(1)设计基本集成双D触发器电路。

(2)设计集成计数器。

(3)设计时钟发生器电路。

(4)设计计数及译码显示电路。

三、技术要求:要求设计一个数字表,用于短时间测量,适用于计时使用

(1)计时范围:0~59秒

(2)显示分辨率为1s。

(3)用按钮开关控制工作状态,即:暂停、清零。

(4)本身带有,工作时指示灯亮。

四、设计过程

方案论证

数码显示

译码电路

秒计数

控制电路秒信号发生

图1 数字式秒表的原理框

电路设计

1、脉冲发生器

脉冲发生器是数字钟

的核心部分,它的精度

和稳定度决定了数字钟

的质量,一般见晶体振

荡器产生标准频率信号

经过整形、分频获得

1Hz的秒脉冲。石英晶体振荡器的特点是振荡频率准确、电路结构简单、频率易调整。如晶振为32768 Hz,经过15次二分频后可获得1Hz的脉冲输出,

电路图如图2-1所示。

品名规格型号技术要求每组数量

2、秒计数译码电路

秒计数器为M=60的计数

器,即显示00~59,采用

中规模集成电路双十进制

计数器至少需要2片,因

为10 < M < 100。它的个位为十进制,十位为六进制。本电路采用两片74LS161实现。当个位计数至1010时,经过 74LS00 二输入与非门连至清零端达到清零,当达到0000时,产生上升脉冲送给十位。十位计

数至0110时清零

电子秒表原理图电路如图所示

相关文档
最新文档