数字电子技术课程设计电子秒表)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术课程设计报告题目:电子秒表的设计
专业:
班级:
姓名:
指导教师:
课程设计任务书
学生班级:学生姓名:学号:
设计名称:电子秒表的设计
起止日期:
指导教师:周珍艮
目录
绪论- - - - - - - - - - - - - - - - - - - - - - - - - - - - -
- - - - - - - - 4
第一章、设计要求
1.1设计任务及目的- - - - - - - - - - - - - - - - - - - - - - -- -
- - - - - - -5
1.2 系统总体框图- - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - 5
1.3、设计方案分析- - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -6
第二章、电路工作原理及相关调试
2.1 电路工作原理- - - - - - - - - - - - - - - - - - - - - - - - - -
- - - - - - - 7
2.1相关调试- - - - - - - - - - - - - - - - - - - - - - - - - - - -
- - - - - - - -- 11
第三章、实验总结
附录A 电子秒表原理图
附录B 相关波形
元件清单
参考文献
绪论
随着电子技术的发展,电子技术在各个领域的运用也越来越广泛,渗透到人们日常生活的方方面面,掌握必要的电工电子知识已经成为当代大学生特别是理工类大学生必备的素质之一。
电子秒表是日常生活中比较常见的电子产品,秒表的逻辑结构主要由时基电路、分频器、二一五一十进制异步加法记数器、数据选择器和显示译码器等组成。整个秒表需有一个清零/ 启动信号和一个停止/保持信号
装置,以便秒表能随意停止及启动,计数器的输出全都为BCD码输出,方便显示译码器连接。本次设计基于简单易行的原则,秒表显示以0.1s为最小单位,最大量程为9.9s,采用七段数码管作为显示部分,以此来达到基本设计要求.我门设计的秒表,是以555定时器为核心,以分频、计数与译码显示模块为主要构成部分的电子秒表的设计方案,充分利用数字电路的计数、译码、显示的优良特性,使整个设计达到了比较满意的效果。基本电路主要有时基产生电路、电源电路、分频电路、计数与译码电路(包括显示电路)、开关按钮电路。所设计的电子秒表达到了设计要求的各项指标,并且在这个基础上进行了功能扩展,系统具有随时启动、停止以及清零功能。这次设计中不但对以前的知识进行巩固,而且学会了更多的新知识,提高思维、强化动手能力,能够更好地适应和走上工作岗位,为以后的就业打下一定的基础。
关键字:时基电路、分频器、计数器、译码器、BCD码
第一章、电路设计要求
1.1 设计任务及目的
一、设计任务
用中小规模集成电路设计一个电子秒表,基本要求如下:1.能显示两位数10进制数,其计数范围0.0——9.9。
2.具有清零、预置数、停止等功能。
二、设计目的
1、学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。
2、学习电子秒表的调试方法。
1.2 系统总体框图
电子秒表主要有分频器、计数模块、功能控制模块、势能控制模块和显示输出模块组成。系统框图如图1所示。
系统功能要求:
(1)具有时钟秒表系统功能要求显示功能,用4个数码管分别显示秒和百分秒。
(2)具有3种功能状态:系统时间运行状态,系统时间至零状态,时钟正常显示状态,通过输入控制信号可以使系统在这3个状态之间切换,使数码管显示相应状态的时间;
(3)开启时间设定、关闭时间设定可通过控制信号中的时间调节来设置,在秒设置方面每按一下,秒就会自动加1,采用60进制计数,当计数到59时又会恢复为00;百分秒设置方面每按一下,百分秒会自动加1,采用100进制计数,当计数到99时,向上进位并恢复00。系统时间可以同单独的至零信号,将数码管显示时间直接恢复到00.00状态。
1.3 设计方案分析
(1). 基准脉冲器
根据设计要求,最小单位为0.1秒,为减小计时误差,依次脉冲源产生100Hz信号。此信号用
555计时器构成的多谐振荡器产生。根据公式频率f=1.44/[(R1+2R2)C1设置合适的阻容参数,使
脉冲源产生100Hz的脉冲信号。
(2). 计数及译码显示
二—五—十进制加法计数器74LS90构成电子秒表的计数单元,首先用一个74LS90对多谐振荡器产生的100Hz的脉冲信号进行十分频,然后,将输出端QD 取得周期为0.1S的矩形脉冲送入图二中右边的计数器中,图中两计数器都接成8421码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1~0.9秒;1~9.9秒计时。
(3). 控制部分
节拍信号发生器选用一片74LS195构成的三位环形计数器来实现。74LS195为四位单向移位寄存器,环形计数器的输出Q0、Q1、Q2分别作为计数部分的清零信号、计时信号和停止信号。~CLR端外接的R、C加电清零电路,当接通电源时,由于电容C两端的电压不能突变,故为低电平,环形清零。随后UC被充电到+5V,清零信号撤消。电路中增加一个或非门使电路具有自启动功能。一个开关控制三种工作态。
(4).脉冲发生器
由基本RS触发器构成的单脉冲发生器为节拍信号发生器提供时钟脉冲。每按动一次开关,Q端就产生一个单脉冲,用以控制三种工作状态的转换。用集成与非门构成的基本RS触发器。属低电平直接触发的触发器,有直接置位、复位的功能。按动按钮开关A(接地),则输出=1;B复位后Q、状态保持不变。再按动按钮开关A ,则输出由0变为1,使移位寄存器置入0001, 为计数器清零。再次按动B、A使移位寄存器向右移位,经与多谐振荡器产生的脉冲相与后开始计时,再次按动B、A,移位寄存器的QC置1,使计数器停止计数。