组成原理实验
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
华中科技大学文华学院《计算机组成原理实验》
专业:09软件工程
班级:二班
姓名:陈龙
学号:0901********
指导老师:袁全清
声明:学号后三位101,16进制表示为65H
实验一:算术逻辑运算单元实验
一、实验目的
1、掌握简单运算器的数据传输方式
2、掌握74LS181的功能和应用
二、实验要求
输入数据DR1 = 65H,DR2 = 65H,在保持数据不变的情况下,改变运算器的功能设置,记录运算器的输出,填写表格,并进行相应的分析和比较
三、所使用的模块
算术逻辑单元、二进制开关、数据总线
四、实验过程
①把ALU-IN(8芯的盒型插座)与右板上的二进制开关单元中J01插座相连(对应二进制开关H16~H23),把ALU-OUT与数据总线上的DJ2相连。
②把D1CK和D2CK用连线连到脉冲单元的PLS1上,把EDR1、EDR2、ALU-0、S0、S1、S2、CN、M接入二进制开关。
按脉冲单元中的PLS1脉冲按键,在D1CK上产生一个上升沿,把65H打入DR1数据锁存器
入DR2数据锁存器
五、实验结果及分析
实验二:通用寄存器单元实验
一、实验目的
了解通用寄存器的组成和硬件电路,利用通用寄存器实现数据的置数、
左移、右移等功能
二、实验内容
输入自己学号的后3位数对应的十六进制数,重作输入数据、循环左、右移实验,记录每次移位后的结果,可多次移位。
再输入自己学号的数据,使M=0,重作输入数据、逻辑左、右移位实验,直到结果全0,2D灯亮。记录实验过程及结果。对实验结果,作出相应的分析。
三、实验要求
按照实验步骤完成实验项目,实现通用寄存器移位操作。了解通用寄存器单元的工作原理应用。
四、所使用的模块
通用寄存器单元,二进制开关,数据总线
五、实验过程
1、将实验器材按下表接线
4、将各控制信号置如下,按PLS1,寄存器中的值将左移(无进位循环左移)
一.实验结果及分析
实验三:进位控制、通用寄存器判零实验
2、实验目的
1、熟悉带进位控制的算术逻辑运算器的组成和硬件电路用进位寄存器来实现带进位的左移、右移
2、熟悉判零线路
3、实验内容
1、带进位位逻辑或(算术逻辑单元带进位的加法运算实验)
自己学号的后三位数对应的十六进制,与0FFH作进位相加
2、带进位移位实验
自己学号的后三位数对应的十六进制,作带进位(M=0)左、右移位实验和不带进位的(M=1)左、右移位实验
记录实验过程及结果。对应实验结果,作出相应的分析。
4、所使用的模块
①进位和判零电路(有进位时CY发光管亮)
②通用寄存器单元、二进制开关、数据总线
5、实验过程
1、(1)将实验器材按下表接线
1、按启停单元中的运行按钮
3、按PLS1脉冲按键,置各开关如②,再按PLS1脉冲按键,记录结果
2、带进位移位实验
1、按下表接线
2、启停中运行
置②,按PLS1,通用寄存器中的值左移
置③,按PLS1,通用寄存器中的值右移
6、实验结果与分析
实验四:存储器和总线实验一、实验目的
熟悉存储器和总线的硬件电路
二、实验要求
按照实验步骤完成实验项目,熟悉存储器的读写操作,理解在总线上数据传输的方法。
三、实验说明
2、存储器和总线的构成
1、总线由1片74LS245,1片74LS244组成,把整个系统分为内部总线和外
部总线,2片74LS374锁存当前的数据,地址总线上的数据以供LED显示。
2、存储器采用静态1片RAM。
3、存储器的控制电路由1片74LS08组成。
2、存储器和总线的原理
(1)、总线的原理:由于本系统内使用8根地址线,8根数据线,所以使用
1片74LS245作为数据总线,另一片74LS244作为地址总线。总线把整个
系统分为内部数据,地址总线和外部总线,地址总线,由于数据总线需
要行内,外部数据的交换,所以由BUS的信号来控制数据的流向,当
BUS=1时数据由内到外,当BUS=0时,数据由外到内。
(2)、由于系统内使用8根地址线,8位数据线,所以6264的A8~A12接地,
实际容易为256个字节。6264的数据,地址总线已经在总线单元的外部总
线上。存储器有3个控制信号:地址总线设置存储器地址,RM=0时,把
存储器中的数据读出到总线上,当WM=0,并且EMCK有一个上升沿时,把外部总线上的数据写入存储器中,为了方便地编辑内存中的数据,在
实验平台处停机状态时,可由监控来编辑其中的数据。
四、实验步骤
实验一:存储器写操作
1、把内部地址总线AJ1与右板上的二进制开关单元中JD3插座相连,把
内部数据总线DJ8与右板上的JD2插座相连。
数据从内部数据总线向外部数据总线,将数据7EH写入地址为7EH
存储单元
实验二:读存储器的数据到总线上
1、在做如实验1的基础上,保持电源开通和线路不变,置拔掉内部数据
总线DJ8与CPT-B板上的J02插座的连接。
2、按启停单元中的运行按钮,置实验平台为运行状态。
数据从外部数据总线向内部数据总线,将存储器7EH单元中的内容
输出,应该为实验1中的数据7EH。此时数据总线上的指示灯
IDB0~IDB7显示结果为7EH。
实验五:堆栈寄存器实验
二、实验目的
1、熟悉堆栈概念
2、熟悉堆栈寄存器的组成和硬件电路
三、实验要求
按照实验步骤完成实验项目,对4个堆栈寄存器进行读出,写入数据操作。
四、实验说明