基于FPGA的音乐播放器设计
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
唐山学院
《EDA技术》课程设计
题目音乐播放器
系 (部) 智能与信息工程学院
班级 14电信2班
姓名张洪达
学号
指导教师魏明哲张银蒲
2016 年 12 月 19 日至 12月 30 日共 2 周
2016年 12 月 30 日《EDA技术》课程设计任务书
《EDA技术》成绩评定表
目录
前言...................................................................
(1)
1设计原理分析...................................................................
(2)
设计任务...................................................................
(2)
设计要求...................................................................
(2)
2 软件介绍...................................................................
(3)
Verilog HDL相关介绍...................................................................
(3)
QuartusⅡ相关介绍...................................................................
(3)
3 总体设计...................................................................
(5)
总体结构...................................................................
设计原理...................................................................
(5)
4主要模块功能的设计...................................................................
(7)
顶层模块...................................................................
(7)
数码管显示模块...................................................................
(7)
分频器模块...................................................................
(7)
位选模块...................................................................
(8)
滚动模块...................................................................
(8)
转换模块...................................................................
(9)
蜂鸣器块...................................................................
选址模块...................................................................
(9)
存储器模块...................................................................
(10)
译码器模块...................................................................
(10)
显示控制模块...................................................................
(11)
5 程序调试运行...................................................................
(12)
seg7_drive的验证...................................................................
(12)
:beep的软件验证...................................................................
(13)
6 硬件仿真...................................................................
(15)
引脚设置...................................................................