第四章触发器.ppt
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
用Q端的值表示。Q=1,Q =0为1状态,反之为0状态。
原状态:输入信号没有改变时,该时刻观察到的状态.记为 Qn
新状态:输入信号变化后出现的状态。记为Qn1 .也称为次态。
在分析电路原理时,要把原状态作为已知条件,即把 Qn作为输
入变20量20-1。1-9
感谢你的观看
3
非号和输入端 的园圈均表示 低电平有效
1
若:Qn=0,则Qn+1=0
1
若:Qn=1,则Qn+1=1
--保持0 1
SD = RD=0
--不定
(1) Qn1 = Qn1 =1;
(2)若 SD和 RD 同时变为1,
2当020两-11门-9 tPD相同时,将产生振感谢荡你的;观看
从输入信号变化起, 经2tPD电路稳定。
5
当两门tPD相异时,新状态和延迟时间有关。
SD:Set(Direct),置1端。 RD:Reset(Direct),置0端。
2020-11-9
感谢你的观看
高电平有效 4
3.工作原理
S D=1,RD=0 不论原状态如何,都有:
Qn+1=0、Qn+1=1 --置0
11
0
S D=0、RD =1
0
1
Qn+1=1、Qn+1=0 --置1
SD = RD=1
2020-11-9
感谢你的观看
1
第四章 触发器
第一节 概述 触发器:(Flip-Flop)能存储一位二进制信号的基本单元。用FF表示。
特点:
1.有两个稳定状态,用0和1表示;
2.输入信号可改变其状态,且输入信号撤消后,
分类:
其改变后的状态可保留下来。
Biblioteka Baidu
按电路结构分: 基本RSFF、同步FF、主从FF、边沿FF(包括 维持-阻塞FF、CMOS边沿FF等)。其中,基本 RSFF无时钟信号,其他均有时钟信号。
第四章 触发器
本章的重点:
1.各种电路结构的触发器所具有的特点; 2.触发器逻辑功能的分类和触发器逻辑功能的描述方法。 3.要注意区分触发器的电路结构和逻辑功能这两个不同的 概念。
本章的难点:
本章的难点在于如何讲清楚每种触发器的电路结构为什么 会导致这样的动作特点,因为我们后面用到的只是这些动作 特点的结论。
12
D锁存器 D 1
例4.2.2 已知同步RS触发器 输入信号波形如图所示,试
__
画出Q和 Q端的电压波形.设 触发器的初始状态为Q =0。
Qn+1 = D
可用来存储一位二进制数。
其特点与同步结构的触发器相同。
2020-11-9
感谢你的观看
13
三、主从触发器 1.主从RS触发器
(1)工作原理
用两个同步RSFF连成主 从结构。因此,该电路应具 有RSFF的逻辑功能。
器在感C谢你P的下观降看 沿翻转。
14
看一下输入一个完
1
01
整的CP脉冲时电路
的工作过程(设初
始状态为0):
0
10 01 0
01 10
(2)特点
•无直接控制,翻转分两步走; •在整个CP=1期间输入信号都控制主触发器的状态; •有约束。
2020-11-9
感谢你的观看
15
(3)特性表,时序图
2020-11-9
状态图。
一定要注意,只有CP=1时,才能按特性表、特性方程求新
状态。
2020-11-9
感谢你的观看
10
3.特性表、特性方程、波形图
Qn1 S RQn
SR 0
CP
t
0
S
t
R0
t
Q
t
0
Q
0
t
4.动作特点
在CP=1期间,S,R的变化都将引起
Q端状态的变化。因此易受干扰。
5.逻辑功能特点
2有020约-11-束9 --SR=0。
2020-11-9
感谢你的观看
9
2.工作原理
CP=0时:
G3、G4门均输出1,基本RSFF 处 在保持状态;输入信号S、R变 化无影响。
CP=1时:
G3、G4门打开,此时电路就是一 个基本RSFF,只需把输入信号 S、R分别看作:
S = SD
R = RD ;注意,输入信号已无下标D。
按上述规定,该触发器也满足基本RSFF的特性表、特性方程和
CP=0 时:
主触发器保持,此时
可改变输入信号S,R;
分析可知:主从触
从触发器工作,且Q= Q 。发器的工作是分两步走
CP=1 时:
的--在CP上升沿开始
主触发器工作, Qn1 S RQn
的高电平期间,主触发 器改变状态;在CP 下 降沿到来时,从触发器
SR 0
改变状态。显然,触发
从触发器保持。保持CP=0时 得2到020的-11主-9 触发器的状态。
感谢你的观看
16
2.主从JK触发器
目的:消除约束条件; J &
增加翻转功能。
(1)工作原理 S=J Q
按逻辑功能分: RSFF、DFF、JKFF、TFF等。 学习要点: 分清触发器逻辑功能与电路结构的区别;
2020-11-9
会画工作波形感。谢你的观看
2
第二节 触发器的电路结构与动作特点 一、基本RS触发器
1.电路组成:
用与非门和或非门 均可构成,这里介绍与 非门构成的电路。
2.输入信号和状态
触发器的状态:
RDQn 00 01 11 10
SD
0 1 1
Qn1 SD RDQn SD RD 0
20210-11-9
1
感谢你的观看
7
(3)状态转换图 简称:状态图
S
=1
D
RD =
S
=0
D
RD =1
0
1
SD=1 RD=0
SD=
RD =1
(4)激励表(驱动表)
2020-11-9
Qn Qn+1 SD RD 0 01
感谢你的观看
11
6.带异步置0、置1端的同步RS触发器
带异步置位、复位端的同步RS触发器(a)电路结构 (b)图形符号
注意:
___
S
或
D
___
R
将触发器置位或复位应当在CP=0的状态
D
___
下进行,否则在S D
或R___ D
返回高电平以后预置的状态不一定
2能020保-11-存9 下来。
感谢你的观看
工作波形:
4.动作特点
直接控制: 输入信号直接控制输出端Q和Q 的状态。
2020-11-9
感谢你的观看
6
5.逻辑功能的描述
(1)特性表
用或非门构
成的基本RSFF
保持
也可用右表描述。
置1
只需将表中的SD和RD看作是 该触发器输入信号SD和RD的反
清0
变量即可。同时将表中的 1*
不定
改为 0*。
(2)特性方程
0 101
1 010
1 感谢你的观看
1
18
二、同步RS 触发器
在数字系统中,常常要求某 些触发器在同一时刻动作(改变 状态,也称为翻转)这就要求有 同步信号,该信号称为时钟信号 CP(Clock Pulse)。
1.电路结构和逻辑符号
G1和G2门构成基本RS 触发器。 用G3和G4两门引 入时钟信号CP。