《电子系统设计自动化》期末考试试题

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《电子系统设计自动化》期末考试试题

一填空题(每题2分,合计20分)

1、一般把EDA技术的发展分为、CAE和EDA三个阶段,并进一步向方向发展。

2. VHDL的信号(SIGNAL)是一种数值容器,不仅可以容纳,也可以保持______。

3. VHDL的数据类型包括、、和。

4. 层次化设计是将一个大的设计项目分解为若干个子项目或若干个层次来完成的。先从底层的电路设计开始,然后在_______的设计中逐渐调用_______的设计结果,直至实现系统电路的设计。

5. z <= x XOR y AFTER 5ns 中的5ns指得是仿真延时中的______ 延时, z <= TRANSPORT x AFTER 10 ns中的10ns指得是_______ 延时。

6. 若在MAX+plus II集成环境下,执行原理图输入设计法,应选择_______方式。

7. 执行MAX+plus II的“T iming Analyzer”命令,可以_______设计电路输入与输出波形间的延时量。

8. VHDL语言可以把任意复杂的电路系统视作一个模块,一个模块可主要分为和程序包、、结构体。

9. 仿真也称为__ _____,是对电路设计的一种间接的检测方法。

10. 以EDA方式实现的电路设计文件,最终可以编程下载到_______或 _____ __芯片中,完成硬件设计和验证。

二选择(每题2分,合计20分)

1. 将设计的系统或电路按照EDA开发软件要求的某种形式表示出来,并送入计算机的过程称为()。

(A) 设计输入 (B) 设计输出 (C) 仿真 (D) 综合

2.一般把EDA技术的发展分()个阶段。

(A) 2 (B) 3 (C) 4 (D) 5

3.AHDL属于()描述语言。

(A) 普通硬件 (B) 行为 (C) 高级 (D) 低级

4.VHDL属于()描述语言。

(A) 普通硬件 (B) 行为 (C) 高级 (D) 低级

5.包括设计编译和检查、逻辑优化、适配和分割、布局和布线、生成编程数据文件等操作的过程称为()。

(A) 设计输入 (B) 设计处理 (C) 功能仿真 (D) 时序仿真

6.在设计输入完成之后,应立即对设计文件进行()。

(A) 编辑 (B) 编译 (C) 功能仿真 (D) 时序仿真

7.基于硬件描述语言HDL的数字系统设计目前最常用的设计方法称为()设计法。

(A) 自低向上 (B)自顶向下 (C) 积木式 (D) 顶层

8.在EDA工具中,能将硬件描述转化为硬件电路的重要工具软件为()。

(A) 仿真器 (B) 综合器 (C) 适配器 (D) 下载器

9. 在EDA工具中,能完成在目标学习台器件上布局布线软件称为()。

(A) 仿真器 (B) 综合器 (C) 适配器 (D) 下载器

10.VHDL常用的库是()标准库。

(A) IEEE (B)STD (C) WORK (D) PACKAG

三名词解释(每题4分合计20分)

1.UART

2.HDL

3.IEEE

4.ASIC

B

四简答(每题5分,合计20分)

1.传统设计方法和EDA设计方法的主要的不同点?

2.现代数字系统常用设计方法有哪些?

3. 说明VHDL语言中Signal与Variable的区别?

4. PLD器件的编程模式可以分为哪两大类。两大类的特点是什么?五设计题(每题10分,合计20分)

1. 试编写上升沿触发的D触发器的VHDL语言程序。

2. 设计一位比较器,当A>B时输出Q=1;否则输出Q=0.

相关文档
最新文档