《EDA技术与Verilog HDL》清华第2版习题1

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第2章
Verilog程序结构与数据类型


2-1 wire型变量与reg型变量的什么本质区别,它们可用于什么类型语句中? 答:书上P33~35《第2章 Verilog程序结构与数据类型 》 线网(wire)表示硬件单元之间的连接。就像在真实的电路中一样,线网由其 连接器件的输出端连续驱动。线网不能储存值,而且它必须受到驱动器(例如门 或连续赋值语句,assign)的驱动。如果没有驱动源,则线网的值为z。 reg寄存器用来表示存储元件,它保持原有的数值,通过赋值语句可以改变 寄存器储存的值,其作用与改变触发器储存的值相当。reg类型数据的默认初始 值为不定值x。 定义为Net型的变量常被综合为硬件电路中的物理连接,其特点是输出的值 紧跟输入值的变化而变化,因此常被用来表示以assign关键词引导的组合电路 描述。 Register类型变量必须放在过程语句中,如initial、always引导的语句中, 通过过程赋值语句(包括阻塞与非阻塞语句)完成赋值操作,换言之,在always和 initial等过程结构内被赋值的变量必须定义成Variable类型。
1-11 解释编程与配置这两个概念。 答:基于电可擦除存储单元的EEPROM或Flash技术。CPLD一般使用 此技术进行编程(Progam)。CPLD被编程后改变了电可擦除存储单 元中的信息,掉电后可保持。 Altera的FPGA器件有两类配置下载方式:主动配置方式和被动配 置方式。主动配置方式由FPGA器件引导配置操作过程,它控制着外 部存储器和初始化过程,而被动配置方式则由外部计算机或控制器 控制配置过程。 对于SRAM型FPGA,在实用中必须利用专用配置器件来存储编程信 息,以便在上电后,该器件能对FPGA自动编程配置。 EPC器件中的EPC2型号的器件是采用Flash存储工艺制作的具有可 多次编程特性的配置器件。
第3章
Verilog行为语句
3-1 讨论always和initial异同点。 答: Verilog支持两种过程语句,即always和initial语句。通常情况下 initial语句不可综合,主要用于仿真程序中的初始化; always语句属于可 综合语句,主要引导行为描述语句,使用频度非常高。在一个Verilog程 序模块(module)中, always和initial语句被使用的次数没有限制,即它 们本身属于并行执行特征的语句。 过程语句的基本格式如下: always@(敏感信号及敏感信号列表或表达式) 包括块语句的各类行为语句 Verilog的过程语句除always外,还有initial过程语句。其基本格式 如下: initial begin语句1;语句2;...end 与always结构不同,initial过程语句结构中没有敏感信号列表,即不 带触发条件。initial过程中的块语句沿时间方向轴只执行一次。(always 总是可以自动执行无限次) initial语句通常用于仿真模块中对激励矢量 的描述,或用于给寄存器变量赋初值,而在实际电路中,赋初值是没有意 义的。因此这是面向模拟仿真的过程语句,通常不能被综合工具所接受, 或在综合时被忽略,但却可以对存储器加载初始化文件,这是可综合行为。
2-4 定义以下的变量和常数。 (1) 定义一个名字为Q1的8位reg总线。 (reg[7:0] Q1;) (2) 定义一个名字为asg的整数。 ( integen asg; ) (3) 定义参数s1=3’b010,s2=3’b110,s3=3’b011。 parameter s1=3’b010,s2=3’b110,s3=3’b011; (4) 定义一个容量(深度)为128,字长为32位的存储器,存储器名是MEM32。 (reg[31:0] mem [127:0] MEM32;) (5) 定义一个名字为WBUS的16位wire总线。 (wire[15:0] WBUS) 2-5 设“reg[3:0]A; reg[7:0]B; reg[15:0]C;”, (1) 执行赋值语句A<=8B’11011010后,A实际获得赋值是多少?(1010) (2) 执行赋值语句A<=8H’3456后,A实际获得赋值是多少? (6、0110) (3) 执行赋值语句C<=9和C<=-9,C分别获得赋值是什么?什么类型? C<=9 (0000_0000_0000_1001)无符整数、 C<=-9 (1111_1111_1111_0111)有 符整数 (4) 执行赋值语句B<=38后,B获得赋值是什么? (0010_0110)什么类型?无符 整数
1-9 为什么说用逻辑门作为衡量逻辑资源大小的最小单元不准确。 答:专业习惯是将OLMC及左侧的可编程与阵列合称一个逻辑宏单元,即标 志PLD器件逻辑资源的最小单元,由此可以认为GAL16V8器件的逻辑资源是 8个逻辑宏单元,而目前最大的FPGA的逻辑资源达数十万个逻辑宏单元。也 有将逻辑门的数量作为衡量逻辑器件资源的最小单元,如某CPLD的资源约 2000门等,但此类划分方法误差较大。
1-5 叙述EDA的FPGA/CPLD设计流程,以及涉及的EDA工具及其在整个流 程中的作用。 答:完整地了解利用EDA技术进行设计开发的流程对于正确地选择和使用 EDA软件、优化设计项目、提高设计效率十分有益。一个完整的、典型的 EDA设计流程既是自顶向下设计方法的具体实施途径,也是EDA工具软件 本身的组成结构。
1-4 IP在EDA技术的应用和发展中的意义是什么? 答:IP就是知识产权核或知识产权模块的意思,在EDA技术和开 发中具有十分重要的地位。美国著名的Dataquest咨询公司将半 导体产业的IP定义为“用于ASIC或FPGA中的预先设计好的电路功 能模块”。IP分软IP、固IP和硬IP。 软IP是用HDL等硬件描述语言描述的功能块,但是并不涉 及用什么具体电路元件实现这些功能。 固IP是完成了综合的功能块。它有较大的设计深度,以网 表文件的形式提交客户使用。 硬IP提供设计的最终阶段产品——掩模。随着设计深度的 提高,后续工序所需要做的事情就越少;当然,灵活性也就越小。 不同的客户可以根据自己的需要订购不同的IP产品。
1-3 什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么? 答:综合(Synthesis),就其字面含义应该是:把抽象的实体结合成单个或 统一的实体。 在电子设计领域,综合的概念可以表述为:将用行为和功能层次表达的 电子系统转换为低层次的、便于具体实现的模块组合装配的过程。 (1)从自然语言转换到Verilog语言算法表述,即自然语言综合。 (2)从算法表述转换到寄存器传输级(Register Transport Level,RTL)表 述,即从行为域到结构域的综合,也称行为综合。 (3)从RTL级表述转换到逻辑门(包括触发器)的表述,即逻辑综合。 (4)从逻辑门表述转换到版图级表述(如ASIC设计),或转换到FPGA的 配置网表文件,可称为版图综合或结构综合。 综合器就是能够将一种设计表述形式自动向另一种设计表述形式转换的 计算机程序,或协助进行手工转换的程序。它可以将高层次的表述转化为低 层次的表述,可以将行为域转化为结构域,可以将高一级抽象的电路描述 (如算法级)转化为低一级的电路描述(如门级),并可以用某种特定的 “技术”(如CMOS)实现。
图1-14 寄存器输出结构
1-7 什么是基于乘积项的可编程逻辑结构?什么是基于查找表的可编程逻辑 结构? 答:基于乘积项的可编程结构,即由可编程的“与”阵列和固定的“或”阵 列组成。 可编程的查找表(Look Up Table,LUT)结构,LUT是可编程的最小逻 辑构成单元。大部分FPGA采用基于SRAM(静态随机存储器)的查找表逻 辑形成结构,即用SRAM来构成逻辑函数发生器。一个N输入LUT可以实现N 个输入变量的任何逻辑功能,如N输入“与”、N输入“异或”等。 1-8 就逻辑宏单元而言,GAL中的OLMC、CPLD中的LC、FPGA中的LUT 和LE的含义和结构特点是什么?它们都有何异同点? 答:输出逻辑宏单元(Output Logic Macro Cell,OLMC),此结构使得 PLD器件在组合逻辑和时序逻辑中的可编程或可重构性能都成为可能。 MAX7000S系列器件包含32~256个逻辑宏单元(Logic Cell,LC),其单个 逻辑宏单元结构如图1-15所示。 LUT即可编程的查找表(Look Up Table,LUT)结构,是可编程的最小逻辑 构成单元。大部分FPGA采用基于SRAM(静态随机存储器)的查找表逻辑 形成结构,即用SRAM来构成逻辑函数发生器。一个N输入LUT可以实现N个 输入变量的任何逻辑功能,如N输入“与”、N输入“异或”等。 LE是Cyclone III FPGA器件的最基本的可编程单元,LE主要由一个4输入的 查找表LUT、进位链逻辑、寄存器链逻辑和一个可编程的寄存器构成。
2-2 下列数字的表述方式是否正确? 4’b-1101、6’sb010_1101、5’d82、’bx01、6’b10x101、10’d7、’HzD、 -3’b101 答:正确’bx01、6’b10x101、10’d7、’HzD、-3’b101 不正确4’b-1101、6’sb010_1101、5’d82(1010010) 2-3 以下的标符是否合法? XOR、or、74LS04、4Badder、\ASC、$SMD、A5加法器、BEGIN 答:正确XOR、 BEGIN 、 \ASC(还有一类标识符,即转义标识符(Escaped Identifiers)。转义标识符以斜杠“\”开头,以空白符结尾,可以包含任何字 符。例如,\8031、\-@Gt。 ) 不正确74LS04、4Badder(起始为数字), A5加法器, or(关键词), $SMD(任何 标识符必须以英文字母或下划线开头。) 注意:关键字都是小写的。如reg是关键字,但REG不属于关键字,所以可用作普 通标识符。
1-10 标志FPGA/CPLD逻辑资源的逻辑宏单元包含哪些结构? 答: CPLD( MAX7000S)系列中的 逻辑宏单元由3个功能块组成:逻辑阵列、 乘积项选择矩阵和可编程寄存器,它们可以被单独地配置为时序逻辑和组合逻 辑工作方式。其中逻辑阵列实现组合逻辑,可以给每个逻辑宏单元提供5个乘 积项。“乘积项选择矩阵”分配这些乘积项作为到“或门”和“异或门”的主 要逻辑输入,以实现组合逻辑函数;或者把这些乘积项作为宏单元中寄存器的 辅助输入:清零(Clear)、置位(Preset)、时钟(Clock)和时钟使能控制 (Clock Enable)。 FPGA(Cyclone III)器件的可编程资源主要来自逻辑阵列块LAB,而每个LAB都 由多个逻辑宏单元(Logic Element,LE)构成Hale Waihona Puke BaiduLE是Cyclone III FPGA器件 的最基本的可编程单元,LE主要由一个4输入的查找表LUT、进位链逻辑、寄 存器链逻辑和一个可编程的寄存器构成。
第1章
EDA技术概述
1-1 EDA技术与ASIC设计和FPGA开发有什么关系?FPGA在ASIC设计中有 什么用途? 答:EDA技术进行电子系统设计的最后目标,是完成专用集成电路(ASIC) 的设计和实现,FPGA是实现这一途径的主流器件,它们的特点是直接面向 用户、具有极大的灵活性和通用性、使用方便、硬件测试和实现快捷、开发 效率高、成本低、上市时间短、技术维护简单、工作可靠性好等。FPGA的 应用是EDA技术有机融合软硬件电子设计技术、ASIC设计,以及对自动设计 与自动实现最典型的诠释。 1-2 与软件描述语言相比,Verilog有什么特点? 答:Verilog语言的特点: (1)按照设计目的,Verilog程序可以划分为面向仿真和面向综合两类,而 可综合的Verilog程序能分别面向FPGA和ASIC开发两个领域。 (2)能在多个层次上对所设计的系统加以描述,从开关级、门级、寄存器 传输级(RTL)至行为级都可以加以描述。 (3)灵活多样的电路描述风格。
基于EDA的FPGA/CPLD开发流程
1-6 OLMC有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。 答:输出逻辑宏单元(Output Logic Macro Cell,OLMC),此结构使得PLD 器件在组合逻辑和时序逻辑中的可编程或可重构性能都成为可能。 GAL16V8型号的器件,它包含了8个逻辑宏单元OLMC,每一个OLMC可实现 时序电路可编程,而其左侧的电路结构是与阵列可编程的组合逻辑可编程结 构。 GAL的OLMC单元设有多种组态,可配置成专用组合输出、专用输 入、组合输出双向口、寄存器输出、寄存器输出双向口等,为逻辑电路设计 提供了极大的灵活性。 GAL的输出逻辑宏单元OLMC中含有4个多路选择器,通过不同的选 择方式可以产生多种输出结构,分别属于3种模式,一旦确定了某种模式, 所有的OLMC都将工作在同一种模式下。图1-14即为其中一种输出模式对应 的结构。
相关文档
最新文档