详细MOSFET管驱动电路资料
MOS管驱动电路
MOS管驱动电路总结在使用MOS管设计开关电源或者马达驱动电路的时候,大部分人都会考虑MOS的导通电阻,最大电压等,最大电流等,也有很多人仅仅考虑这些因素。
这样的电路也许是可以工作的,但并不是优秀的,作为正式的产品设计也是不允许的。
下面是我对MOSFET及MOSFET驱动电路基础的一点总结,其中参考了一些资料,非全部原创。
包括MOS管的介绍,特性,驱动以及应用电路。
1,MOS管种类和结构MOSFET管是FET的一种(另一种是JFET),可以被制造成增强型或耗尽型,P沟道或N沟道共4种类型,但实际应用的只有增强型的N 沟道MOS管和增强型的P沟道MOS管,所以通常提到NMOS,或者PMOS 指的就是这两种。
至于为什么不使用耗尽型的MOS管,不建议刨根问底。
对于这两种增强型MOS管,比较常用的是NMOS。
原因是导通电阻小,且容易制造。
所以开关电源和马达驱动的应用中,一般都用NMOS。
下面的介绍中,也多以NMOS为主。
MOS管的三个管脚之间有寄生电容存在,这不是我们需要的,而是由于制造工艺限制产生的。
寄生电容的存在使得在设计或选择驱动电路的时候要麻烦一些,但没有办法避免,后边再详细介绍。
在MOS管原理图上可以看到,漏极和源极之间有一个寄生二极管。
这个叫体二极管,在驱动感性负载(如马达),这个二极管很重要。
顺便说一句,体二极管只在单个的MOS管中存在,在集成电路芯片内部通常是没有的。
2,MOS管导通特性导通的意思是作为开关,相当于开关闭合。
NMOS的特性,Vgs大于一定的值就会导通,适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。
PMOS的特性,Vgs小于一定的值就会导通,适合用于源极接VCC时的情况(高端驱动)。
但是,虽然PMOS可以很方便地用作高端驱动,但由于导通电阻大,价格贵,替换种类少等原因,在高端驱动中,通常还是使用NMOS。
3,MOS开关管损失不管是NMOS还是PMOS,导通后都有导通电阻存在,这样电流就会在这个电阻上消耗能量,这部分消耗的能量叫做导通损耗。
一种功率MOSFET驱动电路 共26页PPT资料
15v
IC1D
C4 100 nF
15V Q6 ZVN2106
Q1 BUZ71 D3
1N4148
15V
IC1E
0
IC1F
C1 470pF
R1 560
D1 1N4148
R8
100
R3 47
15v
1 10 TURNS
2
4 20 TURNS
R5 5.6
Q3 BUZ71
Q4
D7 D5 15V 1N4148
C5 5n
15V
2019/8/5
15
增加功率比和占空比的驱动电路
提供最佳驱动波形 可传输任意占空比
的驱动信号 为MOSFET驱动提
供足够的能量
2019/8/5
16
仿真波形及分析
Q6栅极电压波形
2019/8/5
Q1栅极电压波形17
增加功率比和占空比的驱动电路
15v
IC1D
C4 100 nF
15V Q6 ZVN2106
动电路 • 总结与展望
2019/8/5
14
增加功率比和占空比的驱动电路
15v
IC1D
C4 100 nF
15V Q6 ZVN2106
Q1 BUZ71 D3
1N4148
15V
IC1E
0
IC1F
C1 470pF
R1 560
D1 1N4148
R8
100
R3 47
15v
1 10 TURNS
2
4 20 TURNS
Q1 BUZ71 D3
1N4148
15V
IC1E
0
IC1F
C1 470pF
重点讲解MOS管驱动电路详解
重点讲解MOS管驱动电路详解一、MOS管驱动电路综述在使用MOS管设计开关电源或者马达驱动电路的时候,大部分人都会考虑MOS的导通电阻,最大电压等,最大电流等,也有很多人仅仅考虑这些因素。
这样的电路也许是可以工作的,但并不是优秀的,作为正式的产品设计也是不允许的。
1、MOS管种类和结构MOSFET管是FET的一种(另一种是JFET),可以被制造成增强型或耗尽型,P沟道或N沟道共4种类型,但实际应用的只有增强型的N沟道MOS管和增强型的P沟道MOS管,所以通常提到NMOS,或者PMOS指的就是这两种。
至于为什么不使用耗尽型的MOS管,不建议刨根问底。
对于这两种增强型MOS管,比较常用的是NMOS。
原因是导通电阻小,且容易制造。
所以开关电源和马达驱动的应用中,一般都用NMOS。
下面的介绍中,也多以NMOS为主。
MOS管的三个管脚之间有寄生电容存在,这不是我们需要的,而是由于制造工艺限制产生的。
寄生电容的存在使得在设计或选择驱动电路的时候要麻烦一些,但没有办法避免,后边再详细介绍。
在MOS管原理图上可以看到,漏极和源极之间有一个寄生二极管。
这个叫体二极管,在驱动感性负载(如马达),这个二极管很重要。
顺便说一句,体二极管只在单个的MOS管中存在,在集成电路芯片内部通常是没有的。
2、MOS管导通特性导通的意思是作为开关,相当于开关闭合。
NMOS的特性,Vgs大于一定的值就会导通,适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。
PMOS的特性,Vgs小于一定的值就会导通,适合用于源极接VCC时的情况(高端驱动)。
但是,虽然PMOS可以很方便地用作高端驱动,但由于导通电阻大,价格贵,替换种类少等原因,在高端驱动中,通常还是使用NMOS。
3、MOS开关管损失不管是NMOS还是PMOS,导通后都有导通电阻存在,这样电流就会在这个电阻上消耗能量,这部分消耗的能量叫做导通损耗。
选择导通电阻小的MOS管会减小导通损耗。
MOS管驱动电路
MOS管驱动电路总结在使用MOS管设计开关电源或者马达驱动电路的时候,大部分人都会考虑MOS的导通电阻,最大电压等,最大电流等,也有很多人仅仅考虑这些因素。
这样的电路也许是可以工作的,但并不是优秀的,作为正式的产品设计也是不允许的。
下面是我对MOSFET及MOSFET驱动电路基础的一点总结,其中参考了一些资料,非全部原创。
包括MOS管的介绍,特性,驱动以及应用电路。
1、MOS管种类和结构MOSFET管是FET的一种(另一种是JFET),可以被制造成增强型或耗尽型,P沟道或N沟道共4种类型,但实际应用的只有增强型的N沟道MOS管和增强型的P沟道MOS管,所以通常提到NMOS,或者PMOS指的就是这两种。
至于为什么不使用耗尽型的MOS管,不建议刨根问底。
对于这两种增强型MOS管,比较常用的是NMOS。
原因是导通电阻小,且容易制造。
所以开关电源和马达驱动的应用中,一般都用NMOS。
下面的介绍中,也多以NMOS为主。
MOS管的三个管脚之间有寄生电容存在,这不是我们需要的,而是由于制造工艺限制产生的。
寄生电容的存在使得在设计或选择驱动电路的时候要麻烦一些,但没有办法避免,后边再详细介绍。
在MOS管原理图上可以看到,漏极和源极之间有一个寄生二极管。
这个叫体二极管,在驱动感性负载(如马达),这个二极管很重要。
顺便说一句,体二极管只在单个的MOS管中存在,在集成电路芯片内部通常是没有的。
2、MOS管导通特性导通的意思是作为开关,相当于开关闭合。
NMOS的特性,Vgs大于一定的值就会导通,适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。
PMOS的特性,Vgs小于一定的值就会导通,适合用于源极接VCC时的情况(高端驱动)。
但是,虽然PMOS可以很方便地用作高端驱动,但由于导通电阻大,价格贵,替换种类少等原因,在高端驱动中,通常还是使用NMOS。
3、MOS开关管损失不管是NMOS还是PMOS,导通后都有导通电阻存在,这样电流就会在这个电阻上消耗能量,这部分消耗的能量叫做导通损耗。
MOS管工作原理及其驱动电路
功率场效应晶体管MOSFET1.概述MOSFET的原意是:MOS(Metal Oxide Semiconductor金属氧化物半导体),FET(Field Effect Transistor场效应晶体管),即以金属层(M)的栅极隔着氧化层(O)利用电场的效应来控制半导体(S)的场效应晶体管。
功率场效应晶体管也分为结型和绝缘栅型,但通常主要指绝缘栅型中的MOS型(Metal Oxide Semiconductor FET),简称功率MOSFET(Power MOSFET)。
结型功率场效应晶体管一般称作静电感应晶体管(Static Induction Transistor——SIT)。
其特点是用栅极电压来控制漏极电流,驱动电路简单,需要的驱动功率小,开关速度快,工作频率高,热稳定性优于GTR,但其电流容量小,耐压低,一般只适用于功率不超过10kW的电力电子装置。
2.功率MOSFET的结构和工作原理功率MOSFET的种类:按导电沟道可分为P沟道和N沟道。
按栅极电压幅值可分为;耗尽型;当栅极电压为零时漏源极之间就存在导电沟道,增强型;对于N(P)沟道器件,栅极电压大于(小于)零时才存在导电沟道,功率MOSFET 主要是N沟道增强型。
2.1功率MOSFET的结构功率MOSFET的内部结构和电气符号如图1所示;其导通时只有一种极性的载流子(多子)参与导电,是单极型晶体管。
导电机理与小功率mos管相同,但结构上有较大区别,小功率MOS管是横向导电器件,功率MOSFET大都采用垂直导电结构,又称为VMOSFET(Vertical MOSFET),大大提高了MOSFET 器件的耐压和耐电流能力。
按垂直导电结构的差异,又分为利用V型槽实现垂直导电的VVMOSFET和具有垂直导电双扩散MOS结构的VDMOSFET(Vertical Double-diffused MOSFET),本文主要以VDMOS器件为例进行讨论。
MOSFET管驱动电路的设计
MOSFET管驱动电路的设计驱动电路的设计目标是提供足够的电压和电流给MOSFET的栅极,使其能够快速开关,并且保证可靠性和稳定性。
以下是一个典型的MOSFET驱动电路的设计步骤:1.选取适当的驱动电源:根据MOSFET的规格书,确定所需的驱动电压和电流。
选择一个能够提供足够电压和电流的电源。
2.添加驱动器:为了提供足够的电流给MOSFET的栅极,需要添加一个驱动器。
驱动器可以是单晶体管、场效应管或者运算放大器等。
选择适当的驱动器并配置合适的电阻和电容以确保稳定性。
驱动器应具有足够的增益和带宽以实现所需的开关速度。
3.添加隔离电路:为了避免MOSFET的开关特性对驱动器产生负面影响,需要在驱动器和MOSFET之间添加隔离电路。
隔离电路可以是光电耦合器、变压器等。
它们能够提供电气隔离并消除共模干扰。
4. 考虑反击电压:当MOSFET关闭时,由于电感元件的自感性,会产生一个反击电压。
该电压可能损坏驱动器和其他电路。
为了避免这种情况,可以添加一个反击二极管或者Zener二极管来保护电路。
5.添加保护电路:为了保护MOSFET不受过电压和过电流的损害,可以添加保护电路,如过压保护电路和过流保护电路。
这些保护电路可以使MOSFET在异常情况下自动关闭。
6.电路模拟和验证:设计完成后,通过电路模拟软件进行仿真验证以确保电路的性能和稳定性。
根据仿真结果调整电路参数直到满足设计要求。
7.PCB设计:根据电路设计结果进行PCB布局和布线。
要注意保持良好的地平面和电源平面,并分离驱动器和MOSFET的高电流回路和敏感信号线路。
8.测试和调试:制造和组装PCB后,进行测试和调试以验证电路的性能。
这包括检查驱动电源、驱动器输出和MOSFET的开关响应。
总之,MOSFET驱动电路的设计需要仔细考虑各种因素,包括驱动电源、驱动器的选择、隔离电路、反击电压和保护电路等。
通过合理的设计和仿真验证,可以实现可靠、稳定和高效的MOSFET驱动电路。
MOSFET的驱动技术详解
MOSFET的驱动技术详解simtriex/simplis仿真电路用软件MOSFET作为功率开关管,已经是是开关电源领域的绝对主力器件。
虽然MOSFET作为电压型驱动器件,其驱动表面上看来是非常简单,但是详细分析起来并不简单。
下面我会花一点时间,一点点来解析MOSFET的驱动技术,以及在不同的应用,应该采用什么样的驱动电路。
首先,来做一个实验,把一个MOSFET的G悬空,然后在DS上加电压,那么会出现什么情况呢?很多工程师都知道,MOS会导通甚至击穿。
这是为什么呢?我根本没有加驱动电压,MOS怎么会导通?用下面的图1,来做个仿真;去探测G极的电压,发现电压波形如图2所示。
图1 图2这种情况有什么危害呢?实际情况下,MOS肯定有驱动电路的么,要么导通,要么关掉。
问题就出在开机,或者关机的时候,最主要是开机的时候,此时你的驱动电路还没上电。
但是输入上电了,由于驱动电路没有工作,G级的电荷无法被释放,就容易导致MOS导通击穿。
那么怎么解决呢?在GS之间并一个电阻。
其仿真的结果如图4。
几乎为0V。
图3 图4什么叫驱动能力,很多PWM芯片,或者专门的驱动芯片都会说驱动能力,比如384X 的驱动能力为1A,其含义是什么呢?假如驱动是个理想脉冲源,那么其驱动能力就是无穷大,想提供多大电流就给多大。
但实际中,驱动是有内阻的,假设其内阻为10欧姆,在10V电压下,最多能提供的峰值电流就是1A,通常也认为其驱动能力为1A。
那什么叫驱动电阻呢,通常驱动器和MOS的G极之间,会串一个电阻,就如下图5的R3。
驱动电阻的作用,如果你的驱动走线很长,驱动电阻可以对走线电感和MOS结电容引起的震荡起阻尼作用。
但是通常,现在的PCB走线都很紧凑,走线电感非常小。
第二个,重要作用就是调解驱动器的驱动能力,调节开关速度。
当然只能降低驱动能力,而不能提高。
图5对上图进行仿真,R3分别取1欧姆,和100欧姆。
下图6是MOS的G极的电压波形上升沿。
MOSFET驱动电路的设计与仿真
MOSFET驱动电路的设计与仿真摘要:MOSFET(金属氧化物半导体场效应晶体管)作为一种常见的功率开关元件,广泛应用于电路的开关和驱动控制中。
本文将介绍MOSFET驱动电路的设计与仿真过程,包括驱动电路的选型、电路的设计和电路的性能分析等。
一、驱动电路的选型在选择驱动电路时,需要考虑以下几个因素:1. 驱动电路的电压要能满足MOSFET的驱动要求。
通常,MOSFET的门极电压(Vgs)需要在规定的范围内才能正常工作。
2.驱动电路的电流要能满足MOSFET的驱动要求。
MOSFET的门极电流(Ig)需要足够大才能迅速充放电。
3.驱动电路的速度要能满足应用场景的需求。
驱动电路的响应速度需要足够快以确保MOSFET的正常开关操作。
4.驱动电路的成本要能够接受。
驱动电路的成本包括电路的制作、元件的购买等。
二、电路的设计根据选型的结果,可以开始设计驱动电路。
以下是驱动电路设计的几个关键步骤:1.选择适合的驱动电源。
电源的选择需要根据电路的工作电压和电流要求来确定。
一般来说,可以选择开关电源或者稳压电源。
2.选择合适的驱动电路拓扑结构。
驱动电路常见的拓扑结构包括共射极、共集极和共基极。
选择适合的拓扑结构需要考虑MOSFET的特性,如集电极功率损耗、输出电压的放大倍数等。
3.选择合适的驱动电路元件。
驱动电路元件包括电阻、电容和三极管等。
选取合适的元件需要考虑电压和电流的要求、响应速度和成本等因素。
4.进行电路的原理图设计。
根据选取的驱动电源、拓扑结构和元件,绘制驱动电路的原理图。
5.进行电路的PCB布局设计。
根据原理图,将电路元件进行布局,保证电路的稳定性和可靠性。
三、电路的仿真在完成电路设计后,可以利用电路仿真软件进行电路的性能分析和验证。
通过仿真可以评估电路的各种性能参数,如频率响应、电压和电流波形、功率损耗等。
在进行仿真前,需要建立电路的仿真模型。
根据电路的原理图和元件参数,建立仿真模型。
利用仿真软件进行电路性能分析。
MOSFET管经典驱动电路设计大全
MOSFET管经典驱动电路设计大全1.简单的驱动电路最简单的MOSFET驱动电路是使用普通的NPN晶体管作为驱动器。
这种电路只需要一个晶体管和几个电阻。
晶体管的基极通过一个电阻连接到控制信号源,并且其发射极通过一个电阻连接到地。
MOSFET的栅极通过一个电阻与晶体管的集电极相连。
当驱动信号施加在基极时,晶体管将导通,从而允许电流流过栅极电阻,最终控制MOSFET的导通。
2.共射极驱动电路共射极驱动电路使用一个普通的NPN晶体管作为驱动器,并且具有共射极配置。
这种电路可以提供较高的驱动电流,并且对于驱动大功率的MOSFET特别有效。
MOSFET的栅极连接到驱动晶体管的集电极,并且通过一个电阻与源极相连。
此电路还可以通过添加一个二极管来保护MOSFET免受反向电压的损坏。
3.升压驱动电路升压驱动电路是一种通过升压来改善MOSFET开关速度和效率的驱动电路。
这种电路使用一个电感器、一个开关和一个脉冲宽度调制(PWM)控制器来提供短暂的高电压脉冲。
这种高电压脉冲可以快速地开启和关闭MOSFET,从而提高其开关速度和效率。
4.高低侧驱动电路高低侧驱动电路是一种使用驱动器来同时控制高侧和低侧MOSFET的开关的电路。
该电路利用一个半桥驱动器,包括两个晶体管和一个PWM控制器。
其中一个晶体管驱动高侧MOSFET,另一个晶体管驱动低侧MOSFET。
PWM控制器可以调整两个晶体管的开关频率和占空比,从而控制MOSFET 的导通和关断。
以上是一些常见的MOSFET管经典驱动电路设计。
每种电路都有其适用的场景和优缺点。
在设计时,需要根据具体应用的需求来选择合适的驱动电路,并确保合理的功率传输和电流控制。
mosfet低边驱动电路
MOSFET低边驱动电路1. 简介MOSFET(金属氧化物半导体场效应晶体管)是一种常见的功率开关元件,常用于电子设备中的驱动电路。
低边驱动电路是一种常见的MOSFET驱动电路,用于控制MOSFET的导通和截止。
本文将介绍MOSFET低边驱动电路的原理、设计方法和应用。
2. MOSFET驱动原理MOSFET是一种三端器件,包括源极(S)、栅极(G)和漏极(D)。
MOSFET的导通与栅极电压有关,当栅极电压高于一定阈值时,MOSFET导通;当栅极电压低于阈值时,MOSFET截止。
低边驱动电路的目的是将MOSFET的栅极电压控制在导通和截止之间。
一种常见的低边驱动电路如下图所示:该电路由一个NPN型晶体管(Q1)、一个反向极性二极管(D1)和一个电阻(R1)组成。
晶体管Q1的基极与输入信号相连,发射极与MOSFET的栅极相连,集电极通过电阻R1与正电源相连。
反向极性二极管D1的正极与MOSFET的源极相连,负极与MOSFET的漏极相连。
3. 工作原理当输入信号为低电平时,晶体管Q1截止,栅极电压为正电源电压,MOSFET导通。
当输入信号为高电平时,晶体管Q1导通,栅极电压为负电源电压,MOSFET截止。
当MOSFET导通时,负载电路与地相连,电流通过负载。
当MOSFET截止时,负载电路断开,电流不流过负载。
通过控制输入信号的高低电平,可以实现对MOSFET的导通和截止控制,从而实现对负载电路的开关控制。
4. 设计方法设计MOSFET低边驱动电路时,需要确定合适的元件参数,以保证电路的正常工作。
4.1 选择晶体管选择晶体管时,需要考虑其最大电流和最大功率等参数。
晶体管的最大电流应大于负载电路的最大工作电流,以确保晶体管能够正常工作。
晶体管的最大功率应大于负载电路的最大功率,以避免过载损坏晶体管。
4.2 确定电阻值电阻R1的值应根据负载电路的特性和MOSFET的门电容进行选择。
门电容是MOSFET栅极和源极之间的电容,其充电和放电时间会影响MOSFET的导通和截止速度。
MOSFET及MOSFET驱动电路总结
MOSFET及MOSFET驱动电路总结在使用MOS管设计开关电源或者马达驱动电路的时候,大部分人都会考虑MOS的导通电阻,最大电压等,最大电流等,也有很多人仅仅考虑这些因素。
这样的电路也许是可以工作的,但并不是优秀的,作为正式的产品设计也是不允许的。
下面是我对MOSFET及MOSFET驱动电路基础的一点总结,其中参考了一些资料,非全部原创。
包括MOS管的介绍,特性,驱动以及应用电路。
1、MOS管种类和结构MOSFET管是FET的一种(另一种是JFET),可以被制造成增强型或耗尽型,P沟道或N沟道共4种类型,但实际应用的只有增强型的N沟道MOS管和增强型的P沟道MOS管,所以通常提到NMOS,或者PMOS指的就是这两种。
右图是这两种MOS管的符号。
至于为什么不使用耗尽型的MOS管,不建议刨根问底。
对于这两种增强型MOS管,比较常用的是NMOS。
原因是导通电阻小且容易制造。
所以开关电源和马达驱动的应用中,一般都用NMOS。
下面的介绍中,也多以NMOS为主。
在MOS管原理图上可以看到,漏极和源极之间有一个寄生二极管。
这个叫体二极管,在驱动感性负载(如马达),这个二极管很重要。
顺便说一句,体二极管只在单个的MOS管中存在,在集成电路芯片内部通常是没有的。
下图是MOS管的构造图,通常的原理图中都画成右图所示的样子。
(栅极保护用二极管有时不画)MOS管的三个管脚之间有寄生电容存在,如右图所示。
这不是我们需要的,而是由于制造工艺限制产生的。
寄生电容的存在使得在设计或选择驱动电路的时候要麻烦一些,但没有办法避免,在MOS管的驱动电路设计时再详细介绍。
2、MOS管导通特性导通的意思是作为开关,相当于开关闭合。
NMOS的特性,Vgs大于一定的值就会导通,适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。
PMOS的特性,Vgs小于一定的值就会导通,使用与源极接VCC时的情况(高端驱动)。
但是,虽然PMOS可以很方便地用作高端驱动,但由于导通电阻大,价格贵,替换种类少等原因,在高端驱动中,通常还是使用NMOS。
详细讲解MOSFET管驱动电路
For personal use only in study and research; not for commercial use详细讲解MOSFET管驱动电路在使用MOS管设计开关电源或者马达驱动电路的时候,大部分人都会考虑MOS的导通电阻,最大电压等,最大电流等,也有很多人仅仅考虑这些因素。
这样的电路也许是可以工作的,但并不是优秀的,作为正式的产品设计也是不允许的。
下面是我对MOSFET及MOSFET驱动电路基础的一点总结,其中参考了一些资料,非全部原创。
包括MOS管的介绍,特性,驱动以及应用电路。
1,MOS管种类和结构MOSFET管是FET的一种(另一种是JFET),可以被制造成增强型或耗尽型,P沟道或N 沟道共4种类型,但实际应用的只有增强型的N沟道MOS管和增强型的P沟道MOS管,所以通常提到NMOS,或者PMOS指的就是这两种。
至于为什么不使用耗尽型的MOS管,不建议刨根问底。
对于这两种增强型MOS管,比较常用的是NMOS。
原因是导通电阻小,且容易制造。
所以开关电源和马达驱动的应用中,一般都用NMOS。
下面的介绍中,也多以NMOS为主。
MOS管的三个管脚之间有寄生电容存在,这不是我们需要的,而是由于制造工艺限制产生的。
寄生电容的存在使得在设计或选择驱动电路的时候要麻烦一些,但没有办法避免,后边再详细介绍。
在MOS管原理图上可以看到,漏极和源极之间有一个寄生二极管。
这个叫体二极管,在驱动感性负载(如马达),这个二极管很重要。
顺便说一句,体二极管只在单个的MOS管中存在,在集成电路芯片内部通常是没有的。
2,MOS管导通特性导通的意思是作为开关,相当于开关闭合。
NMOS的特性,Vgs大于一定的值就会导通,适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。
PMOS的特性,Vgs小于一定的值就会导通,适合用于源极接VCC时的情况(高端驱动)。
但是,虽然PMOS可以很方便地用作高端驱动,但由于导通电阻大,价格贵,替换种类少等原因,在高端驱动中,通常还是使用NMOS。
mosfet推挽电路原理
mosfet推挽电路原理
MOSFET(金属氧化物半导体场效应晶体管)推挽电路是一种常用的功率放大电路,用于驱动大功率负载。
它由一对互补的MOSFET晶体管组成,一个用于驱动正半周,另一个用于驱
动负半周。
推挽电路的原理如下:
1. 两个MOSFET晶体管:一个是N沟道MOSFET(NMOS),另一个是P沟道MOSFET(PMOS)。
NMOS用于驱动正半周,PMOS用于驱动负半周。
2. 输入信号:输入信号通过信号处理电路提供给推挽电路的输入端。
输入信号可以是正弦波、方波等。
3. 正半周:当输入信号为正半周时,NMOS导通,而PMOS
截止。
这导致电荷从电源流向负载,从而产生正半周的输出信号。
4. 负半周:当输入信号为负半周时,NMOS截止,而PMOS
导通。
这导致电荷从负载流向地,从而产生负半周的输出信号。
5. 输出信号:推挽电路的输出信号是通过两个晶体管的交替导通和截止来产生的,所以输出信号是包含正半周和负半周的。
6.功率放大:推挽电路提供了对负载的双向驱动,可以实现大
功率的放大。
同时,由于晶体管的开关特性,可以实现高效的
功率转换。
总之,推挽电路是通过两个互补的MOSFET晶体管的交替开关来实现对负载的驱动和放大,从而实现信号的放大和功率转换。
一种分立mosfet构成的半桥驱动电路
一种分立mosfet构成的半桥驱动电路
一种分立MOSFET构成的半桥驱动电路如下所示:
在这个电路中,上管Q1和下管Q2组成了一个半桥结构。
Q1和Q2是N沟道MOSFET管,R1和R2是电流限制电阻,用于限制MOSFET的驱动电流。
D1和D2是反并联的二极管,用于保护上下管以防止反向电压产生。
C1和C2是输出电容,用于平滑输出电压。
该电路的工作原理如下:
1. 开启上管Q1,关闭下管Q2。
当输入信号为高电平时,通过驱动电路将高电平信号传递给上管Q1的门极,使其导通。
上管Q1导通后,输出电压为高电平,从而驱动负载。
2. 关闭上管Q1,开启下管Q2。
当输入信号为低电平时,通过驱动电路将低电平信号传递给下管Q2的门极,使其导通。
下管Q2导通后,输出电压为低电平,从而驱动负载。
这样,通过控制上管和下管的开关状态,可以实现对输出电压的控制和驱动负载的方向控制。
需要注意的是,在实际应用中,还需要考虑与驱动电路相关的电源、保护电路等其他组成部分,以提高电路的稳定性和安全性。
mosfet外围驱动电路器件的解释
mosfet外围驱动电路器件的解释MOSFET外围驱动电路器件解释:
MOSFET外围驱动电路器件是一种用于驱动金属氧化物半导体场效
应晶体管(MOSFET)的电路器件。
MOSFET是一种常见的半导体器件,广泛应用于电子设备中的功率放大、开关和调节电路中。
MOSFET外围驱动电路器件的主要功能是将输入信号转换为适当的
电压和电流,以控制MOSFET的导通和截止。
它通常由多个部分组成,包括信号源、电流源、输入电阻和电容。
信号源是驱动电路器件的输入端,通常由信号发生器或其他电子设
备提供电信号输入。
电流源是用于产生适当的电流,以确保MOSFET
在工作范围内稳定可靠地工作。
输入电阻根据信号源的输出特性和MOSFET的输入阻抗匹配,以确保输入信号能够有效驱动MOSFET。
电容则用于提供对输入信号的滤波和储存。
MOSFET外围驱动电路器件的工作原理是将输入信号通过合适的电
路组成将其转换为适当的电压和电流,以满足MOSFET的工作要求。
通过输入信号的变化,驱动电路器件可以控制MOSFET的导通和截止,从而实现电路的开关和调节功能。
MOSFET外围驱动电路器件是一种用于驱动MOSFET的电路器件,它能够将输入信号转换为适当的电压和电流,以控制MOSFET的工作
状态。
它在电子设备中起着重要作用,广泛应用于功率放大、开关和
调节电路中。
CMOS驱动.
MOS管驱动电路综述分类:电源技术类文章在使用MOS管设计开关电源或者马达驱动电路的时候,大部分人都会考虑MOS的导通电阻,最大电压等,最大电流等,也有很多人仅仅考虑这些因素.这样的电路也许是可以工作的,但并不是优秀的,作为正式的产品设计也是不允许的.下面是我对MOSFET及MOSFET驱动电路基础的一点总结,其中参考了一些资料,非全部原创.包括MOS管的介绍,特性,驱动以及应用电路.1,MOS管种类和结构MOSFET管是FET的一种(另一种是JFET),可以被制造成增强型或耗尽型,P 沟道或N沟道共4种类型,但实际应用的只有增强型的N沟道MOS管和增强型的P沟道MOS管,所以通常提到NMOS,或者PMOS指的就是这两种.至于为什么不使用耗尽型的MOS管,不建议刨根问底.对于这两种增强型MOS管,比较常用的是NMOS.原因是导通电阻小,且容易制造.所以开关电源和马达驱动的应用中,一般都用NMOS.下面的介绍中,也多以NMOS为主.MOS管的三个管脚之间有寄生电容存在,这不是我们需要的,而是由于制造工艺限制产生的.寄生电容的存在使得在设计或选择驱动电路的时候要麻烦一些,但没有办法避免,后边再详细介绍.在MOS管原理图上可以看到,漏极和源极之间有一个寄生二极管.这个叫体二极管,在驱动感性负载(如马达),这个二极管很重要.顺便说一句,体二极管只在单个的MOS管中存在,在集成电路芯片内部通常是没有的.2,MOS管导通特性导通的意思是作为开关,相当于开关闭合.NMOS的特性,Vgs大于一定的值就会导通,适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了.PMOS的特性,Vgs小于一定的值就会导通,适合用于源极接VCC时的情况(高端驱动).但是,虽然PMOS可以很方便地用作高端驱动,但由于导通电阻大,价格贵,替换种类少等原因,在高端驱动中,通常还是使用NMOS.3,MOS开关管损失不管是NMOS还是PMOS,导通后都有导通电阻存在,这样电流就会在这个电阻上消耗能量,这部分消耗的能量叫做导通损耗.选择导通电阻小的MOS管会减小导通损耗.现在的小功率MOS管导通电阻一般在几十毫欧左右,几毫欧的也有.MOS在导通和截止的时候,一定不是在瞬间完成的.MOS两端的电压有一个下降的过程,流过的电流有一个上升的过程,在这段时间内,MOS管的损失是电压和电流的乘积,叫做开关损失.通常开关损失比导通损失大得多,而且开关频率越快,损失也越大.导通瞬间电压和电流的乘积很大,造成的损失也就很大.缩短开关时间,可以减小每次导通时的损失;降低开关频率,可以减小单位时间内的开关次数.这两种办法都可以减小开关损失.4,MOS管驱动跟双极性晶体管相比,一般认为使MOS管导通不需要电流,只要GS电压高于一定的值,就可以了.这个很容易做到,但是,我们还需要速度.在MOS管的结构中可以看到,在GS,GD之间存在寄生电容,而MOS管的驱动,实际上就是对电容的充放电.对电容的充电需要一个电流,因为对电容充电瞬间可以把电容看成短路,所以瞬间电流会比较大.选择/设计MOS管驱动时第一要注意的是可提供瞬间短路电流的大小.第二注意的是,普遍用于高端驱动的NMOS,导通时需要是栅极电压大于源极电压.而高端驱动的MOS管导通时源极电压与漏极电压(VCC)相同,所以这时栅极电压要比VCC大4V或10V.如果在同一个系统里,要得到比VCC大的电压,就要专门的升压电路了.很多马达驱动器都集成了电荷泵,要注意的是应该选择合适的外接电容,以得到足够的短路电流去驱动MOS管.上边说的4V或10V是常用的MOS管的导通电压,设计时当然需要有一定的余量.而且电压越高,导通速度越快,导通电阻也越小.现在也有导通电压更小的MOS管用在不同的领域里,但在12V汽车电子系统里,一般4V导通就够用了.MOS管的驱动电路及其损失,可以参考Microchip公司的AN799 Matching MOSFET Drivers to MOSFETs.讲述得很详细,所以不打算多写了.5,MOS管应用电路MOS管最显著的特性是开关特性好,所以被广泛应用在需要电子开关的电路中,常见的如开关电源和马达驱动,也有照明调光.现在的MOS驱动,有几个特别的需求,1,低压应用当使用5V电源,这时候如果使用传统的图腾柱结构,由于三极管的be有0.7V左右的压降,导致实际最终加在gate上的电压只有4.3V.这时候,我们选用标称gate电压4.5V的MOS管就存在一定的风险.同样的问题也发生在使用3V或者其他低压电源的场合.2,宽电压应用输入电压并不是一个固定值,它会随着时间或者其他因素而变动.这个变动导致PWM电路提供给MOS管的驱动电压是不稳定的.为了让MOS管在高gate电压下安全,很多MOS管内置了稳压管强行限制gate电压的幅值.在这种情况下,当提供的驱动电压超过稳压管的电压,就会引起较大的静态功耗.同时,如果简单的用电阻分压的原理降低gate电压,就会出现输入电压比较高的时候,MOS管工作良好,而输入电压降低的时候gate电压不足,引起导通不够彻底,从而增加功耗.3,双电压应用在一些控制电路中,逻辑部分使用典型的5V或者3.3V数字电压,而功率部分使用12V甚至更高的电压.两个电压采用共地方式连接.这就提出一个要求,需要使用一个电路,让低压侧能够有效的控制高压侧的MOS 管,同时高压侧的MOS管也同样会面对1和2中提到的问题.在这三种情况下,图腾柱结构无法满足输出要求,而很多现成的MOS驱动IC,似乎也没有包含gate电压限制的结构.于是我设计了一个相对通用的电路来满足这三种需求.电路图如下:图1 用于NMOS的驱动电路图2 用于PMOS的驱动电路这里我只针对NMOS驱动电路做一个简单分析:Vl和Vh分别是低端和高端的电源,两个电压可以是相同的,但是Vl不应该超过Vh.Q1和Q2组成了一个反置的图腾柱,用来实现隔离,同时确保两只驱动管Q3和Q4不会同时导通.R2和R3提供了PWM电压基准,通过改变这个基准,可以让电路工作在PWM信号波形比较陡直的位置.Q3和Q4用来提供驱动电流,由于导通的时候,Q3和Q4相对Vh和GND最低都只有一个Vce的压降,这个压降通常只有0.3V左右,大大低于0.7V的Vce.R5和R6是反馈电阻,用于对gate电压进行采样,采样后的电压通过Q5对Q1和Q2的基极产生一个强烈的负反馈,从而把gate电压限制在一个有限的数值.这个数值可以通过R5和R6来调节.最后,R1提供了对Q3和Q4的基极电流限制,R4提供了对MOS管的gate电流限制,也就是Q3和Q4的Ice的限制.必要的时候可以在R4上面并联加速电容.这个电路提供了如下的特性:1,用低端电压和PWM驱动高端MOS管.2,用小幅度的PWM信号驱动高gate电压需求的MOS管.3,gate电压的峰值限制4,输入和输出的电流限制5,通过使用合适的电阻,可以达到很低的功耗.6,PWM信号反相.NMOS并不需要这个特性,可以通过前置一个反相器来解决.在设计便携式设备和无线产品时,提高产品性能、延长电池工作时间是设计人员需要面对的两个问题.DC-DC转换器具有效率高、输出电流大、静态电流小等优点,非常适用于为便携式设备供电.目前DC-DC转换器设计技术发展主要趋势有:(1)高频化技术:随着开关频率的提高,开关变换器的体积也随之减小,功率密度也得到大幅提升,动态响应得到改善.小功率DC-DC转换器的开关频率将上升到兆赫级.(2)低输出电压技术:随着半导体制造技术的不断发展,微处理器和便携式电子设备的工作电压越来越低,这就要求未来的DC-DC变换器能够提供低输出电压以适应微处理器和便携式电子设备的要求.这些技术的发展对电源芯片电路的设计提出了更高的要求.首先,随着开关频率的不断提高,对于开关元件的性能提出了很高的要求,同时必须具有相应的开关元件驱动电路以保证开关元件在高达兆赫级的开关频率下正常工作.其次,对于电池供电的便携式电子设备来说,电路的工作电压低(以锂电池为例,工作电压2.5~3.6V),因此,电源芯片的工作电压较低.MOS管具有很低的导通电阻,消耗能量较低,在目前流行的高效DC-DC芯片中多采用MOS管作为功率开关.但是由于MOS管的寄生电容大,一般情况下NMOS开关管的栅极电容高达几十皮法.这对于设计高工作频率DC-DC转换器开关管驱动电路的设计提出了更高的要求.在低电压ULSI设计中有多种CMOS、BiCMOS采用自举升压结构的逻辑电路和作为大容性负载的驱动电路.这些电路能够在低于1V电压供电条件下正常工作,并且能够在负载电容1~2pF的条件下工作频率能够达到几十兆甚至上百兆赫兹.本文正是采用了自举升压电路,设计了一种具有大负载电容驱动能力的,适合于低电压、高开关频率升压型DC-DC转换器的驱动电路.电路基于Samsung AHP615 BiCMOS工艺设计并经过Hspice仿真验证,在供电电压1.5V ,负载电容为60pF时,工作频率能够达到5MHz以上.自举升压电路自举升压电路的原理图如图1所示.所谓的自举升压原理就是,在输入端IN输入一个方波信号,利用电容Cboot将A点电压抬升至高于VDD的电平,这样就可以在B端输出一个与输入信号反相,且高电平高于VDD的方波信号.具体工作原理如下.当VIN为高电平时,NMOS管N1导通,PMOS管P1截止,C点电位为低电平.同时N2导通,P2的栅极电位为低电平,则P2导通.这就使得此时A点电位约为VDD,电容Cboot两端电压UC≈VDD.由于N3导通,P4截止,所以B点的电位为低电平.这段时间称为预充电周期.当VIN变为低电平时,NMOS管N1截止,PMOS管P1导通,C点电位为高电平,约为VDD.同时N2、N3截止,P3导通.这使得P2的栅极电位升高,P2截止.此时A点电位等于C点电位加上电容Cboot两端电压,约为2VDD.而且P4导通,因此B点输出高电平,且高于VDD.这段时间称为自举升压周期.实际上,B点电位与负载电容和电容Cboot的大小有关,可以根据设计需要调整.具体关系将在介绍电路具体设计时详细讨论.在图2中给出了输入端IN电位与A、B两点电位关系的示意图.驱动电路结构图3中给出了驱动电路的电路图.驱动电路采用Totem输出结构设计,上拉驱动管为NMOS管N4、晶体管Q1和PMOS管P5.下拉驱动管为NMOS管N5.图中CL为负载电容,Cpar为B点的寄生电容.虚线框内的电路为自举升压电路.本驱动电路的设计思想是,利用自举升压结构将上拉驱动管N4的栅极(B点)电位抬升,使得UB>VDD+VTH ,则NMOS管N4工作在线性区,使得VDSN4 大大减小,最终可以实现驱动输出高电平达到VDD.而在输出低电平时,下拉驱动管本身就工作在线性区,可以保证输出低电平位GND.因此无需增加自举电路也能达到设计要求.考虑到此驱动电路应用于升压型DC-DC转换器的开关管驱动,负载电容CL很大,一般能达到几十皮法,还需要进一步增加输出电流能力,因此增加了晶体管Q1作为上拉驱动管.这样在输入端由高电平变为低电平时,Q1导通,由N4、Q1同时提供电流,OUT端电位迅速上升,当OUT端电位上升到VDD-VBE时,Q1截止,N4继续提供电流对负载电容充电,直到OUT端电压达到VDD.在OUT端为高电平期间,A点电位会由于电容Cboot 上的电荷泄漏等原因而下降.这会使得B点电位下降,N4的导通性下降.同时由于同样的原因,OUT端电位也会有所下降,使输出高电平不能保持在VDD.为了防止这种现象的出现,又增加了PMOS管P5作为上拉驱动管,用来补充OUT端CL的泄漏电荷,维持OUT端在整个导通周期内为高电平.驱动电路的传输特性瞬态响应在图4中给出.其中(a)为上升沿瞬态响应,(b)为下降沿瞬态响应.从图4中可以看出,驱动电路上升沿明显分为了三个部分,分别对应三个上拉驱动管起主导作用的时期.1阶段为Q1、N4共同作用,输出电压迅速抬升,2阶段为N4起主导作,使输出电平达到VDD,3阶段为P5起主导作用,维持输出高电平为VDD.而且还可以缩短上升时间,下降时间满足工作频率在兆赫兹级以上的要求.需要注意的问题及仿真结果电容Cboot的大小的确定Cboot的最小值可以按照以下方法确定.在预充电周期内,电容Cboot 上的电荷为VDDCboot .在A点的寄生电容(计为CA)上的电荷为VDDCA.因此在预充电周期内,A点的总电荷为Q_{A1}=V_{DD}C_{boot}+V_{DD}C_{A} (1)B点电位为GND,因此在B点的寄生电容Cpar上的电荷为0.在自举升压周期,为了使OUT端电压达到VDD,B点电位最低为VB=VDD+Vthn.因此在B点的寄生电容Cpar上的电荷为Q_{B}=(V_{DD}+V_{thn})Cpar (2)忽略MOS管P4源漏两端压降,此时Cboot上的电荷为VthnCboot ,A点寄生电容CA的电荷为(VDD+Vthn)CA.A点的总电荷为QA2=V_{thn}C_{BOOT}+(V_{DD}+V_{thn})C_{A} (3)同时根据电荷守恒又有Q_{B}=Q_{A}-Q_{A2} (4)综合式(1)~(4)可得C_{boot}=\frac{V_{DD}+V_{thn}}{v_{DD}-v_{thn}}Cpar+\frac{v_{thn}}{v_{ DD}-v_{thn}}C_{A}=\frac{V_{B}}{v_{DD}-v_{thn}}Cpar+\frac{V_{thn}}{v_{ DD}-v_{thn}}C_{A} (5)从式(5)中可以看出,Cboot随输入电压变小而变大,并且随B点电压VB变大而变大.而B点电压直接影响N4的导通电阻,也就影响驱动电路的上升时间.因此在实际设计时,Cboot的取值要大于式(5)的计算结果,这样可以提高B点电压,降低N4导通电阻,减小驱动电路的上升时间.P2、P4的尺寸问题将公式(5)重新整理后得:V_{B}=({V_{DD}-V_{thn})\frac{C_{boot}}{Cpar}-V_{thn}\frac{C_{A}}{Cpar} (6)从式(6)中可以看出在自举升压周期内, A、B两点的寄生电容使得B点电位降低.在实际设计时为了得到合适的B点电位,除了增加Cboot大小外,要尽量减小A、B两点的寄生电容. 在设计时,预充电PMOS管P2的尺寸尽可能的取小,以减小寄生电容CA.而对于B点的寄生电容Cpar来说,主要是上拉驱动管N4的栅极寄生电容,MOS管P4、N3的源漏极寄生电容只占一小部分.我们在前面的分析中忽略了P4的源漏电压,因此设计时就要尽量的加大P4的宽长比,使其在自举升压周期内的源漏电压很小可以忽略.但是P4的尺寸以不能太大,要保证P4的源极寄生电容远远小于上拉驱动管N4的栅极寄生电容.阱电位问题如图3所示,PMOS器件P2、P3、P4的N-well连接到了自举升压节点A上.这样做的目的是,在自举升压周期内,防止他们的源/漏--阱结导通.而且这还可以防止在源/漏--阱正偏时产生由寄生SRC引起的闩锁现象.上拉驱动管N4的阱偏置电位要接到它的源极,最好不要直接接地.这样做的目的是消除衬底偏置效应对N4的影响.Hspice仿真验证结果驱动电路基于Samsung AHP615 BiCMOS工艺设计并经过Hspice仿真验证.在表1中给出了电路在不同工作电压、不同负载条件下的上升时间tr和下降时间tf 的仿真结果.在图5中给了电路工作在输入电压1.5V、工作频率为5MHz、负载电容60pF条件下的输出波形.结合表1和图5可以看出,此驱动电路能够在工作电压为1.5V,工作频率为5MHz,并且负载电容高达60pF的条件下正常工作.它可以应用于低电压、高工作频率的DC-DC转换器中作为开关管的驱动电路.结论本文采用自举升压电路,设计了一种BiCMOS Totem结构的驱动电路.该电路基于Samsung AHP615 BiCMOS工艺设计,可在1.5V电压供电条件下正常工作,而且在负载电容为60pF的条件下,工作频率可达5MHz以上.。
功率MOSFET驱动电路
功率MOSFET驱动电路
功率MOSFET是电压型驱动器件,没有少数载流子的存贮效应,输入阻抗高,因而开关速度可以很高,驱动功率小,电路简单。
但功率MOSFET的极间电容较大,输入电容CISS、输出电容COSS和反馈电容CRSS与极间电容的关系可表述为:
功率MOSFET的栅极输入端相当于一个容性网络,它的工作速度与驱动源内阻抗有关。
由于CISS的存在,静态时栅极驱动电流几乎为零,但在开通和关断动态过程中,仍需要一定的驱动电流。
假定开关管饱和导通需要的栅极电压值为VGS,开关管的开通时间TON包括开通延迟时间TD和上升时间TR两部分。
开关管关断过程中,CISS通过ROFF放电,COSS由RL充电,COSS较大,VDS (T)上升较慢,随着VDS(T)上升较慢,随着VDS(T)的升高COSS迅速减小至接近于零时,VDS(T)再迅速上升。
根据以上对功率MOSFET特性的分析,其驱动通常要求:触发脉冲要具有足够快的上升和下降速度;②开通时以低电阻力栅极电容充电,关断时为栅极提供低电阻放电回路,以提高功率MOSFET的开关速度;③为了使功率MOSFET可靠触发导通,触发脉冲电压应高于管子的开启电压,为了防止误导通,在其截止时应提供负的栅源电压;④功率开关管开关时所需驱动电流为栅极电容的充放电电流,功率管极间电容越大,所需电流越大,即带负载能力越大。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
详细讲解MOSFET管驱动电路在使用MOS管设计开关电源或者马达驱动电路的时候,大部分人都会考虑MOS的导通电阻,最大电压等,最大电流等,也有很多人仅仅考虑这些因素。
这样的电路也许是可以工作的,但并不是优秀的,作为正式的产品设计也是不允许的。
下面是我对MOSFET及MOSFET驱动电路基础的一点总结,其中参考了一些资料,非全部原创。
包括MOS管的介绍,特性,驱动以及应用电路。
1,MOS管种类和结构MOSFET管是FET的一种(另一种是JFET),可以被制造成增强型或耗尽型,P沟道或N 沟道共4种类型,但实际应用的只有增强型的N沟道MOS管和增强型的P沟道MOS管,所以通常提到NMOS,或者PMOS指的就是这两种。
至于为什么不使用耗尽型的MOS管,不建议刨根问底。
对于这两种增强型MOS管,比较常用的是NMOS。
原因是导通电阻小,且容易制造。
所以开关电源和马达驱动的应用中,一般都用NMOS。
下面的介绍中,也多以NMOS为主。
MOS管的三个管脚之间有寄生电容存在,这不是我们需要的,而是由于制造工艺限制产生的。
寄生电容的存在使得在设计或选择驱动电路的时候要麻烦一些,但没有办法避免,后边再详细介绍。
在MOS管原理图上可以看到,漏极和源极之间有一个寄生二极管。
这个叫体二极管,在驱动感性负载(如马达),这个二极管很重要。
顺便说一句,体二极管只在单个的MOS管中存在,在集成电路芯片内部通常是没有的。
2,MOS管导通特性导通的意思是作为开关,相当于开关闭合。
NMOS的特性,Vgs大于一定的值就会导通,适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。
PMOS的特性,Vgs小于一定的值就会导通,适合用于源极接VCC时的情况(高端驱动)。
但是,虽然PMOS可以很方便地用作高端驱动,但由于导通电阻大,价格贵,替换种类少等原因,在高端驱动中,通常还是使用NMOS。
3,MOS开关管损失不管是NMOS还是PMOS,导通后都有导通电阻存在,这样电流就会在这个电阻上消耗能量,这部分消耗的能量叫做导通损耗。
选择导通电阻小的MOS管会减小导通损耗。
现在的小功率MOS管导通电阻一般在几十毫欧左右,几毫欧的也有。
MOS在导通和截止的时候,一定不是在瞬间完成的。
MOS两端的电压有一个下降的过程,流过的电流有一个上升的过程,在这段时间内,MOS管的损失是电压和电流的乘积,叫做开关损失。
通常开关损失比导通损失大得多,而且开关频率越快,损失也越大。
导通瞬间电压和电流的乘积很大,造成的损失也就很大。
缩短开关时间,可以减小每次导通时的损失;降低开关频率,可以减小单位时间内的开关次数。
这两种办法都可以减小开关损失。
4,MOS管驱动跟双极性晶体管相比,一般认为使MOS管导通不需要电流,只要GS电压高于一定的值,就可以了。
这个很容易做到,但是,我们还需要速度。
在MOS管的结构中可以看到,在GS,GD之间存在寄生电容,而MOS管的驱动,实际上就是对电容的充放电。
对电容的充电需要一个电流,因为对电容充电瞬间可以把电容看成短路,所以瞬间电流会比较大。
选择/设计MOS管驱动时第一要注意的是可提供瞬间短路电流的大小。
第二注意的是,普遍用于高端驱动的NMOS,导通时需要是栅极电压大于源极电压。
而高端驱动的MOS管导通时源极电压与漏极电压(VCC)相同,所以这时栅极电压要比VCC 大4V或10V。
如果在同一个系统里,要得到比VCC大的电压,就要专门的升压电路了。
很多马达驱动器都集成了电荷泵,要注意的是应该选择合适的外接电容,以得到足够的短路电流去驱动MOS管。
上边说的4V或10V是常用的MOS管的导通电压,设计时当然需要有一定的余量。
而且电压越高,导通速度越快,导通电阻也越小。
现在也有导通电压更小的MOS管用在不同的领域里,但在12V汽车电子系统里,一般4V导通就够用了。
MOS管的驱动电路及其损失,可以参考Microchip公司的AN799 Matching MOSFET Drivers to MOSFET s。
讲述得很详细,所以不打算多写了。
5,MOS管应用电路MOS管最显著的特性是开关特性好,所以被广泛应用在需要电子开关的电路中,常见的如开关电源和马达驱动,也有照明调光。
现在的MOS驱动,有几个特别的需求,1,低压应用当使用5V电源,这时候如果使用传统的图腾柱结构,由于三极管的be有0.7V左右的压降,导致实际最终加在gate上的电压只有4.3V。
这时候,我们选用标称gate电压4.5V 的MOS管就存在一定的风险。
同样的问题也发生在使用3V或者其他低压电源的场合。
2,宽电压应用输入电压并不是一个固定值,它会随着时间或者其他因素而变动。
这个变动导致PWM电路提供给MOS管的驱动电压是不稳定的。
为了让MOS管在高gate电压下安全,很多MOS管内置了稳压管强行限制gate电压的幅值。
在这种情况下,当提供的驱动电压超过稳压管的电压,就会引起较大的静态功耗。
同时,如果简单的用电阻分压的原理降低gate电压,就会出现输入电压比较高的时候,MOS管工作良好,而输入电压降低的时候gate电压不足,引起导通不够彻底,从而增加功耗。
3,双电压应用在一些控制电路中,逻辑部分使用典型的5V或者3.3V数字电压,而功率部分使用12V 甚至更高的电压。
两个电压采用共地方式连接。
这就提出一个要求,需要使用一个电路,让低压侧能够有效的控制高压侧的MOS管,同时高压侧的MOS管也同样会面对1和2中提到的问题。
在这三种情况下,图腾柱结构无法满足输出要求,而很多现成的MOS驱动IC,似乎也没有包含gate电压限制的结构。
于是我设计了一个相对通用的电路来满足这三种需求。
电路图如下:图1 用于NMOS的驱动电路图2 用于PMOS的驱动电路这里我只针对NMOS驱动电路做一个简单分析:Vl和Vh分别是低端和高端的电源,两个电压可以是相同的,但是Vl不应该超过Vh。
Q1和Q2组成了一个反置的图腾柱,用来实现隔离,同时确保两只驱动管Q3和Q4不会同时导通。
R2和R3提供了aPWM电压基准,通过改变这个基准,可以让电路工作在PWM信号波形比较陡直的位置。
Q3和Q4用来提供驱动电流,由于导通的时候,Q3和Q4相对Vh和GND最低都只有一个Vce的压降,这个压降通常只有0.3V左右,大大低于0.7V的Vce。
R5和R6是反馈电阻,用于对gate电压进行采样,采样后的电压通过Q5对Q1和Q2的基极产生一个强烈的负反馈,从而把gate电压限制在一个有限的数值。
这个数值可以通过R5和R6来调节。
最后,R1提供了对Q3和Q4的基极电流限制,R4提供了对MOS管的gate电流限制,也就是Q3和Q4的Ice的限制。
必要的时候可以在R4上面并联加速电容。
这个电路提供了如下的特性:1,用低端电压和PWM驱动高端MOS管。
2,用小幅度的PWM信号驱动高gate电压需求的MOS管。
3,gate电压的峰值限制4,输入和输出的电流限制5,通过使用合适的电阻,可以达到很低的功耗。
6,PWM信号反相。
NMOS并不需要这个特性,可以通过前置一个反相器来解决。
在设计便携式设备和无线产品时,提高产品性能、延长电池工作时间是设计人员需要面对的两个问题。
DC-DC转换器具有效率高、输出电流大、静态电流小等优点,非常适用于为便携式设备供电。
目前DC-DC转换器设计技术发展主要趋势有:(1)高频化技术:随着开关频率的提高,开关变换器的体积也随之减小,功率密度也得到大幅提升,动态响应得到改善。
小功率DC-DC转换器的开关频率将上升到兆赫级。
(2)低输出电压技术:随着半导体制造技术的不断发展,微处理器和便携式电子设备的工作电压越来越低,这就要求未来的DC-DC变换器能够提供低输出电压以适应微处理器和便携式电子设备的要求。
这些技术的发展对电源芯片电路的设计提出了更高的要求。
首先,随着开关频率的不断提高,对于开关元件的性能提出了很高的要求,同时必须具有相应的开关元件驱动电路以保证开关元件在高达兆赫级的开关频率下正常工作。
其次,对于电池供电的便携式电子设备来说,电路的工作电压低(以锂电池为例,工作电压2.5~3.6V),因此,电源芯片的工作电压较低。
MOS管具有很低的导通电阻,消耗能量较低,在目前流行的高效DC-DC芯片中多采用MOS管作为功率开关。
但是由于MOS管的寄生电容大,一般情况下NMOS开关管的栅极电容高达几十皮法。
这对于设计高工作频率DC-DC转换器开关管驱动电路的设计提出了更高的要求。
在低电压ULSI设计中有多种CMOS、BiCMOS采用自举升压结构的逻辑电路和作为大容性负载的驱动电路。
这些电路能够在低于1V电压供电条件下正常工作,并且能够在负载电容1~2pF的条件下工作频率能够达到几十兆甚至上百兆赫兹。
本文正是采用了自举升压电路,设计了一种具有大负载电容驱动能力的,适合于低电压、高开关频率升压型DC -DC转换器的驱动电路。
电路基于Samsung AHP615 BiCMOS工艺设计并经过Hspice仿真验证,在供电电压1.5V ,负载电容为60pF时,工作频率能够达到5MHz以上。
自举升压电路自举升压电路的原理图如图1所示。
所谓的自举升压原理就是,在输入端IN输入一个方波信号,利用电容Cboot将A点电压抬升至高于VDD的电平,这样就可以在B端输出一个与输入信号反相,且高电平高于VDD的方波信号。
具体工作原理如下。
当VIN为高电平时,NMOS管N1导通,PMOS管P1截止,C点电位为低电平。
同时N2导通,P2的栅极电位为低电平,则P2导通。
这就使得此时A点电位约为VDD,电容Cboot两端电压UC≈VDD。
由于N3导通,P4截止,所以B点的电位为低电平。
这段时间称为预充电周期。
当VIN变为低电平时,NMOS管N1截止,PMOS管P1导通,C点电位为高电平,约为VDD。
同时N2、N3截止,P3导通。
这使得P2的栅极电位升高,P2截止。
此时A点电位等于C点电位加上电容Cboot两端电压,约为2VDD。
而且P4导通,因此B点输出高电平,且高于VDD。
这段时间称为自举升压周期。
实际上,B点电位与负载电容和电容Cboot的大小有关,可以根据设计需要调整。
具体关系将在介绍电路具体设计时详细讨论。
在图2中给出了输入端IN电位与A、B两点电位关系的示意图。
驱动电路结构图3中给出了驱动电路的电路图。
驱动电路采用Totem输出结构设计,上拉驱动管为NMOS管N4、晶体管Q1和PMOS管P5。
下拉驱动管为NMOS管N5。
图中CL为负载电容,Cpar为B点的寄生电容。
虚线框内的电路为自举升压电路。
本驱动电路的设计思想是,利用自举升压结构将上拉驱动管N4的栅极(B点)电位抬升,使得UB>VDD+VTH ,则NMOS管N4工作在线性区,使得VDSN4 大大减小,最终可以实现驱动输出高电平达到VDD。