数电试卷A标准答案
数字电子技术期末试卷标准答案及评分标准(A卷)
班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。
正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。
( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。
( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )。
5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。
( ) 6.异步时序电路是指的各级触发器类型不同的电路。
( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。
( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。
( )9.施密特触发器可用于将正弦波变换成三角波。
( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。
( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。
(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。
昆明理工大学数电AA卷及其答案(自动化等)
昆明理工大学试卷(A)考试科目:数字电子技术A 考试日期:命题教师:集体学院:专业班级:学生姓名:学号:任课教师:课序号:考试座位号:一、填空题(每题3分,共计39分)1、完成把输入数据分配给2N路输出通道的逻辑器件叫。
2、普通编码器和优先编码器的主要区别是。
3、在逻辑代数中,已知X+Y=Z+Y,则X=Z。
这一命题对吗?答:。
在逻辑代数中,已知XY=ZY,则X=Z。
这一命题对吗?答:。
4、TTL触发器按结构不同可以分为四种,它们是,,和。
5、要实现把1KH Z的正弦波转换为同频率的矩形波,可选用电路完成。
6、设在74系列TTL门电路中,已知V OH≥3.2V, V OL≤0.4V ; I IL≤-1.6mA ,I IH≤40μA,I OL(max)=16mA,I OH(max)= -0.4mA 。
问该门的扇出系数N O= (设每个负载门只接一个输入端)。
若V ILmax=0.8V ,V IHmin=2V ,噪声容限V NL= 和V NH= 。
7、对COMS或非门电路多余输入端的处理办法有和等。
8、逻辑函数式)(DE A C B A Y ++=的对偶式为: 。
9、RAM 字扩展的方法是利用新增加的地址线去控制各片RAM 的 端,如果用容量为1K ×4的芯片组成16K ×8存储器,所需的片数为 。
10 、由555定时器组成的施密特触发器,在5脚接入6V 电压后,其上限阈值电压和下限阈值电压分别为 和 。
11、试分析计数器在1=M 和M=0时各为几进制( )、( )。
12、在4位权电阻网络D/A 转换器中,若取V REF =5V ,当输入数字量为d 3d 2d 1d 0=0101时输出电压为( )。
13、某模/数转换器的输入为0~10V 模拟电压,输出为8位二进制数字信号(D 7 ~ D 0)。
若输入电压是2V ,则输出的二进制数字信号为 。
二、化简下列逻辑函数(方法不限,每题6分,共18分) 1、Y=C B A +A +B+C2、D C A D C A C B A D C ABD ABC Y +++++=3、Y(A,B,C,D)=∑m(2,3,7,8,11,14),给定约束条件为m0+m5+m10+m15=0三、某医院有一、二、三、四号病室4间,每室设有呼叫按钮,同时在护士值班室内对应地装有一号、二号、三号、四号4个指示灯。
(完整版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
数字电子技术试卷A及答案
1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。
设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。
A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。
(完整word版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九总成绩得分一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1A B C F 0 0 0 0 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 0 1 1 0 01 1 1 19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
数电答案(PDF)
平顶山工学院2007—2008学年第二学期期末考试(查)《数字电子技术》试题(A 卷)答案一、填空题1.(166)8=(76)16=(118)10=(1110110)22.(1001)8421BCD 码=(1100)余3BCD 码3.(1011)二进制码=(1110)gray 码4、高5、只读存储器(ROM )、随机存储器(RAM )6、合逻辑电路、时序逻辑电路、组合逻辑电路不含存储电路,无记忆功能;时序逻辑电路具有存储记忆功能。
7、8、38、TTL 型电路和MOS 型电路9、Q =1、Q =0Q =0、Q =1Q10、4二、判断题1、×2、×3、√4、×5、√6、×三、选择题1、B2、D3、B4、C5、C6、B四、函数化简1、Y=12、0001111000011110FAB CD10X1X 001X 1XX 1X 1BCD B A F D C D B A F ++=++=亦对3、画出F 的K 图。
给出的F 为一般与或式,将每个与项所覆盖的最小项都填1,K 图如图所示。
②画K 圈化简函数。
③写出最简与或式。
本例有两种圈法,都可以得到最简式。
按图2-21(a )圈法:按图2-21(b )圈法:五、分析题1、驱动方程:nQ D 31=;n Q D 12=;nn Q Q D 213∙=输出方程:nnQ Q Y 31∙=状态方程:nn Q Q 311=+;n n Q Q 112=+;nn n Q Q Q 2113∙=+状态转换图:2、、C B A AB C B A AB F ∙+++∙++=)(真值表:A B C F 0000001101010110100111ABD D C B D C A C B F +++=ACD C AB D B A C B F +++=Q 3Q 2Q 0/Y000001011111110100010101/1/1/1/1/0逻辑功能:实现奇检验,即当ABC 中“1”的个数为奇数个时,输出F 为1六、设计题1、11001111···&“1”“1”CPQ 3Q 2Q 1Q 0COCPCRLDCT PCT TD 3D 2D 1D 0Q 3Q 2Q 1Q 0COCPCRLDCT P CT TD 3D 2D 1D 0河南城建学院2008—2009学年第二学期期末考试(查)《数字电子技术》试题(A 卷)答案一、填空题:(每空0.5分,共23分)1.数字量是指时间和数值都离散的物理量。
合肥学院电气类数电试卷A及答案
合肥学院2009至2010学年第二学期数字电子技术基础课程考试( A )卷电子系08级电气类 班 学号 姓名一、选择题: (10分)1、若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。
A. 5 B. 6 C. 10 D. 502、逻辑函数中A 、B 、C 三个变量中,最小项应有 个。
A . 2 B . 4 C . 8 D . 163、多谐振荡器可产生 。
A.正弦波B.矩形脉冲C.三角波D.锯齿波4、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
A. RS B. D C. T D. T ˊ5、8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是 。
A .111 B.010 C.101 D. 000二、判断题(正确打√,错误的打×)(8分)1、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
( )2、寄存器属于组合逻辑电路。
( )3、石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )4、对边沿JK 触发器,在CP 为高电平期间,当J=K=1时,状态会 翻转一次。
( )装订线三、填空题:(14分)1、(CE)16=( )2=( )10 =( )8421BCD2、共阴LED 数码管应与输出 电平有效的译码器匹配,而共阳LED 数码管应与输出 电平有效的译码器匹配。
3、逻辑函数的常用表示方法有 、 、 。
4、根据逻辑功能的不同特点,数字电路可分为 和 两大类。
它们的主要区别是: 。
5、只读存储器是用来存放固定不变的二进制数码,在正常工作时,能 存储代码,而不能 存储代码。
当失去电源后,其信息 代码不会 。
四、1、用代数法化简函数CD B CD A AB L ++= (6分)2、用卡诺图法化简下式(8分)F (A ,B ,C ,D )=B A D A B A D C AB CD B A ++++五、某组合逻辑电路如图1所示(CS 为使能端):(分)(1) 写出其输出函数表达式并列出其真值表;(2) 画出对应于图2所示输入波形的输出波形; (3) 写出其变量最小项表达式。
《数字电路》A卷参考答案及评分标准
F AB AC CDAB AC CD =++=1n n Q D+=《数字电路》A 卷参考答案及评分标准一、填空题(每空2分,共20分)1、(10110101.11)2、(B5.C)162、最高位符号位不变、后面的位“取反加1”3、(10001001)8421BCD4、AB AB +5、()(())A B C A C B +++、()(())A B C A C B +++6、ABC ABC ABC ABC +++7、32K 、256K二、选择题(每题2分,共10分)1、A2、B3、B4、D5、C三 画图题(每题5分,共10分)1、解:(写出表达式得2分)电路图如下所示: (画出电路图得3分) ABCD C F &&&&(答案不唯一,方法正确即可)2、解:D 触发器的次态方程为 根据图示的连接关系,可知:1n n n Q D Q +== (写出此式可得2分)则可画出在5个CP 脉冲作用下的波形图如下所示:CPQ (画出正确的波形图得3分,否则酌情给分)A B C F 01000000000111111110000001111111四 计算题 (每题10分,共20分)1、解,由题意画出卡诺图如下: AB CD 000111100001111000000000由上图的卡诺图,可得到题中的最简或与式为:(,,,)()()F A B C D B C B D =++ (填出正确的卡诺图得2分、画出正确的卡诺圈得4分,读出正确的表达式得4分)2、解:由题意得到真值表如下所示:且通过真值表可得到标准与或式及标准或与式如下:(2,3,4,7)F m =∑ (标准与或式,也可展开)(0,1,5,6)F M =∏(标准或与式,也可展开) (写出真值表得4分,写出标准与或式、或与式各得3分)五 分析设计题1、(10分) (此题可使用观察法和卡诺图法进行设计,且答案不唯一,只要设计出的功能是正确的即可酌情给分)一种观察法如下:解:选择A 、B 信号为数据选择器的地址选择端。
《数字电路》考查试卷(A)及答案
《数字电路》考查试卷(A)一、填空题(每空2分,共30分)1、时序电路由 和 两部分组成。
2、负边沿JK 触发器的逻辑函数表达式是 。
3、用555时基电路可组成 、 、 等。
4、R-S 触发器Sd 端称为置 端,Rd 为置 端。
5、(28)10=( )2=( )8421BCD 。
6、(101100)8421BCD =( )10=( )2。
7、A/D 转换器的作用是将 信号转换为 信号 。
8、构成任意进制计数器方法主要有 和 两种 。
二、判断题(每题2 分 共20分) 1、用四个触发器可构成1位十进制数。
( ) 2、任意进制计数器是指计数器的模N=2n 的计数器。
( ) 3、C B A ABC ++=( ) 4、异步输入信号的不受触发脉冲CP 的控制。
( ) 5、Y=A ⊙B =AB+AB 。
( ) 6、四位二进制计器最大10进制数为16。
( ) 7、由逻辑门电路和JK 触发器可构成数据寄存器。
( )8、当触发器Q=0,1=Q 时称触发器处于“0”状态。
( ) 9、施密特触发器工作时具有两个稳定状态,但只有一个触发电平。
( )10、边沿触发器是指触发器的状态在CP 脉冲的边沿处发生触发翻转。
( )三、选择题(每题2分,共20分) 1、下列结果错误的是( )A. B A AB +=B. B B B =+C. 1+A=12、下列状态方程中( )是T / 触发器。
A. Q n+1=T ⊕Q n B. Q n+1=Q n C. Q n+1=D3、下列结论是正确的是( ) A.(5C )16 =(95)10 B. (10101)2 =(20)10 C.(25)8 =(10101)24、下列逻辑图中表示 Y =A ⊕B 的是 ( )(A ) (B ) (C )5、在相同的时钟脉冲作用下,同步和异步计数器比较其工作速度。
( )A. 较快B.较慢C.不确定四、化简、画图(每题6分,共24分) 1、用代数法化简 C B A C B A Y +=2、试将J-K触发器转换成T触发器画出逻辑图。
数电试题及答案(共11套)
《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
数电试题及答案
通信 071~5 班 20 08 ~20 09 学年第二学期《数字电子技术基础》课试卷试卷类型: A 卷一、单项选择题(每小题2分,共24分)1、8421BCD码01101001.01110001转换为十进制数是:( c )A:78.16 B:24.25 C:69.71 D:54.562、最简与或式的标准是:( c )A:表达式中乘积项最多,且每个乘积项的变量个数最多 B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少,且每个乘积项的变量个数最少 D:表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:(B )A:消去1个表现形式不同的变量,保留相同变量B:消去2个表现形式不同的变量,保留相同变量C:消去3个表现形式不同的变量,保留相同变量表1D:消去4个表现形式不同的变量,保留相同变量Array 4、已知真值表如表1所示,则其逻辑表达式为:( A )AB:AB + BCC:AB + BCD:ABC(A+B+C)5、函数F(A,B,C)=AB+BC+AC的最小项表达式为:( B )A:F(A,B,C)=∑m(0,2,4)B:F(A,B,C)=∑m(3,5,6,7)C:F(A,B,C)=∑m(0,2,3,4)D:F(A,B,C)=∑m(2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( C )个移位脉冲。
A:32 B:C: 5 D: 67、已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7 ~Y0是:( C )A:11111101 B:10111111 C:11110111 D:111111118、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:(D )A :J=0,K=0B :J=0,K=1C :J=1,K=0D :J=1,K=19、能够实现线与功能的是:( B )A : TTL 与非门B :集电极开路门C :三态逻辑门D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( B )可转换为4位并行数据输出。
数字电路基础A带答案
2011~2012学年电子专业数字电路基础试题A一、填空题(每空1分)1、在电子技术中的电信号可以分为()和()两大类;在数值上和时间上都是连续变化的电信号称为(),而数字电路的工作信号是在()上和()上不连续的变化的数字信号,通常称为脉冲信号。
数字信号只需用高电平和低电平来表示。
如果用“1”表示(),用“0”表示(),称为正逻辑体制;反之,称为负逻辑体制2、四输入端与门,当其中任意一个输入端为低电平时,该与门的输出端应为()。
3、逻辑图是用规定的()连接构成的图4、简化Y=ABC+A+B+C=(),Y=A()=(),Y=A(1+B)=( )5、逻辑变量是一种二值变量,只能取值()或(),仅用来表示两种截然不同的状态6、在与门后面加上非门,就构成了();再或门后面加上非门,就构成了()7、利用代数法化简得到的最简与或表达式,有时不是()的,实际解决问题时往往会遇到比较复杂的逻辑函数,因此,必须综合运用基本公式和常用公式,才能得到最简结果8、在卡诺图,任何两个相邻小方格中的最小项仅有一个()不同9 (35.125)10=( )2=( )8=( )16=( )8421BCD10、二进制数的进位规则是()十进制数的进位规则是()八进制数的进位规则是()十六进制数的进位规则是()11、用二进制数字表示文字,符号等信息的过程称为()12、数据选择器是在()信号的作用下,从()中选择某一数据作为输出的组合逻辑电路二、判断题(每题1分)1、数字电路的工作信号是在数值上和时间上连续变化的数字信号,通常称为脉冲信号。
()2、由于一个逻辑变量只有0和1两种取值情况,故真值表有n个输入变量,则有2n个取值。
()3、或非门的逻辑功能是“有1出1,全0出0”()4、或非门的逻辑表达式Y=A一+ B ( )5、异或门的逻辑表达式Y= A B + A B (对)6、逻辑代数的变量称为逻辑函数。
()7、逻辑代数中的基本公式不仅反映了变量之间的逻辑关系,而且反映了数量之间的关系。
数电A-A卷及答案(自动化等)
昆 明 理 工 大 学 试 卷(A )考试科目:数字电子技术A 考试日期: 命题教师:集体学院: 专业班级: 学生姓名: 学号:任课教师: 课序号: 考试座位号:一、填空题(每题3分,共计39分)1、完成把输入数据分配给2N 路输出通道的逻辑器件叫 。
2、普通编码器和优先编码器的主要区别是 。
3、在逻辑代数中,已知X+Y=Z+Y ,则X=Z 。
这一命题对吗?答: 。
在逻辑代数中,已知XY=ZY ,则X=Z 。
这一命题对吗? 答: 。
4、TTL 触发器按结构不同可以分为四种,它们是 , , 和 。
5、要实现把1KH Z 的正弦波转换为同频率的矩形波,可选用 电路完成。
6、设在74系列TTL 门电路中,已知V OH ≥3.2V, V OL ≤0.4V ; I IL ≤ -1.6mA , I IH ≤40μA ,I OL (max)=16mA,I OH(max)= -0.4mA 。
问该门的扇出系数N O = (设每个负载门只接一个输入端)。
若V ILmax =0.8V ,V IHmin =2V ,噪声容限V NL = 和V NH = 。
7、对COMS 或非门电路多余输入端的处理办法有 和 等。
8、逻辑函数式)(DE A C B A Y ++=的对偶式为: 。
9、RAM 字扩展的方法是利用新增加的地址线去控制各片RAM 的 端,如果用容量为1K ×4的芯片组成16K ×8存储器,所需的片数为 。
10 、由555定时器组成的施密特触发器,在5脚接入6V 电压后,其上限阈值电压和下限阈值电压分别为 和 。
11、试分析计数器在1=M 和M=0时各为几进制( )、( )。
12、在4位权电阻网络D/A 转换器中,若取V REF =5V ,当输入数字量为d 3d 2d 1d 0=0101时输出电压为( )。
13、某模/数转换器的输入为0~10V 模拟电压,输出为8位二进制数字信号(D 7 ~ D 0)。
数电试卷A及答案
卷号:(A ) (2008年6月) 绝密湖北师范学院本科期末考试试卷数字电子技术基础考试范围全部章节 命题人 皮大能 院系控制科学及工程系 考试形式 闭卷 课程类别 必修 学 期 20081 专业 电气工程及其自动化——————————————————————————————————— 一 、选择题(选择正确答案,并将其代号写在题干后面的括号里.答案选错或未选全者,该题不得分.每小题 1 分,共 10 分) 1、图 1所示 逻 辑 电 路 为( )。
(a) “ 与 非” 门 (b) “ 与” 门(c) “ 或” 门(d) “ 或 非” 门ABC2、场效应管门电路如图2 所示,该电路为( )。
(a)“与非”门(b) “非”门(c) “或”门+UDDF3、逻辑图和输入A,B的波形如图3 所示,分析在t1 时刻输出F为( )。
(a) “1”(b) “0”(c) 任意t1=1AFBAB4、半加器的逻辑图如图4所示,指出它的逻辑式为( )。
(a) S=A⊕B C=AB(b) S=A B+A B C =A B(c) S=A⊕B C=ABABCS图2图35、逻 辑 电 路 如 图 5所 示, 当 A=“0”,B=“1” 时,C 脉 冲 来 到 后 D 触 发 器 ( )。
(a) 具 有 计 数 功 能 (b) 保 持 原 状 态 (c) 置“0” (d) 置“1”B6、某 数/模 转 换 器 的 输 入 为 8 位 二 进 制 数 字 信 号(D 7 ~ D 0),输 出 为 0~25.5V 的 模 拟 电 压。
若 数 字 信 号 的 最 低 位 是“1” 其 余 各 位 是“0”, 则 输 出 的 模 拟 电 压 为( )。
(a) 0.1V(b) 0.01V (c) 0.001V7、逻 辑 式F =A BC +ABC +A B C ,化 简 后 为( )。
(a) F =A B +B C(b) F =A C +AB (c) F =A C +BC8、如图6,二 位 二 进 制 译 码 器 的 逻 辑 式 为 Y 0=B A 、Y 1 =B A 、Y 2 =B A 、Y 3 =BA , 由 逻 辑 式 画 出 的 逻 辑 电 路 为 ( )。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电A卷 智能1班 含不准确答案
1. 数制转换:(11111101)2=(176)8、(100110001011)2=(4C5)16
2. 时序逻辑电路的输出状态不仅与
电路的原状态 有关
3. 在数字电路中,晶体三极管通常工作在 导通 和 截止 两种状态。
4. 已知逻辑表达式:Y=AB+BC,若 A=1,B=1,C=0。则运算结果 Y= 1 。
四、 作图 1、 试用 74LS138 译码器和门电路实现以下函数,作出接线图。
Y (A, B,C) m0,1,3,4
m0 000 m1 001 m3 011 m4 100 Y ABC ABC ABC ABC m0 m1 m3 m4 m0 m1 m3 m4
6、一个数据选择器的地址输入端有 4 个,最多可有(B)个数据信号输入。
A、4 B、16 C、8
7、同步时序电路和异步时序电路比较,其差异在于后者(C)
A、没有触发器
C、没有统一的时钟脉冲控制
D、6
该时刻输入变量的取值
D、保持
B、没有稳定状态
D、输出只与内部状态有关
8、在 CP 下降沿到来时,要使 JK 触发器的输出 Q 从 1 变成 0,它的输入信号 JK 应为
等应用电路。 9. 不考虑低位进位的加法器称为 半加器 。
10. TTL 集成 JK 触发器异步置“1”时,其 端应接 低 电平。
二、 选择
(A)
1、 二进制数(1110100)2 对应的十进制数是(C)。 A、120 B、112 C、116 D、108
2、在下列逻辑电路中,不是组合逻辑电路的是(B)。
A、01B、00来自9、集成电路 74LS138 可以实现(C)功能
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
北京工业大学实验学院2013---2014学年第 1学期
数字电子技术Ⅰ(A )卷课程试卷
适用专业: 电子信息工程 考试方式:(闭卷) 考试时间 :2013年12月 30 日 班级学号: 姓名: 成绩 得分登记(由阅卷教师填写)
考生须知:⑴答卷前务必首先写清班级、学号和姓名;
⑵试题请做在规定处;装订的试卷不得随意拆散,自行拆散成绩以零分记。
一、选择题(每小题2分,共20分)。
( D )1. N 个触发器可以构成最大计数长度为 。
A 、N
B 、2N
C 、N 2
D 、2N
( C )2. 下列几种门电路中,输出端可实现线与功能的电路是 。
A 、传输门
B 、异或门
C 、O
D 门
D 、三态门
( A )3. 下列描述不正确的是 。
A 、时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
B 、寄存器只能存储小量数据,存储器可存储大量数据。
C 、主从JK 触发器主触发器具有一次翻转性。
D 、将移位寄存器首尾相连可构成环形计数器。
( D )4. 在四变量卡诺图中,逻辑上不相邻的一组最小项为 。
A 、m 1 与m 3
B 、m 4 与m 6
C 、m 0与m 8
D 、m 2 与m 8
( D )5. 已知逻辑函数Y AB A C BC =++,与其相等的函数为 。
A 、AB
B 、AB A
C +
C 、AB BC +
D 、AB C +
( A )6. 电路如下图1(图中为下降沿JK 触发器),触发器当前状态321Q Q Q 为“101”,请问时钟作用下,触发器下一状态为 。
A 、“110”
B 、“100”
C 、“010”
D 、“000”
图1
( D )7. 下列描述不正确的是 。
A 、异步时序电路的响应速度要比同步时序电路的响应速度慢。
B 、时序电路必然存在状态循环。
C 、T 触发器、JK 触发器均具有状态翻转功能。
D 、主从式触发器能有效克服同步触发器的空翻现象。
( A )8. 图2所示电路为由555定时器构成的为 。
A 、施密特触发器
B 、多谐振荡器
C 、单稳态触发器
D 、T 触发器
图2
图3
( C )9. 图3为TTL 逻辑门,其输出Y 为 。
A 、0
B 、 1
C 、B A +
D 、B A ∙
( A )10. 逻辑函数Y (A ,B ,C )=
∑)5,4,2,0(的最简与或非式为 。
A 、A
B
C A + B 、C A B A + C 、B A C A +
D 、C B C A B A ++
二、简答题(每小题5分,共10分)。
1、将(,,,)(2,4,6,7,12,15)(5,10,13,14)Y A B C D m d =+∑∑
化简为最简与或形式,
方法不限。
答:Y B CD =+
2、分析图4由74LS160(异步清零、同步预置)构成的计数器为几进制计数器,画出有效状态转换图。
答:
为四进制计数器,状态转换图如下:
三、(10分)下图5电路均由TTL 门组成,R ON =2K ,R OFF =0.7K ,试分别写出输出函数的表达式。
图5
答:
110Y A B C A B =⋅++⋅=+ (5分)
2Y AB AC =+
(5分)
四、(10分)阅读下段VHDL程序,改正程序中的1个错误之处,说明描述的是什么电路,并计算当a=0100,b=0110时的结果。
答:
4位BCD码加法器(5分)。
语句variable tmp: integer range 0 to 6; 定义位置错误,应该在进程中定义变量,即将该语句放在process(binadd)及begin之间(3分)。
当a=0100,b=0110时,result=10000(2分)。
五、(15分)74LS161电路符号及功能表如图6所示,其中CP 为时钟输入,Y为输出。
试:
1、用清零法实现八进制计数器,画出电路图;
2、用置数法实现计数态序为6-12的七进制计数器,画出电路图及CP与Q3端波形图。
图6 74LS161电路符号及其功能表
答:1、清零法,异步清零,故在1000产生清零脉冲(5分)。
清零法置数法
2、置数法,同步置数,故在1100产生置数脉冲(5分)。
CP与Q3端波形如下,上升沿触发(5分)。
六、(15分)设计一位十进制数的四舍五入电路(使用8421BCD 码),用与非门实现,要有设计过程。
答:由题意列出真值表如下(3分):
逻辑表达式为(4分):BD BC A BD BC A Y ⋅⋅=++= 逻辑电路图为(4分):
七、(20分)如下图7所示,其中RA=RB=10kΩ, C=0.1μf ,试问:
图7
1.在U k 为高电平期间,由555定时器构成的是什么电路,其输出U 0的频率f 0=?
2.分析由JK 触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表或画出完整的状态转换图。
3.设Q 3、Q 2、Q 1的初态为000,U k 所加正脉冲的宽度为T w =4/f 0,脉冲过后Q 3、Q 2、Q 1将保持在哪个状态?
答:1.多谐振荡器(5分),
01
481Hz
(2)ln 2f RA RB C =
=+(3分);
2.写出驱动方程(3分),根据特性方程得出状态方程(3分),列出状态转换表,
画出完整的状态转换图(3分);
驱动方程:
状态方程:
状态转换图:
3.初态为000,4个时钟周期后Q 3Q 2Q 1=011(3分)。