ZQ97051芯片手册

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

97051 芯片手册

1.总体描述 (3)

2.应用 (3)

3.特性 (3)

4.逻辑框图: (4)

5.应用框图 (5)

6.芯片外形: (5)

7.引脚说明: (6)

7.1 级连接口管脚说明 (8)

7.2行控制管脚说明 (8)

7.3列控制管脚说明 (9)

7.4复位管脚说明 (10)

7.5故障输入和故障指示管脚说明 (10)

7.6设置管脚说明 (11)

8.极限参数 (13)

8.1最大工作范围 (13)

8.2正常工作范围 (13)

9.直流特性 (13)

10.交流特性 (14)

11.时序说明 (15)

11.1串移周期时序说明 (15)

11.2扫描行周期时序说明 (16)

11.3扫描周期时序说明 (17)

11.4显示周期时序说明 (17)

11.5状态反馈数据包时序说明 (21)

12.应用信息 (24)

12.1 影响显示性能的输出参数 (24)

12.2 97051特殊应用的扫描数设置 (25)

13.选型指南 (25)

13.1.9705X芯片性能列表 (25)

13.2.9705X芯片可选性列表 (26)

13.3.9705X芯片使用限制性条件列表 (27)

14.封装信息 (27)

15.应用注意事项 (28)

16.使用权声明 (31)

1.总体描述

9705是应用于LED屏体控制的一款芯片。

它以提高LED屏体显示性能为出发点,减小了最小亮度时间,使显示频率和亮度深度得以提高;对亮度进行均一化处理,使画面能够得到更好的拍摄效果;通过相关设置,使扫描频率可调,从而获得更好的视觉效果。

它针对近几年市场反馈的新的需求增加了新的功能,如级连接口检测,与某些恒流驱动芯片配合对屏体进行检测等,并且这些检测结果能够以数据包的形式回传。

由于输入数据采用网络数据包的形式,可以避免无效数据的传输,并且增加了对错误数据进行识别的功能,因此芯片在LED屏体上工作会更加稳定。

数据级连传输和本地输出时的顺序更加合理,非线性亮度曲线调整可由系统根据需要定制,这些特点使芯片的使用会更加符合用户的习惯。

2.应用

97051是应用于LED屏体控制的一系列芯片,其应用功能列表:

支持扫描方式 输出方式 本地输出列数 扫描数及输出路数设定 级联数 2扫 2出×4片 128 通过设置管脚设定 ≤3

2扫 4出×4片 256 通过设置管脚设定 ≤3

4扫 2出×4片 128 通过设置管脚设定 ≤3

4扫 4出×4片 256 通过设置管脚设定 ≤3

8扫 2出×4片 128 通过设置管脚设定 ≤3

3.特性

支持4扫、8扫显示屏系统

外部可以设置输出OE最低有效宽度,可以有1、2、4、8、16、32个20MH时钟周期宽度这6种选择输入灰度数据有效位数可以从8位到16位

通过参数设置可以调整扫描频率

具备级连接口检测功能

具有专门的测试包数据通道

输入数据包长由97051级连数决定,两者成正比关系

适应多种级连时钟频率 可以由系统定制灰度-亮度曲线 数据输入通道总数可选1个或4个 数据输出可选2或4个通道

单片97051可以支持8片、16片16位串并转换芯片 支持系统黑屏设置

级连时钟输出相位有两种调整方式:‘延时20ns ’①

或者将输入级连时钟反相输出 注:

① 这里的‘延时20ns ’并非简单的将输入级连时钟沿后延20ns

4.逻辑框图:

图4.1

5.应用框图

图5.1

6.芯片外形:

图6.1

7.引脚说明:

Pi n NO Name I/O

pull

up Description

1 GND / 地

2 RESETB I Y 复位,低电平有效

3 CLKOUT O 级连时钟输出

4 DOUT0 O 级连数据包输出通道1

5 DOUT1 O 级连数据包输出通道2

6 SETS1 I Y 扫描数设置位1

7 DOUT2 O 级连数据包输出通道3

8 DOUT3 O 级连数据包输出通道4

9 DSOUT O 级连数据包有效输出

10 TDIN I Y 测试数据包输入通道

11 HC O 行选择信号1

12 HB O 行选择信号2

13 HA O 行选择信号3

14 SDA O 串行数据输出-通道1

15 SCK O 串行时钟输出

16 GND / 地

17 VCC / 电源

18 LAT O 并行加载信号输出,高电平有效

19 OEB O 数据有效输出,低电平有效

20 VCC / 电源

21 SDB O 串行数据输出-通道2

22 LEDOUT O 级连检测报错,高电平有效

23 SETCKO I Y 级连时钟输出模式设置

24 TDOUT O 测试数据包输出通道

25 DSIN I Y 级连数据包输入有效,高电平有效

26 DIN3 I Y 级连数据输入通道4

27 GND / 地

28 DIN2 I Y 级连数据输入通道3

29 DIN1 I Y 级连数据输入通道2

30 DIN0 I Y 级连数据输入通道1

31 CLKIN I Y 级连时钟输入

32 VCC / 电源

33 GND / 地

34 ERRIN I Y 恒流芯片报错输入,低电平有效

35 SDC O 串行数据输出-通道3

36 SETWV I Y 输出有效电平设置

37 SETS0 I Y 扫描数设置位0

38 NC / 不连接

39 SYNC O 测试用同步信号

40 GND / 地

41 GND / 地

42 SETDCO I Y 串移数据输出通道数设置

43 SETDCI I Y 级连数据输入通道数设置

44 SDD O 串行数据输出-通道4

相关文档
最新文档