数字电子技术练习题及答案--7页

合集下载

数字电子技术练习题及答案

数字电子技术练习题及答案

数字电子技术练习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。

(110110.01)2=( 36.4 )16=( 54.25 )10。

2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。

3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。

4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。

5、组成逻辑函数的基本单元是( 最小项 )。

6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。

7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。

复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。

8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。

11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。

在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。

12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。

(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。

14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。

15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。

16、T TL 与非门的多余输入端不能接( 低 )电平。

17、18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。

19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

数字电子技术参考答案

数字电子技术参考答案

数字电子技术试卷(1)参考答案一.填空1. 1111011,7B2. 8613. 与,或,非 4. 0,1,高阻5. 真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6. 波形的整形 7. 20伏8. 并行A/D ,串并行A/D ,逐次比较A/D ,双积分A/D (写出三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√三.化简逻辑函数1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.AQ Q Qn +=-+1,A Q n =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D ,1230Q Q Q D -+=电路图略。

将非工作状态101,110,111带入方程得次态,101→001,110→101→001, 111→001,电路可以自启动。

七.f =65Hz数字电子技术(2)参考答案 一.填空题(16)1. 100011.110,23.C 2. 0,13. 当前输入,原状态4. 0,1,高阻;任何时候,只能有1个三态门被选通。

5. 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 6. 延时 7. 5.5v 8. 13二.判断题(10)1.√ 2.× 3.×4.√ 5.√三.化简题(14)1. B Y =2. -++=D A C B Y 四.(15)CD A B A Y --+= 五.(15)--+=B A Qn 11, Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。

该电路为同步三进制可逆计数器,并且能自启动。

七.(15)数字电子答案3 一.填空题(16)1. 1010110,100001102. 7 3. 16,64. 状态转换表,状态转换图,特性方程5. 06. 256×4bit 7. 5.275伏8. 转换精度,转换速度二.回答问题(10)1. 不正确。

数字电子技术习题附答案

数字电子技术习题附答案

注意:红色字体部分为简略参考答案,解题过程不全一、填空题。

面、不详细。

1.基本的逻辑门电路有,,S , %。

1 ---------------2.基本逻辑运算有与、或、非3种。

3.描述逻辑函数各个变量取值组合与函数值对应关系的表格叫里值表。

4.十进制数72用二进制数表示为1001000,用8421BCD码表示为皿10010。

二进制数111101用十进制数表示为_6L5.数制转换:(8F)16 = ( 143 )10= ( 10001111)2= (217 )8;(3EC)H = ( 1004 )D;(2003) D = (11111010011)B= ( 3723)O。

6.有一数码10010011,作为自然二进制数时,它相当于十进制数14L,作为8421BCD码时,它相当于十进制数93 _。

7. (35.75)10=( 100011.11 )2 = ( 00110101.01110101 )8421BCD。

8.在8421BCD码中,用工位二进制数表示一位十进制数。

9.在逻辑运算中,1+1=」;十进制运算中1+1= / ;二进制运算中1+1= 1010、表示逻辑函数功能的常用方法有逻辑表达式、逻辑真值表、卡诺图等。

11.将2004个“1”异或得到的结果是(0 )。

12. TTL门电路中,输出端能并联使用的有OC门和三态门。

13.在TTL与非门电路的一个输入端与地之间接一个10K Q电阻,则相当于在该输入端输入_高电平。

14. TTL与非门多余输入端的处理方法通常有接至正电源,接至固定高电平,接至使用端。

15. COM逻辑门是上极型门电路,而TTL逻辑门是辿极型门电路。

16.与TTL电路相比,COM电路具有功耗加、抗干扰能力出、便于大规模集成等优点。

17. TTL门电路的电源电压一般为 5 V, CMOS电路的电源电压为3-18 V。

18. OC门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等19.三态门输出的三态为1、0、高阳态。

数字电子技术习题库及参考答案

数字电子技术习题库及参考答案

数字电⼦技术习题库及参考答案数字电⼦技术习题库⼀、填空题(每空1分,共20分)1. 有⼀数码10010011,作为⾃然⼆进制数时,它相当于⼗进制数(),作为8421BCD 码时,它相当于⼗进制数()。

2.三态门电路的输出有⾼电平、低电平和()3种状态。

3.TTL 与⾮门多余的输⼊端应接()。

4.TTL 集成JK 触发器正常⼯作时,其和端应接()电平。

5. 已知某函数,该函数的反函数()。

6. 如果对键盘上108个符号进⾏⼆进制编码,则⾄少要()位⼆进制数码。

7. 典型的TTL 与⾮门电路使⽤的电路为电源电压为()V ,其输出⾼电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输⼊为A 2A 1A 0 110时,输出应为()。

9.将⼀个包含有32768个基本存储单元的存储电路设计16位为⼀个字节的ROM 。

该ROM 有()根地址线,有()根数据读出线。

10. 两⽚中规模集成电路10进制计数器串联后,最⼤计数容量为()位。

11. 下图所⽰电路中, Y 1=();Y 3 =()。

12. 某计数器的输出波形如图1所⽰,该计数器是()进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为()有效。

d R d S ??? ??+??? ??++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y YABY 1 Y 2 Y 3⼆、单项选择题(本⼤题共15⼩题,每⼩题2分,共30分)(在每⼩题列出的四个备选项中只有⼀个是最符合题⽬要求的,请将其代码填写在题后的括号内。

错选、多选或未选均⽆分。

)1. 函数F(A,B,C) AB+BC+AC 的最⼩项表达式为( ) 。

A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m(2,4,6,7)2.8线—3线优先编码器的输⼊为I 0—I 7 ,当优先级别最⾼的I 7有效时,其输出的值是()。

数字电子技术题库及答案

数字电子技术题库及答案

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

数字电子技术习题及答案

数字电子技术习题及答案

第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。

已知A 、B 的波形如图题1-5所示。

试画出Y 1、Y 2、Y 3对应A 、B 的波形。

图题1-51-6选择题1.以下代码中为无权码的为 。

A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。

A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。

A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。

数字电子技术基础习题与答案

数字电子技术基础习题与答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.1是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。

8.实现A/D 转换的主要方法有 , , 。

三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Qn =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)二.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。

2.逻辑代数中逻辑变量得取值为 0、1 。

3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。

4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。

《数字电子技术基础》课后习题及参考答案

《数字电子技术基础》课后习题及参考答案

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。

(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。

(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。

(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。

(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。

(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101 解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。

(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

计算机本《数字电子技术》练习题及答案解析

计算机本《数字电子技术》练习题及答案解析

一、选择题1.十进制数1的余3码是_____C___。

A .1011B .1010C .0100D .10012.格雷码的特点是相邻码组中有___C____位码相异。

A .三位 B.两位 C.一位 D.四位3. n 个变量的最小项是 A 。

A. n 个变量的积项,它包含全部n 个变量,每个变量可用元变量或非变量。

B. n 个变量的和项,它包含全部n 个变量,每个变量可用元变量或非变量。

C. n 个变量的积项,它包含全部n 个变量,每个变量仅为元变量。

D. n 个变量的和项,它包含全部n 个变量,每个变量仅为元变量。

4.下述BCD 码中,属于有权码的是__D____。

A.余3码B.循环码C.格雷码D.8421码 5. 最小项ABCD 的逻辑相邻项是_____C___。

A .ABCD B. ABCD C.ABCD D. ABCD 6. 时序电路中对于自启动能力的描述是 B 。

A. 无效状态自动进入有效循环,称为具有自启动能力。

B. 无效状态在时钟脉冲作用下进入有效循环,称为具有自启动能力。

C. 有效状态在时钟脉冲作用下进入有效循环,称为具有自启动能力。

D. 有效状态自动进入有效循环,称为具有自启动能力。

7.用四选一数据选择器实现函数0101A A A A Y +=,应使___A_____。

( )A .D 0=D 2=0,D 1=D 3=1 B. D 0=D 2=1,D 1=D 3=0 C.D 0=D 1=0,D 2=D 3=1 D. D 0=D 1=1,D 2=D 3=0 8. 全加器中向高位的进位1+i C 为__B ___。

A.ii i C B A ⊕⊕ B .i i i i i C B A B A )(⊕+C.ii i C B A ++ D.ii i B C A )(⊕9.能实现从多个输入端中选出一路作为输出的电路称为__C______。

A.触发器B.计数器 C .数据选择器 D.译码器 10.用3个JK 触发器最多可以设计模 D 的计数器。

《数字电子技术》习题参考答案

《数字电子技术》习题参考答案

《数字电子技术》答案1一、填空题1、301100002、11011111111000003、11101111111100004、F=Σm(0,1,2,……,15)5、0001001001110100010110106、+0111二、单选题1、②2、③3、②4、③5、①三、判断题1、√2、×3、√四、(1)参见课件(2)课件五、计算题1.试简化函数(5分)解:(配项加AB)(消因律)(消项AB)六、设计题《数字电子技术》答案2一、填空题1、-0.10112、Q n+1=D3、16.54、15、+01116、81.77、卡诺图8、A(B+C)9、16二、单选题1、③2、②三、判断题1、 x2、 x四、名词解释1、位权:——表示某种进位制的数中,不同位置上的数字所具有的单位数值2、必要质蕴涵项——若函数的某个质蕴涵项至少包含了一个其它任何质蕴涵项都不包含的标1最小项,则此质蕴涵项称为必要质蕴涵项。

3、正逻辑——高电平用“1”表示,低电平用“0”表示。

4、同步时序网络——具有统一的起同步作用的时钟脉冲,只有当某个时钟脉冲到来时,电路的状态才发生改变,且每个时钟脉冲只能使电路的状态改变一次,这种时序网络称同步时序网络。

5、真值——用“+”与“-”表示数的符号的数据表示形式。

五、简答题1、简述机器数表示法中原码、反码和补码的优缺点。

答:①原码表示法的优点是简单、直观,易于和真值转换。

缺点是加、减运算复杂。

②反码的优点是加、减运算比原码简单,但循环进位问题降低了加法运算速度。

③补码的优点是加、减运算简单,没有循环进位问题,运算速度快。

其缺点是负数补码与真值转换时,要按位取反后,末位加“1”,不如原码、反码直观。

2、什么是原始状态图,一个正确的原始状态图应满足何条件?把对时序电路的一般文字描述变成电路的输入、输出及状态关系的图形说明而形成的状态图,原始状态图可能包含多余的状态。

在正确的原始状态图中状态个数不能少,状态之间的转移关系不能错。

《数字电子技术》习题及答案

《数字电子技术》习题及答案

第1章 数制和码制 一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。

一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。

第2章 逻辑代数基础 一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电⼦技术考试题及答案数字电⼦技术考试题及答案太原科技⼤学数字电⼦技术课程试卷 B 卷⼀、单选题(20分,每⼩题1分)请将本题答案全部写在下表中1、8421BCD 码10000001转化为⼗六进制数是( )。

A 、15 B 、51 C 、81 D 、182、n 位⼆进制数的反码或其原码,表⽰的⼗进制数是( )。

A 、21n - B 、2n C 、12n - D 、2n3、TTL 与⾮门多余输⼊端的处理是( )。

A 、接低电平B 、任意C 、通过 100电阻接地D 、通过 100k 电阻接地 4、OD ⾮门在输⼊为低电平(输出端悬空)情况下,输出为( )状态。

A 、⾼电平 B 、低电平 C 、开路D 、不确定5、与()YA B A 相等的逻辑函数为()。

A 、YB B 、Y AC 、Y A BD 、Y A B6、下列(,,)F A B C 函数的真值表中1Y 最少的为( )。

A 、Y C =B 、Y ABC = C 、Y AB C =+D 、Y BC C =+ 7、( )是组合逻辑电路的特点。

A 、输出仅取决于该时刻的输⼊B 、后级门的输出连接前级门的输⼊C 、具有存储功能D 、由触发器构成 8、半加器的两个加数为A 和B ,()是进位输出的表达式。

A 、AB B 、A B C 、AB D 、AB9、欲使JK 触发器1nQ Q ,J 和K 取值正确的是()。

Q B 、J K Q C 、0J K D 、,1J Q K10、字数为128的ROM 存储器存储容量为1204位,字长为()位,地址线为()根。

A 、8,8 B 、8,7 C 、4,7 D 、4,811、⼀个四位⼆进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。

A 、0000B 、0001C 、0011D 、001012、要⽤1K×8的RAM 扩展成8K×16的RAM ,需选⽤( )译码器。

数字电子技术试题库及答案-期末考试秘籍

数字电子技术试题库及答案-期末考试秘籍

数字电⼦技术试题库及答案-期末考试秘籍数字电⼦技术期末试题库⼀、选择题:A组:1.如果采⽤偶校验⽅式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某⼀逻辑函数真值表确定后,下⾯描述该函数功能的⽅法中,具有唯⼀性的是( B )A、逻辑函数的最简与或式B、逻辑函数的最⼩项之和C、逻辑函数的最简或与式D、逻辑函数的最⼤项之和3、在下列逻辑电路中,不是组合逻辑电路的是( D )A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是( D )A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A )优先编码功能,因⽽( C )多个输⼊端同时为1。

A、有B、⽆C、允许D、不允许7、( D )触发器可以构成移位寄存器。

B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是( A )电路A、并⾏⽐较型B、串⾏⽐较型C、并-串⾏⽐较型D、逐次⽐较型9、某触发器的状态转换图如图所⽰,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电⼦专业作)对于VHDL以下⼏种说法错误的是(A )A VHDL程序中是区分⼤⼩写的。

B ⼀个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接⼝进⾏的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电⼦设备中最常采⽤的数制是--------------------------------( A )A.⼆进制B.⼋进制C. ⼗进制D.⼗六进制2、⼗进制数6在8421BCD码中表⽰为--------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所⽰电路中,使__AY 的电路是A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. ⼀个稳态C. 没有稳态D. 不能确定6、已知输⼊A、B和输出Y的波形如下图所⽰,则对应的逻辑门电路是-------( D )A. 与门B. 与⾮门C. 或⾮门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器D. 数据选择器8、在某些情况下,使组合逻辑电路产⽣了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放⼤9、下列哪种触发器可以⽅便地将所加数据存⼊触发器,适⽤于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.⼗进制数25⽤8421BCD 码表⽰为 A 。

数字电子技术习题和答案

数字电子技术习题和答案

习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。

2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。

4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。

5.( 2分) C A AB Y +=,Y 的最简与或式为 。

6.( 2分) 电路如图1,电路的逻辑表达式F 。

图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。

8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。

如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。

9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。

10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。

11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。

15.请写出下图S 的表达式 。

CO 的表达式 。

二、选择题1、是8421BCD 码的是( )。

A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。

A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术练习题及答案一、填空题1、(238)10=()2=(EE)16。

(110110.01)2=(36.4)16=(54.25)10。

2、德?摩根定理表示为BA+)。

A⋅=(BA+=(BA⋅),B3、数字信号只有(两)种取值,分别表示为(0)和(1)。

4、异或门电路的表达式是(B AB⊕);同或门的表达式是A+=AB(B+=A⋅⊙)。

BAAB5、组成逻辑函数的基本单元是(最小项)。

67)、(89变或“不能”。

路。

)。

数值19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

20、用文字、符号或者数码表示特定对象的过程叫做(编码)。

把代码的特定含义翻译出来的过程叫(译码)。

在几个信号同时输入时,只对优先级别最高的进行编码叫做(优先编码)。

21、两个1位二进制数相加,叫做(半加器)。

两个同位的加数和来自低位的进位三者相加,叫做(全加器)。

22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。

23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。

对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。

24、能够将(1个)输入数据,根据需要传送到(m个)输出端的任意一个输出端的电路,叫做数据分配器。

25、在多路传输过程中,能够根据需要将(其中任意一路挑选出来)的电路,叫做数据选择器,也称为多路选择器或多路开关。

26、触发器又称为双稳态电路,因为它具有(两个)稳定的状态。

27、根据逻辑功能不同,触发器可分为(RS触发器)、(D触发器)、(JK触发器)、(T触发器)和(T’触发器)等。

根据逻辑结构不同,触发器可分为(翻转)D触0)和(置’触发(上=RS)。

JK D+1);n=T n Q+1)。

=),不仅和(、(卡诺图)电路)和(异步时序逻辑电路)两类。

36、可以用来暂时存放数据的器件称为(寄存器)。

寄存器分为(基本寄存器)和(移位寄存器)两种。

37、若ROM有5根地址输入线,有8根数据输出线,则ROM的字线数为(32),ROM的容量为(256)。

38、把移位寄存器的(输出以一定方式馈送到)串行输入端,即得到(移位寄存器型)计数器。

39、一个十进制加法计数器需要由(4个)JK触发器组成。

40、RAM与ROM比较,其优点是(读写方便,使用灵活);缺点是(掉电丢失信息)。

41、顺序脉冲发生器可分成(计数型)和(移位型)两大类。

42、555定时器由(分压器)、(比较器)、(基本RS触发器)、(晶体管开关)和(输出缓冲器)五部分组成。

43、施密特触发器有两个稳定状态(“0”态和“1”态),其维持与转换完全取决于(输入电压的大小)。

44、单稳态触发器状态有一个(稳定状态)和一个(暂稳状态)。

45、多谐振荡器是一种(自激振荡)电路,它没有(稳态),只有两个(暂稳态),而与把(转)。

1AAA4C)。

A5A6、函数D+F++=的最简与或式为(C)。

AB+CDCBCAA、ABB、DAB+C、1 D、07、n个变量可以构成(C)个最小项。

A、nB、2nC、2nD、2n-18、若输入变量A、B全为1时,输出F=0,则其输入与输出关系是(B)。

A、非B、与非C、与D、或9、标准与或式是由(B)构成的逻辑表达式。

A、与项相或B、最小项相或C、最大项相与D、或项相与10、以下表达式中符合逻辑运算法则的是(D )。

A 、C·C=C 2B 、1+1=10C 、0<1D 、A+1=111、下列逻辑式中,正确的是(A )。

A 、B A B A ⊕=⊙ B 、A +A =1C 、A ·A =0D 、A ·A =112、A +BC =(C )。

A 、AB 、BC C 、(A +B)?(A +C)D 、A +C13、C A AB Y ,BC C A AB Y +=++=21两者的关系是(A )。

A 、21Y Y =B 、21Y Y ≠C 、21Y Y =(C )。

(C )。

B )。

(B )位。

A 23、和数据分配器使用相同型号MSI 的组合逻辑电路是(A )。

A 、译码器B 、编码器C 、数据选择器D 、数据比较器24、组合逻辑电路消除竞争冒险的方法有(A )和(B )。

A 、修改逻辑设计B 、在输出端接入滤波电容C 、后级加缓冲电路?????D 、屏蔽输入信号的尖峰干扰25、数据分配器输入端的个数是(B )。

A 、2个B 、1个C 、4个D 、8个26、一片容量为1024字节×4位的存储器,表示有(C )个存储单元。

A 、1024B 、4C 、4096D 、827、下列触发器中存在约束条件的是(A )。

A 、RS 触发器B 、JK 触发器C 、D 触发器 D 、T 触发器28、JK 触发器在时钟脉冲的作用下,如果要使n n Q Q =+1,则输入信号JK 应为(A )。

A 、J =1,K =1B 、J =0,K =1C 、J =0,K =0D 、J =1,K =029、RS 触发器的约束条件是(D )。

A 、R+S =1B 、R+S =0C 、RS =1D 、RS =0A A A 数器35、构成同步二进制计数器一般应选用的触发器是(C )。

A 、D 触发器B 、R -S 触发器C 、J -K 触发36、构成四位寄存器应选用(B )。

A 、2个触发器;B 、4个触发器C 、16个触发器37、需用(B )片74LS161构成六十进制计数器。

A 、1片B 、2片C 、3片D 、4片 38、555构成的施密特触发器的回差电压△U T 为(D )。

CPQ 0Q 1Q 2Q 3A 、VCCB 、VCC/2C 、2VCC/3D 、VCC/339、能起到定时作用的触发器是(C )。

A 、施密特触发器B 、双稳态触发器C 、单稳态触发器D 、多谐振荡器40、对电压、频率、电流等模拟量进行数字处理之前,必须将其进行(B )。

A 、D/A 转换B 、A/D 转换C 、直接输入D 、随意三、计算题1、将十进制数63.125转换为二进制数和八进制数。

解:(63.125)10=(111111.001)2=(77.1)823 1 解: 1、电路及CP 、S 、R 的波形如图1所示,试对应画出的波形。

图12、边沿触发器及CP 、J 、K 的波形如图2所示,试对应画出Q Q 、的波形。

11 10 0 1 0 × 0 1 0 × 11 10 1 0 11 0 0 00 QQ图2 3、边沿触发器及CP 、D 的波形如图3所示,试对应画出Q Q 、的波形。

图34、电路及A 、B 和CP 的波形如图4所示,,试画出Q 端的波形,设触发器的初始状态Q =1。

图4 解:∵B A D ⊕=,故根据A 、B 的波形异或可先画出D 触发器的D 端波形,然后再根据D 端的波形画出D 触发器的Q 端波形。

如图4右图所示。

5、已知JK 触发器电路和A 、B 和CP 的波形如图5所示,试画出JK 触发器Q 端的波形,设触发器的初始状态Q =0。

解:∵J =K =AB ,故根据A 、B 的波形相与可先画出JK 触发器的J 、K 波形,然后再根据J 、K 端的波形画出JK 触发器的Q 端波形。

如图5右图所示。

图5 七、分析题 1、组合电路如图6所示,分析该电路的逻辑功能。

图6 解:⑴、写表达式:ABC P =,ABC C ABC B ABC A CP BP AP L ++=++= ⑵、化简与变换:C B A ABC C B A ABC C B A ABC L +=+++=++=)(⑶、由表达式列出真值表:⑷、分析逻辑功能:当A 、B 、C 三个变量不一致时,电路输出为“1”,所以这个电路称为“不一C A B JK Q A B D Q C QQ Q QA B C =1 A B C Q D Q C A BA B C 11& Q Q致电路”。

2、试分析图7所示电路的逻辑功能。

逻辑功能:输入奇数个“1”,输出为“1”。

图7。

相关文档
最新文档