数字电路电子技术复习 (1)
《数字电子技术》总结复习
《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD、格雷码之间进行相互转换。
举例1:(37.25)10= ( )2= ( )16=( )8421BCD解:(37.25)10= ( 100101.01)2= ( 25.4)16= ( 00110111.00100101 )8421BCD2.逻辑门电路:(1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
2)TTL门电路典型高电平为3.6 V,典型低电平为0.3 V。
3)OC门和OD门具有线与功能。
4)三态门电路的特点、逻辑功能和应用。
高阻态、高电平、低电平。
5)门电路参数:噪声容限VNH或VNL、扇出系数No、平均传输时间tpd。
要求:掌握八种逻辑门电路的逻辑功能;掌握OC门和OD门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。
举例2:画出下列电路的输出波形。
解:由逻辑图写出表达式为:,则输出Y见上。
3.基本逻辑运算的特点:与运算:见零为零,全1为1;或运算:见1为1,全零为零;与非运算:见零为1,全1为零;或非运算:见1为零,全零为1;异或运算:相异为1,相同为零;同或运算:相同为1,相异为零;非运算:零变 1, 1 变零;要求:熟练应用上述逻辑运算。
4. 数字电路逻辑功能的几种表示方法及相互转换。
①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。
②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。
④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。
⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。
⑥状态图(只有时序电路才有):描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。
数字电子技术基础复习资料
数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。
A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。
B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。
C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。
A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。
数字电子技术-复习选择填空题汇总(精简)
一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。
数字电路(复习)
②C=1、C=0,即C端为高电平(+VDD)、C端为低电平(0V) 时,TN和TP都具备了导通条件,输入和输出之间相当于开关接通 一样,uO=uI 。
2.三态门电路的输出有高阻态、高电平和低电平3种状态
• 三态门逻辑符号控制端电平的约定
A
1
Y
EN
EN
(a)控制端低电平有效
控制端加低电平信号时,三 态门处于工作状态,Y=A, 加高电平信号时禁止,Y=Z
加法器
能对两个1位二进制数进行相加而求得和及进位的逻辑电 路称为半加器。 能对两个1位二进制数进行相加并考虑低位来的进位,即 相当于3个1位二进制数的相加,求得和及进位的逻辑电路称 为全加器。 实现多位二进制数相加的电路称为加法器。按照进位方 式的不同,加法器分为串行进位加法器和超前进位加法器两 种。串行进位加法器电路简单、但速度较慢,超前进位加法 器速度较快、但电路复杂。 加法器除用来实现两个二进制数相加外,还可用来设计 代码转换电路、二进制减法器和十进制加法器等。
数据分配器
数据分配器的逻辑功能是将1个输入数据传送到 多个输出端中的1个输出端,具体传送到哪一个输出 端,也是由一组选择控制(地址)信号确定。 数据分配器就是带选通控制端即使能端的二进 制译码器。只要在使用中,把二进制译码器的选通 控制端当作数据输入端,二进制代码输入端当作选 择控制端就可以了。 数据分配器经常和数据选择器一起构成数据传 送系统。其主要特点是可以用很少几根线实现多路 数字信息的分时传送。
八进制数
0 1 2 3 4 5 6 7 10 11 12 13 14 15 16 17
十六进制数
0 1 2 3 4 5 6 7 8 9 A B C D E F
门电路 国标符号 曾用符号 美国符号 表达式
数字电子技术试卷及答案(1)
一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。
1.一位十六进制数可以用多少位二进制数来表示?( C )A . 1B . 2C . 4D . 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的DA C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。
数字电子技术试题(1-5章)
第1章 数制和码制一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。
2.数制转换:(35)10 =( )2 =( )8 =( )16。
3.数制转换:(251)8 =( )2 =( )16 =( )10。
4.数制转换:(4B )16 =( )2 =( )8 =( )10。
5.数制转换:(69)10 =( )2 =( )16 =( )8。
6.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =( )8 =( )16。
7.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =( )8 =( )16。
一、填空题答案:1.26、32、1A ;2.100011、43、 23;3.10101001、A9、169;4.1001011、113、75;5.1000101、45、105;6.2331、4D9;7.112.31、4A.64。
第2章 逻辑代数基础一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。
2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。
3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。
4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。
5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。
6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。
7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。
一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=;3. ()()()()Y AB BC AC ''''=; 4. Y A '=;5.1Y =; 6.1Y =; 7.Y A B =+。
数字电路复习题及答案
《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。
(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。
(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。
(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。
(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。
(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。
(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。
2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。
3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。
4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。
5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。
《数字电子技术》复习题
《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
《数字电子技术》课程题库(1)(1)
《数字电子技术》课程习题库一、填空题1.二进制数的基数是( ),二进制数的码元为( )和( ),其进位关系是( )进一。
2、BCD 码是用( )位二进制数码来表示( )位十进制数。
3.在计算机内部,只处理二进制数,二进制数的数码有( )、( )两个,写出从(00)B 、依次加1的所有2位二进制数( )。
4(B1)H = ( )B =( )O =( )8421BCD=( )D (A6)H = ( )B =( )O =( )D( 3A )16 =( )2 =( )10(127)10= ( )2= ( )8421BCD(1101)B = ( )H =( )O =( )D=( )8421BCD( 4A )16 =( )2 =( )8=( )10=( )8421BCD5.(317)O =( )H =( )B =( )D 。
6.已知逻辑函数Y AB CD =∙,不变换逻辑表达式,用( )个( )门可以实现其逻辑功能;Y A B C D =+++,不变换逻辑表达式,用( )个( )门可以实现其逻辑功能。
7.逻辑函数的表达方式有( )、( )、( )、( )。
8.三种基本逻辑关系是( )逻辑、( )逻辑和( )逻辑。
完成“有0出0,全1出1”的逻辑关系是( )。
9.请补充以下逻辑代数法则:=∙1A ( ) =∙A A ( ) =A ( ) =+B A A ( ) =++C B A ( ) =ABC ( )B A AB +=( ) =∙0A ( ) =+0A ( ) =∙A A ( )10、5个变量可构成( )个最小项,全体最小项之和为( )。
11、4个变量可构成( )个最小项,全体最小项之和为( )。
12.逻辑函数F AB BC =+的最小项之和表达式为( )。
13、使函数C B A Y ⋅⋅=为1的A、B、C 的值分别为( 、 、 )。
14.完成下列逻辑运算:1001∙++=( ); 110110∙+∙+∙=( ))()(10100∙+∙+=( ); )(0011+∙∙=( )15.请写出下表中所示门电路符号对应的表达式及门电路名称。
数字电子技术复习题
A .32kHz;
B.2kHz;
C .128 kHz
D.256kHz
12.用 n 个触发器构成计数器,可得到的最大计数长度(模值)为 ____________。
A. n
B. 2n
C. n 2
D. 2 n 5V
84 13.由 555 定时器构成的施密特触发器6如图3所示,u该o 电路的回差电压
为
V。
ui
。
11、(43)10 =(
)2。
12、将逻辑函数 F=∑m(0,2,3,4,6,7,10,11,14,15),化
简为最简与或式结果为
。
13、三态门的输出状态除了高电平或低电平两种状态外,还有第三状
态是
。
14、若用二进制代码对 48 个字符进行编码,则至少需要
位
二进制。
15、JK 触发器的次态方程是 Q n1 =
D. A BC (A B )( A C )
3.如果要采用奇校验方式传送一个七位二进制代码 0011010,则其校
验位为
。
A. 0
.1
C
D. 其它
4. 三态门有一使能控制端,当使能端为无效电平时,正确的是
。
A. 输出端为高阻态
B . 输出端为高电平
C. 输出端为低电平
D. 输出与输入间有正常
的逻辑关系
2 15
4V
A.5
B.4
C.2
D.5/3
14.设 F=AB+C D ,则它的反函数是____________。
A. F =(A+B)(C D )
B. F =( A B )(C+D)
C. F = A B • C D
D.以上都不正确
《电子技术》复习题 (1)
《电子技术》复习题-—项目11。
图1所示电路中的二极管VD处于()状态.A. 反向击穿B. 导通 C。
截止 D. 放大2。
图2所示电路中的二极管VD处于( )状态。
A. 反向击穿 B。
导通 C. 截止 D. 放大3。
二极管的正极电位是—10V,负极电位是—9.3V,则该二极管处于( )状态。
A。
正偏 B。
反偏 C. 零偏 D。
无法确定4.发光二极管的图形符号是( ).A。
B. C. D.5.稳压二极管工作于( )时具有稳压功能.A。
死区 B. 正向导通区 C。
反向截止区 D。
反向击穿区6。
二极管具有单向导电性。
当外加正向电压时,有较大的正向电流通过,此时二极管处于_______状态;当外加反向电压时,反向电流很小,此时二极管处于_________状态。
7.当加到二极管上的反向电压增大到一定数值时,反向电流会突然增大,此现象称为。
8.在判别二极管的材料时,当测出正向压降约为0.7V时,此二极管为二极管;当测出正向压降约为0。
3V时,此二极管为二极管。
9。
整流就是将_________电转换为_________电的过程。
10.用来制作半导体器件的是本征半导体,它的导电能力比杂质半导体强得多。
( )11。
稳压二极管只要外加反向电压就具有稳压功能. ()12.单相桥式整流电路的输出电压平均值是单相半波整流电路的两倍。
()13.单相桥式整流电容滤波电路的输出电压平均值是单相半波整流电容滤波电路的两倍. ()。
(二极管的正14.分析图(a)、(b)所示电路中各二极管是导通还是截止?并求出1、2两端的电压U12向压降和反向电流忽略不计)15. 在下图所示的桥式整流电容滤波电路中,已知变压器次边电压有效值U2=15V,试求:(1)负载上输出电压的平均值U O=?(2)R L开路时U O=?(3)C开路时U O=?(4)若整流电桥中有1只二极管开路,此时U O=?《电子技术》复习题——项目21.要使三极管具有电流放大作用,必须保证发射结_______、集电结_______。
数字电子技术期末复习题库及完整答案
第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。
(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
(错)5、逻辑函数F=A B+A B+B C+B C已是最简与或表达式。
数电复习题库
数字电子技术试题一一、填空题(每空1分,共20分)1.函数的或·与表达式是,其与·或·非表达式为。
2.的最简式为,的最简式为。
3.(2.718)D =()B=()O。
4.(29)H =()B,(11.01101)B=()H。
5.组合逻辑电路的分析可分为、、、四大步骤。
6.时序逻辑电路的功能描述通常有、、、四种方法。
7.在A/D转换器中,型A/D转换器的转换精度较高,型A/D转换器的转换速度最快。
8.施密特触发器有个阈值电压,称它的传输特性为。
二、电路功能分析题(共20分)1.七段显示译码电路如图2.1(a)所示,对应图2.1(b)所示输入波形,试确定显示器显示的字符序列是什么?2.试分析图2.2所示电路,画出它的状态图,说明它是几进制计数器。
74161功能表清零RD 预置 LD 使能 EP ET 时钟CP 预置数据输入 ABCD 输 出 Q D Q C Q B Q A L H H H H× L H H H×× ×× L × ×L HH×× ××××× ABCD ×××× ×××× ××××LLLL ABCD 保持 保持计数三、电路设计题(每题10分,共20分)1.试设计一个8位相同数值比较器,当两数相等时,输出L=1,否则L=0。
2.试用上升沿触发器的D 触发器及门电路组成3位同步二进制加计数器,画出逻辑图。
四、电路计算题(每题10分,共20分)1.由555定时器及场效应管T 组成的电路如图所示,电路中 T 工作于可变电阻区,其导通电阻为。
试:(1) 说明电路功能。
(2) 写出输出频率的表达式。
2.某双积分型A/D 转换器中,计数器为十进制计数器,其最大计数容量为。
数字电路复习资料
数字电路复习资料数字电路复习资料1第一部分:基本要求和基本概念第一章半导体器件的基本知识一,基本建议1,了解半导体pn结的形成及特性,了解半导体二极管的开关特性及钳位作用。
2,介绍半导体三极管的输出特性和输出特性,熟识半导体三极管共发射极电路的三个工作区的条件及特点,掌控三极管开关电路分析的基本方法。
3,了解绝缘栅场效应管(mos)的结构、符号、工作原理及特性。
二,基本概念1,按导电率为可以把材料分成导体、绝缘体和半导体。
2,半导体中存有空穴和自由电子两种载流子。
3,清澈半导体称作本征半导体。
4,p型半导体中的多数载流子是空穴;少数载流子是自由电子。
5,n型半导体中的多数载流子是自由电子;少数载流子是空穴。
6,pn结是一个二极管,它具有单项导电性。
7,二极管电容由结电容和扩散电容构成。
8,二极管的截至条件就是vd<0.5v,导通条件就是vd≥0.7v。
9,三极管的截止条件是vbe<0.5v,截止的特点是ib=ic≈0;饱和条件是ib≥(ec-vces)/(βrc),饱和的特点是vbe≈0.7v,vce=vces≤0.3v。
第二章门电路一,基本要求1,熟识分立元件“与”“或”“非”“与非”“或非”门电路的工作原理、逻辑符号和功能。
2,熟悉ttl集成与非门的结构、工作原理及外部特性,熟悉oc门三态门和异或门的功能及主要用途,掌握各种门电路输出波形的画法。
2,熟识pmos门nmos门和cmos门的结构和工作原理,熟识cmos门的外部特性及主要特点,掌控mos门电路的逻辑功能的分析方法。
二,基本概念1,门是实现一些基本逻辑关系的电路。
2,三种基本逻辑就是与、或、非。
3,与门就是同时实现与逻辑关系的电路;或门就是同时实现或逻辑关系的电路;非门就是同时实现非逻辑关系的电路。
4,按集成度可以把集成电路分为小规模(ssi)中规模(msi)大规模(lsi)和超大规模(vlsi)集成电路。
5,仅有一种载流子参予导电的器件叫做单极型器件;存有两种载流子参予导电的器件叫做双极型器件。
数字电子技术复习题及参考答案
数字电子技术复习题一、单选题1、以下式子中不正确的是( )A. 1A A •=B. A A A +=C. B A B A +=+D. 11A +=2、在数字电路中,稳态时三极管一般工作在( )状态。
在图示电路中,若0i u <,则三极管T( ),此时uo =( )A .放大,截止,5VB .开关,截止,C .开关,饱和,D .开关,截止,5V3、N 个变量可以构成( )个最小项。
A. NB. 2N C 、 2ND 、 2N-1 TTL 门电路,为了使输出等于,4、图中电路为选择正确答案( )。
A .正确,错误,错误B .正确,错误,正确C .正确,正确,正确D .正确,正确,错误5、TTL 门电路输入端悬空时,应视为( );(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为( )(,0V ,)。
A .不定B .高电平,C .低电平,0VD .高电平, 6、一个64选1的数据选择器有( )个选择控制信号输入端。
A .6B .16C .32D .64 7、设计计数器时应选用( )。
A .锁存器B .边沿触发器C .同步触发器D .施密特触发器8、欲将频率为f 的正弦波转换成为同频率的矩形脉冲,应选用( )。
A .多谐振荡器B .施密特触发器C .单稳态触发器D .'T 触发器 9、一片64k ×8存储容量的只读存储器(ROM ),有( )。
条地址线和8条数据线 条地址线和16条数据线 条地址线和8条数据线 条地址线和16条数据线10、ROM 必须在工作( )存入数据,断电( )数据;RAM 可以在工作中( )读写数据,断电( )数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失 11、若逻辑表达式F A B =+,则下列表达式中与F 相同的是( ) A.F AB = B.F AB = C. F A B =+ D.不确定 12、下列电路中,不属于组合电路的是:( ) A.数字比较器; B.寄存器; C.译码器; D.全加器;13、不能用来描述组合逻辑电路的是:( )A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有( ) A.复位法 B.预置数法 C.级联复位法 D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是( )个。
数字电子技术基础-复习题(带答案)
7 / 41
考研专业课研发中心
A B C D CO 0 0 0 00 0 0 1 11 0 1 0 11 0 1 1 01 1 0 0 10 1 0 1 00 1 1 0 00 1 1 1 11
编程图为:(4 分)
卡诺图为:(3 分)
A BC 00 01 11 10
0010 1 1101 0
D
A B C
和 1111,并且利用 CO 端作 13 进制计数器的进位输出。74161 的功能表如下,可以附加必要的门电路 (10 分)
74161 功能表
输
入
输出
RD LD ET EP CP D0 D1 D2 D3 Q0 Q1
Q2 Q3
4 / 41
考研专业课研发中心
D0 D1 D2 D3
EP
CO
ET
74161
① AB
② AB
③ AB
④ AB
3. 一片 2k×16 存储容量的只读存储器(ROM),有[ ]个字节
①2000
②4000
③2048
④4096
4. 下列关于 TTL 与非门的输出电阻描述中,正确的是
[]
①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻
③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻
A BC 00 01 11 10
0011 1 1001 0
CO
或 阵 列
D
或阵列
CO
图 5.1 PLA 逻辑阵列图
2.(10 分) 解: (1)电路连接图如下:
(4 分)
8 / 41
考研专业课研发中心
VCC
8
4
R1
7
VCC
数字电子技术 (1)
数字电子技术您的姓名: [填空题] *_________________________________1.ROM和RAM中存入的信息在电源断电后都不会丢失。
() [单选题] *对错(正确答案)2.用2片容量为16K×8的ROM构成容量为32K×8的ROM是位扩展。
() [单选题] *对错(正确答案)3.半导体存储器的存储阵列由若干位存储单元组成,每个存储单元可存放一位二进制信息。
() [单选题] *对(正确答案)错4.所有的半导体存储器在运行时都具有读和写的功能。
() [单选题] *对错(正确答案)5.一个4输入端或非门,使其输出为1的输入变量组合有()种。
[单选题] *1(正确答案)48156.分析下图所示组合逻辑电路,其输出逻辑表达式正确的是()。
[单选题] * Y=ABY=A+BY=A'B'+ABY=A'B+AB'(正确答案)7.图示全加器符号,当A = 0,B = 1,CI = 1时,S和CO分别为( )。
[单选题] *CO=0, S=0CO=0, S=1CO=1, S=1CO=1, S=0(正确答案)8.引起组合逻辑电路中竟争与冒险的原因是()。
[单选题] *干扰信号逻辑关系错误电源不稳定电路工作延时(正确答案)9.下列门电路中,()的输出端可以并联使用。
[单选题] *TTL与非门CMOS与非门TTLOC门(正确答案)CMOS反相器10.组合逻辑电路的分析过程中,通常最终得到(),并由此总结得到具体的逻辑功能表述。
[单选题] *卡诺图逻辑表达式真值表(正确答案)逻辑电路图11.如下图所示,输出F为1,A、B、C的取值应为()。
[单选题] *101 011(正确答案)11011112.已知如下逻辑函数的真值表,其输出的标准与或式为()。
[单选题] *A.B.(正确答案)C.D.13. 4位二进制译码器有()个输出信号端。
[单选题] *4 816(正确答案)3214.要扩展得到5-32线译码器,需要()片3-8线译码器。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Q1 Q2
CP
FF0
FF1
FF2
《数电》复习课 数电》
Q0
Q1 Q2
CP
FF0
FF1
FF2
CP
Q0
Q1
Q2
《数电》复习课 数电》
例 由维持阻塞D触发器和边沿JK触发器的电路如图(a)所 示,各输入端波形如图(b),当各个触发器的初态为“0” 时,试画出Q1和Q2端的波形,并说明此电路的功能。
《数电》复习课 数电》
2.输入输出特性 TTL门电路的输入特性:接低电平时,电流流出;接 高电平时,电流流入。 CMOS门电路的输入特性:无论接低电平还是接高电平时 ,都无电流输入,阻抗相当于无穷大。 CMOS门电路和TTL门电路输入端接电阻时的分析。 CMOS门电路和TTL门电路的多余输入端的正确处理。
B
RD
1 A
Q1
Q2
A
C1
Q1 Q2
Q1
Q2
B
B A
Q1 Q2
一个单发脉冲发生器 ,A可以为随机信号,每 一个A信号的下降沿后; Q2端输出一个脉宽周期的 脉冲。
《数电》复习课 数电》
一、同步时序逻辑电路的分析 例1 试分析以下同步时序逻辑电路,并写出分析过程。
Q1 Q2
Q3
FF3
FF1
FF2
1J
F(A,B,C)=∑m(1,3,4)+∑d(5,6,7)
《数电》复习课 数电》
一、门电路的逻辑功能 按逻辑功能分:与、或、非、与非、或非、与或非、异或、 同或。 要重视异或门和同或门的的逻辑功能(逻辑符号、表达式、 应用) 传输门:既可以传输数字信号,也可以传输模拟信号。
《数电》复习课 数电》
例2分析下图所示电路的逻辑功能。列出真值表,写出电 路输出函数S的逻辑表达式。
《数电》复习课 数电》
例10位倒T型电阻网络D/A转换器如图所示,当Rf=R时, (1)求输出电压的取值范围; (2)若要求输入数字量为200H时输出电压vO=5V,试 问VREF应取何值?
IREF VREF 2R S9 R R R
2R S8
2R S0
2R Rf=R
D9 D8
iΣ
D0
A
+
v0
《数电》复习课 数电》
0 0 0 1 1 1 1 0 1 0 1 1
0 0 0 0 1 0 1 1 0 1 0 1
1 0 1
《数电》复习课 数电》
脉冲产生与整形的3种电路 施密特触发器:波形变换 单稳态触发器:定时、整形 多谐振荡器:产生方波
《数电》复习课 数电》
1.由门电路构成的单稳态触发器
VDD R
1
Cd vI Rd
≥1
C
vo
G1
G2
《数电》复习课 数电》
2.由门电路构成的施密特触发器
VT+
vI’
R1 1 = VDD (1 + ) 2 R2
R1 1 VT- = VDD (1 − ) 2 R2
《数电》复习课 数电》
3.由施密特触发器构成的多谐振荡器
《数电》复习课 数电》
4.由555定时器构成的多谐振荡器
+ 6V
T2 = T1 vI VREF
开关S1接到-VREF一侧
vO = −
T1 T V T 1 T2 V v I + ∫ REF dt = − 1 v I + REF 2 = 0 RC C 0 R RC RC
∵T1为常数,∴T2与vI成正比
《数电》复习课 数电》
双积分型A 转换器原理图 双积分型 / D转换器原理图
1D C1
Q2
FF3
1D C1
Q3
DI
1D C1
CP
A.并行寄存器 存储器
B.移位寄存器
C.计数器
D.随机
《数电》复习课 数电》
采用二片如图所示的74LS194双向移位寄存器、一个1 位全加器和一个D型触发器设计二个4位二进制数 A=A3A2A1A0、B=B3B2B1B0的加法电路。要求画出电路,说 明所设计电路的工作过程以及最后输出结果在何处。
C1
1J
C1
1J
C1
1K
1K
CP
1K
驱动方程→状态方程→状态真值表→状态转换图 →自启动校验→功能。
《数电》复习课 数电》
二、同步时序逻辑电路的设计 例 试用两只JK触发器和最少量的接线设计一个能产生如 图所示波形的时序逻辑电路,要求写出完整的设计过程。CP NhomakorabeaQ0
Q1
状态转换图→状态真值表→状态方程→驱动方程 →自启动校验→逻辑图。
《数电》复习课 数电》
例5 用公式法化简逻辑函数
F = AB + AC + BC + ABCD
解
F = AB + AC + BC + ABCD = AB + AC + BC
= AB + A + B C = AB + ABC = AB + C ( ) 试用卡诺图法将下列具有约束条件的逻辑函数化为最简与 或式:
《数电》复习课 数电》
三、计数器 1、模2n异步加减计数器构成规律 2、模2n同步加减计数器构成规律 3、M进制(任意进制)计数器的设计(用触发器设计 、用MSI计数器设计)
《数电》复习课 数电》
四、寄存器 1、并行寄存器和移位寄存器 例、下列所示电路的功能为
FF0
Q0
。
Q1
FF1
1D C1
FF2
C
S2
vI
-VREF
S1
R
- A +
vO
- C +
G1
G2
n位异步计数器 CP
& 1 1T C1 R 1 1T C1 R 1 1T C1 R 1
FFC 1T C1 R
vC
d0
d2
d n-1
《数电》复习课 数电》
思考:若被测电压vI(max)=2.047V,要求分辨率≤1mV,则 异步二进制计数器的计数总容量N应大于多少?
《数电》复习课 数电》
F = A B C + BC D + AC
F = A B C + BC D + AC + A C D
《数电》复习课 数电》
《数电》复习课 数电》
一、基本RS触发器的逻辑功能 二、触发器5种不同功能的触发器(触发器功能的互相转换) 三、触发器的触发方式(画波形图) 例5 试画出下图所示时序电路在一系列CP信号作用下,Q1、 Q2、Q3的输出电压波形。设触发器的初始状态为Q=0。
vO
1 .7 0
t
vO / V
0
0.01µF
t
vI / V
3.3 1 .7 0
t
vO / V
0
t
《数电》复习课 数电》
例.四个电路输入vI、输出vO的波形如图所示,试写出分别实 现下列功能的最简电路类型(不必画出电路)。 (a) (c)
vI
0
;(b) ;(d)
vI
; 。
0
t
t
vO
0
vO
t
0
t
vI
vI
第一步:将电压转化为时间 , 第一步:将电压转化为时间T,使T与输入电压成正比 与输入电压成正比
C vI -VREF S1 R
+
vO vO 0
T1
T2 T2 ’ t
A
开关S1合到vI一侧
vO = 1 C
∫
T1
0
(−
vI T )dt = − 1 v I R RC
固定时间积分, 固定时间积分,到时结束 固定斜率积分,过零 结束 固定斜率积分,
SD
Q
RD
RD
《数电》复习课 数电》
CR
S1 S0 × 1 0 0 1 × 1 0 1 0
DSR × × × A ×
DSL × × × × B
CP × ↑ ↑ ↑ ↑
Q0 0 D0 Q0 A Q1
Q1 0 D1 Q1 Q0 Q2
Q2 0 D2 Q2 Q1 Q3
Q3 0 D3 Q3 Q2 B
0 1 1 1 1
VDD
VDD
P2
P1
P1
S
A
TG
Y
A
B
N1 N2
B
N1
《数电》复习课 数电》
关键是熟练掌握用以构成CMOS门电路的两种基本单 元电路,即CMOS反相器和CMOS传输门为基础扩展而 来。 一般规律是:将多个CMOS反相器的工作管(TN) 串联,负载管(TP)并联,可得到CMOS与非门;反之 TP CMOS ,将多个CMOS反相器的工作管(TN)并联,负载管( TP)串联,可得到CMOS或非门。 为了避免经过多次串、并后带来的电平平移和其它 输出特性的影响,常在各种CMOS电路中引入反相器作 为每个输入端和输出端的缓冲器。
L
C B A
Y A0 A1 A2 E D0 D1 D2 D3 D4 D5 D6 D7
L = A B C + A BC + A BC = A B + BC
《数电》复习课 数电》
二、组合逻辑电路的设计 组合逻辑电路的设计应掌握两种方法:用门电路设计组 合逻辑电路;用MSI设计组合逻辑电路。 例.用二个4选1数据选择器实现函数L,允许使用反相器。
L = E + A BC DE + A BC DE + A BC DE + A BDEF + BCE
《数电》复习课 数电》