数电实验报告:实验3-触发器

合集下载

触发器功能实验报告

触发器功能实验报告

触发器功能实验报告触发器功能实验报告引言:触发器是数字电路中常见的重要元件,它能够在特定的输入条件下产生稳定的输出信号。

本实验旨在通过构建不同类型的触发器电路,探究触发器的基本原理和功能。

实验一:RS触发器RS触发器是最简单的一种触发器,由两个交叉连接的非门组成。

实验中我们使用了两个与非门来构建RS触发器电路,其中一个与非门的输出连接到另一个与非门的输入,反之亦然。

通过设置不同的输入状态,我们可以观察到RS触发器的两种稳定状态:置位和复位。

实验二:D触发器D触发器是一种常用的触发器,它具有单一输入和双输出。

实验中我们使用了两个与非门和一个或非门来构建D触发器电路。

通过输入信号的变化,我们可以观察到D触发器的工作原理:当输入信号为高电平时,输出保持之前的状态,当输入信号为低电平时,输出根据之前的状态进行切换。

实验三:JK触发器JK触发器是一种多功能的触发器,它具有两个输入和两个输出。

实验中我们使用了两个与非门和一个或非门来构建JK触发器电路。

通过设置不同的输入状态,我们可以观察到JK触发器的四种工作模式:置位、复位、切换和禁用。

实验四:T触发器T触发器是一种特殊的JK触发器,它只有一个输入和两个输出。

实验中我们使用了两个与非门和一个或非门来构建T触发器电路。

通过输入信号的变化,我们可以观察到T触发器的工作原理:当输入信号为高电平时,输出状态翻转,当输入信号为低电平时,输出保持不变。

实验五:应用实例在实验的最后,我们通过一个简单的应用实例来展示触发器的实际应用。

我们构建了一个二进制计数器电路,使用了多个D触发器和与非门。

通过输入脉冲信号,我们可以观察到计数器的工作原理:每次接收到脉冲信号,计数器的输出状态按照二进制规律进行变化。

结论:通过本次实验,我们深入了解了不同类型的触发器的功能和工作原理。

触发器在数字电路中具有重要的应用价值,能够实现各种逻辑功能和时序控制。

进一步的研究和实践将有助于我们更好地理解和应用触发器,提高数字电路设计的能力。

数字电路实验报告触发器

数字电路实验报告触发器

一、实验目的1. 理解触发器的概念、原理和功能。

2. 掌握触发器的分类、结构和逻辑功能。

3. 通过实验,验证触发器的逻辑功能,加深对触发器原理的理解。

二、实验原理触发器是一种具有记忆功能的电路,可以存储1个二进制位的信息。

它有两个稳定的状态:SET(置位)和RESET(复位)。

触发器的基本结构是RS触发器,由两个与非门组成,其逻辑功能可用真值表表示。

触发器按触发方式可分为同步触发器和异步触发器;按逻辑功能可分为RS触发器、D触发器、JK触发器和T触发器等。

三、实验仪器与材料1. 74LS74双D触发器芯片2. 74LS02四2输入与非门芯片3. 74LS00四2输入或非门芯片4. 74LS20四2输入或门芯片5. 74LS32四2输入与门芯片6. 74LS86四2输入异或门芯片7. 74LS125八缓冲器芯片8. 74LS126八缓冲器芯片9. 电源10. 示波器11. 信号发生器12. 逻辑笔四、实验内容1. RS触发器实验(1)搭建RS触发器电路:将74LS74芯片的Q1端与Q2端连接,Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。

(2)观察RS触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端S和R的值。

(3)分析RS触发器逻辑功能:根据真值表分析RS触发器的逻辑功能,得出结论。

2. D触发器实验(1)搭建D触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。

(2)观察D触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端D的值。

(3)分析D触发器逻辑功能:根据真值表分析D触发器的逻辑功能,得出结论。

3. JK触发器实验(1)搭建JK触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的本次实验的主要目的是深入了解和掌握触发器的工作原理、功能特点以及其在数字电路中的应用。

通过实际操作和观察,提高对触发器逻辑功能的理解和运用能力,为进一步学习数字电路的相关知识打下坚实的基础。

二、实验设备与器材1、数字电路实验箱2、双踪示波器3、集成电路芯片:74LS74(D 触发器)、74LS112(JK 触发器)4、若干导线三、实验原理(一)D 触发器D 触发器是一种在时钟脉冲上升沿或下降沿触发的触发器,其逻辑功能为:当 D 端输入为 1 时,在时钟脉冲的作用下,输出 Q 变为 1;当 D 端输入为 0 时,在时钟脉冲的作用下,输出 Q 变为 0。

其逻辑表达式为:Q(n+1) = D。

(二)JK 触发器JK 触发器也是一种在时钟脉冲上升沿或下降沿触发的触发器,具有置 0、置 1、保持和翻转四种功能。

当 J=1、K=0 时,在时钟脉冲作用下,输出 Q 置 1;当 J=0、K=1 时,在时钟脉冲作用下,输出 Q 置 0;当 J=K=0 时,输出保持不变;当 J=K=1 时,输出翻转。

其逻辑表达式为:Q(n+1) = JQ' + K'Q。

四、实验内容与步骤(一)D 触发器实验1、按照实验电路图,在数字电路实验箱上正确连接 74LS74 芯片和其他相关元件。

2、将 D 端分别接高电平(1)和低电平(0),用示波器观察时钟脉冲和输出 Q 的波形,记录实验结果。

3、改变时钟脉冲的频率,观察输出 Q 的变化,分析时钟频率对触发器工作的影响。

(二)JK 触发器实验1、依照实验电路图,在实验箱上连接 74LS112 芯片及相关元件。

2、分别设置 J、K 的不同输入组合,如 J=0、K=0;J=1、K=0;J=0、K=1;J=1、K=1,用示波器观察时钟脉冲和输出 Q 的波形,并做好记录。

3、调整时钟脉冲的占空比,观察输出 Q 的变化,探讨占空比对触发器工作的影响。

五、实验数据与结果分析(一)D 触发器1、当 D 端接高电平时,在时钟脉冲上升沿,输出 Q 变为高电平;当 D 端接低电平时,在时钟脉冲上升沿,输出 Q 变为低电平。

数电实验报告 触发器

数电实验报告 触发器

数电实验报告触发器《数电实验报告触发器》实验目的:本实验旨在通过观察和分析触发器的工作原理,加深对数字电路中触发器的理解,提高学生对数字电路的设计和应用能力。

实验器材:1. 74LS74触发器芯片2. 示波器3. 信号发生器4. 逻辑分析仪5. 电源实验原理:触发器是一种用于存储和控制信号的数字电路元件。

它可以存储一个比特的信息,并在时钟信号的作用下进行状态的转换。

常见的触发器包括RS触发器、D 触发器、JK触发器和T触发器。

本次实验主要以D触发器为例进行研究。

实验步骤:1. 将74LS74芯片插入实验板中,并连接好电源。

2. 将信号发生器的输出连接到D触发器的D端,将示波器的探头分别连接到D 端和Q端。

3. 调节信号发生器的频率和幅值,观察示波器上的波形变化。

4. 使用逻辑分析仪对D触发器进行时序分析,观察时钟信号对触发器状态的影响。

实验结果:通过实验观察和分析,我们发现当时钟信号上升沿到来时,D触发器的输入信号被锁存,并在下一个时钟信号上升沿到来时输出。

当时钟信号下降沿到来时,D触发器的状态不发生变化。

通过逻辑分析仪的时序分析,我们可以清晰地看到触发器状态的变化过程。

实验结论:本次实验通过对D触发器的观察和分析,加深了我们对触发器工作原理的理解。

触发器作为数字电路中的重要元件,具有存储和控制信号的功能,对于数字系统的设计和应用具有重要意义。

通过实验,我们不仅掌握了触发器的工作原理,还提高了对数字电路的设计和应用能力。

希望通过今后的实验和学习,我们可以进一步深入理解数字电路的知识,为今后的工程实践打下坚实的基础。

数电触发器_实验报告

数电触发器_实验报告

一、实验目的1. 理解数字电路中触发器的基本原理和功能。

2. 掌握基本RS触发器、D触发器、JK触发器的逻辑功能及其应用。

3. 学会使用数字电路实验设备,进行实验操作和数据分析。

二、实验原理触发器是数字电路中的基本单元,具有存储一位二进制信息的功能。

根据触发器的逻辑功能和工作原理,可分为基本RS触发器、D触发器、JK触发器等。

1. 基本RS触发器:由两个与非门组成,具有置位(S)和复位(R)功能,可实现二进制信息的存储。

2. D触发器:由基本RS触发器和传输门组成,具有数据(D)输入和时钟(CP)输入,实现数据在时钟上升沿或下降沿的传输。

3. JK触发器:由基本RS触发器和传输门组成,具有J、K输入和时钟(CP)输入,可实现数据保持、置位、复位和翻转功能。

三、实验仪器与设备1. 数字电路实验箱2. 74LS00、74LS74、74LS76等集成电路3. 双踪示波器4. 电源5. 连接线四、实验内容1. 基本RS触发器实验(1)搭建基本RS触发器电路,分析电路结构和工作原理。

(2)观察并记录基本RS触发器的置位、复位、保持和翻转功能。

2. D触发器实验(1)搭建D触发器电路,分析电路结构和工作原理。

(2)观察并记录D触发器的数据传输功能,分析时钟上升沿和下降沿对数据传输的影响。

3. JK触发器实验(1)搭建JK触发器电路,分析电路结构和工作原理。

(2)观察并记录JK触发器的数据保持、置位、复位和翻转功能。

4. 触发器应用实验(1)设计一个计数器电路,使用D触发器实现。

(2)观察并记录计数器电路的计数功能,分析计数脉冲和时钟信号的关系。

五、实验结果与分析1. 基本RS触发器实验实验结果显示,基本RS触发器具有置位、复位、保持和翻转功能。

在置位端输入高电平,触发器输出为1;在复位端输入高电平,触发器输出为0;在两个输入端同时输入高电平时,触发器处于不定状态。

2. D触发器实验实验结果显示,D触发器在时钟上升沿或下降沿输入数据,可以实现数据的传输。

实验三:触发器的功能测试及其应用

实验三:触发器的功能测试及其应用

实验名称:触发器的功能测试及其应用
一、实验目的:
1.熟悉基本R-S触发器、J-K触发器和D触发器的逻辑功能。

2.熟悉触发器的应用。

二、实验原理:
依据J-K触发器、D触发器的逻辑功能测试。

三、实验内容
1.测试基本R-S触发器的逻辑功能。

在实验箱上用74LS00组成下图所示电路,对基本R—S触发器的逻辑功能进行测试。

电路图如下:
逻辑功能如右表所示:
Rd Sd Q
0 0 不定
0 1 0
1 0 1
1 1 保持
2.测试J-K触发器的逻辑功能。

74LS112是双J-K触发器,利用试验箱上的0-1电平,高低电平指示和单脉冲测试74LS112中的一个J-K触发器的逻辑功能。

并构成2分频电路,实现2分频功能。

3.测试D触发器的逻辑功能。

74LS74是双D触发器,利用试验箱上的0-1电平,高低电平指示和单脉冲测试74LS74中的一个D触发器的逻辑功能。

用74LS74和74LS138译码器实现彩灯的循环电路,要求8只彩灯,7亮1暗,且这一暗灯可以循环移动。

四、实验总结
(学生根据自己实验情况,简要总结实验中遇到的问题及其解决办法)。

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的本次触发器实验的主要目的是深入理解触发器的工作原理和功能,通过实际操作和观察,掌握触发器在数字电路中的应用,以及其对信号的存储和转换作用。

二、实验原理1、触发器的定义与分类触发器是一种具有记忆功能的基本逻辑单元,能够存储一位二进制信息。

常见的触发器类型包括基本 RS 触发器、JK 触发器、D 触发器等。

2、基本 RS 触发器由两个与非门交叉连接而成,具有置 0 和置 1 功能,但存在输入约束条件。

3、 JK 触发器在时钟脉冲的作用下,根据输入的 J、K 信号进行状态翻转。

4、 D 触发器在时钟脉冲上升沿或下降沿时,将输入的 D 信号存储到触发器中。

三、实验设备与器材1、数字电路实验箱2、集成电路芯片:74LS00(四 2 输入与非门)、74LS74(双 D 触发器)、74LS112(双 JK 触发器)3、示波器4、导线若干四、实验内容及步骤1、基本 RS 触发器实验(1)按照电路图在实验箱上连接好 74LS00 芯片,组成基本 RS 触发器。

(2)通过改变输入 R、S 的电平,观察输出 Q 和 Q'的状态变化,并记录在表格中。

2、 JK 触发器实验(1)将 74LS112 芯片插入实验箱,按照电路图连接好 JK 触发器。

(2)设置不同的 J、K 输入组合和时钟脉冲,观察并记录 Q 和 Q'的输出状态。

3、 D 触发器实验(1)使用 74LS74 芯片搭建 D 触发器电路。

(2)改变 D 输入和时钟信号,记录 Q 和 Q'的输出。

五、实验数据记录与分析1、基本 RS 触发器数据记录| R | S | Q | Q' ||||||| 0 | 0 |保持|保持|| 0 | 1 | 1 | 0 || 1 | 0 | 0 | 1 || 1 | 1 |不定|不定|分析:当 R=0、S=1 时,触发器被置 1;当 R=1、S=0 时,触发器被置 0;当 R=S=0 时,触发器保持原状态;当 R=S=1 时,输出状态不定,不符合正常工作条件。

数电实验报告:实验3-触发器

数电实验报告:实验3-触发器

广东海洋大学学生实验报告书(学生用表)实验名称课程名称课程号学院(系)专业班级学生姓名学号实验地点实验日期实验3:触发器逻辑功能测试及应用一、实验目的1、掌握集成触发器的逻辑功能及使用方法2、熟悉触发器之间相互转换的方法 二、实验内容及步骤1、测试双JK 触发器74LS112逻辑功能。

在输入信号为双端的情况下,JK 触发器是功能完善、使用灵活和通用性较强的一种触发器。

本实验采用74LS112双JK 触发器,是下降边沿触发的边沿触发器。

JK 触发器的状态方程为Q * =J Q +K Q (1)JK 触发器74LS112逻辑电路引脚图如下:图1(2)测试复位、置位功能,将测试结果填入表1。

表1(3)触发功能测试,按表2要求测试JK 触发器逻辑功能。

表2GDOU-B-11-112(4)根据图2逻辑图将JK 触发器分别连接成T 触发器和T ′触发器,并通过做实验进行验证。

注释:T 触发器的逻辑功能:当T =0时,时钟脉冲作用后,其状态保持不变;当T =1时,时钟脉冲作用后,触发器状态翻转。

如果将T 触发器的T 端置“1”,即得T'触发器。

在T'触发器的CP 端每来一个CP 脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。

图22、测试双D 触发器74LS74的逻辑功能在输入信号为单端的情况下,D 触发器用起来最为方便,其状态方程为 Q *=D ,其输出状态的更新发生在CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D 端的状态,D 触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。

(1)D 触发器74LS74逻辑电路引脚图3所示。

图3(2)测试复位、置位功能,将测试结果填入表3。

表3(3)D 触发器的功能测试,按表4要求测试D 触发器逻辑功能,填入表4。

表4(4)、根据图4所示逻辑图,将D 触发器连接成计数单元(即T ′触发器)。

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的本次实验的主要目的是深入了解和掌握触发器的工作原理、功能特性以及其在数字电路中的应用。

通过实际操作和观察,验证触发器的逻辑功能,提高对数字电路的理解和设计能力。

二、实验原理(一)触发器的定义和分类触发器是一种具有记忆功能的基本逻辑单元,能够存储一位二进制信息。

根据其逻辑功能的不同,可分为 RS 触发器、JK 触发器、D 触发器和 T 触发器等。

(二)RS 触发器RS 触发器是最简单的触发器类型,由两个与非门交叉连接而成。

它具有两个输入端:R(复位端)和 S(置位端)。

当 R 为 0 且 S 为 1 时,触发器被置位;当 R 为 1 且 S 为 0 时,触发器被复位;当 R 和 S都为 1 时,触发器状态保持不变;当 R 和 S 都为 0 时,触发器状态不定,这是不允许的输入情况。

(三)JK 触发器JK 触发器在 RS 触发器的基础上增加了两个输入端 J 和 K。

当 J 为1 且 K 为 0 时,触发器被置位;当 J 为 0 且 K 为 1 时,触发器被复位;当 J 和 K 都为 1 时,触发器状态翻转;当 J 和 K 都为 0 时,触发器状态保持不变。

(四)D 触发器D 触发器的输入端只有一个 D。

在时钟脉冲的上升沿,D 触发器将输入 D 的值存储到输出端 Q。

(五)T 触发器T 触发器只有一个输入端 T。

当 T 为 1 时,在时钟脉冲的作用下,触发器状态翻转;当 T 为 0 时,触发器状态保持不变。

三、实验设备与器材1、数字电路实验箱2、 74LS00(四 2 输入与非门)芯片3、 74LS74(双 D 触发器)芯片4、 74LS112(双 JK 触发器)芯片5、示波器6、直流电源7、逻辑电平测试笔8、连接导线若干四、实验内容及步骤(一)RS 触发器实验1、按照图 1 所示,在实验箱上使用 74LS00 芯片搭建 RS 触发器电路。

2、分别将 R 和 S 端接入逻辑电平测试笔,设置不同的输入组合(00、01、10、11),观察并记录输出端 Q 和 Q'的电平状态。

数电实验报告 触发器

数电实验报告 触发器

数电实验报告触发器数电实验报告:触发器引言数电实验是电子信息类专业中非常重要的一门实践课程,通过实验可以加深对于数字电路原理的理解和应用。

本次实验的主题是触发器,触发器是数字电路中常见的重要元件,具有存储和放大信号的功能。

本文将对触发器的原理、分类和实验结果进行详细介绍和分析。

一、触发器的原理触发器是一种能够存储和放大信号的数字电路元件。

它由若干个门电路组成,可以在特定的输入条件下改变其输出状态,并且能够保持输出状态不变。

触发器的原理基于门电路的逻辑运算和存储功能,它的输入和输出可以分为两种状态:高电平(1)和低电平(0)。

触发器的工作原理可以简单描述为:当触发器的输入满足特定条件时,输出会发生变化,并且保持输出状态不变,直到下一次满足特定条件的输入到来。

触发器的输出状态可以用状态表或状态图来描述,其中包括输入和输出的各种组合情况。

二、触发器的分类触发器根据其内部结构和工作方式的不同,可以分为SR触发器、D触发器、JK 触发器和T触发器等多种类型。

下面将对其中几种常见的触发器进行简要介绍。

1. SR触发器SR触发器是最简单的一种触发器,它由两个相互反馈的与门和非门组成。

SR触发器有两个输入端S和R,一个输出端Q。

当S=0、R=1时,输出Q=0;当S=1、R=0时,输出Q=1;当S=0、R=0时,输出状态保持不变;当S=1、R=1时,输出状态不确定。

2. D触发器D触发器是一种常用的触发器,它具有单一输入端D和输出端Q。

D触发器的输出状态与输入D的电平保持一致,即当D=0时,Q=0;当D=1时,Q=1。

D 触发器可以用于存储和传输数据,在时序电路中起到重要的作用。

3. JK触发器JK触发器是一种综合性能较好的触发器,它由两个输入端J和K、一个时钟端CLK和一个输出端Q组成。

JK触发器的输出状态可以由J、K和CLK的不同组合来控制,具体规律可以通过真值表或状态图来描述。

JK触发器在时序电路中常用于频率分频、计数等应用。

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的。

本实验旨在通过实际操作,加深对触发器工作原理的理解,掌握触发器的使用方法,并能够准确地进行触发器的实验测量。

二、实验仪器与设备。

1. 示波器。

2. 信号发生器。

3. 电源。

4. 电路连接板。

5. 电阻、电容、开关等元器件。

三、实验原理。

触发器是一种能够存储和放大数字信号的电子元件,根据输入信号的不同,可以分为正边沿触发器和负边沿触发器。

在本实验中,我们将主要研究正边沿触发器的工作原理和特性。

四、实验步骤。

1. 将触发器电路连接至电源、示波器和信号发生器。

2. 调节信号发生器,产生不同频率和幅值的方波信号输入至触发器。

3. 观察示波器上输出的波形,并记录下触发器的工作状态。

4. 调节输入信号的频率和幅值,重复步骤3,得到更多的实验数据。

5. 对实验数据进行分析,总结触发器的特性和工作规律。

五、实验数据与分析。

通过实验我们得到了不同频率和幅值下触发器的输出波形,观察到了触发器的触发特性和稳态特性。

在输入信号达到一定条件时,触发器会输出稳定的高电平或低电平信号,这为数字电路的稳定工作提供了重要保障。

六、实验结论。

通过本次实验,我们深入了解了触发器的工作原理和特性,掌握了触发器的使用方法,能够准确地进行触发器的实验测量。

同时,我们也意识到了触发器在数字电路中的重要作用,为今后的学习和工作打下了坚实的基础。

七、实验心得。

通过动手操作,我们不仅加深了对触发器的理解,还提高了实际动手能力和实验数据处理能力。

实验中遇到的问题和挑战,也让我们更加谨慎和细致,为今后的学习和科研工作积累了宝贵的经验。

八、参考文献。

1. 《数字电子技术基础》,XXX,XXX出版社,XXXX年。

2. 《电子技术实验指导书》,XXX,XXX出版社,XXXX年。

以上为触发器实验报告内容,希望能对大家的学习和科研工作有所帮助。

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的本次实验的主要目的是深入了解和掌握触发器的工作原理、功能特性以及在数字电路中的应用。

通过实际操作和观察,增强对触发器逻辑行为的直观认识,提高电路设计和故障排查的能力。

二、实验设备和材料1、数字电路实验箱2、示波器3、逻辑分析仪4、各种集成触发器芯片(如 D 触发器、JK 触发器等)5、电阻、电容、导线若干三、实验原理1、触发器的定义和分类触发器是一种能够存储一位二进制信息的基本单元电路,根据其逻辑功能的不同,可分为 D 触发器、JK 触发器、T 触发器和 SR 触发器等。

2、 D 触发器D 触发器在时钟脉冲 CP 的上升沿(或下降沿)将输入数据 D 锁存到输出端 Q。

其逻辑表达式为:Q(n+1) = D。

3、 JK 触发器JK 触发器具有置0、置1、保持和翻转四种功能。

当J=1,K=0 时,在时钟脉冲作用下触发器置 1;当 J=0,K=1 时,触发器置 0;当J=K=0 时,触发器保持原态;当 J=K=1 时,触发器翻转。

其逻辑表达式为:Q(n+1) =JQ(n)’ +K’Q(n)。

4、触发器的触发方式触发器的触发方式分为边沿触发和电平触发。

边沿触发是指在时钟脉冲的上升沿或下降沿触发,而电平触发是指在时钟脉冲为高电平或低电平时触发。

边沿触发方式可以有效地避免空翻现象,提高电路的可靠性。

四、实验内容和步骤1、 D 触发器实验(1)按照实验电路图,在实验箱上连接好 D 触发器电路,将输入信号 D 接逻辑电平开关,时钟信号 CP 接脉冲信号源。

(2)通过改变输入信号 D 的电平状态和时钟信号 CP 的脉冲,用示波器观察输出端 Q 和Q’的波形,并记录下来。

(3)分析输出波形与输入信号之间的关系,验证 D 触发器的逻辑功能。

2、 JK 触发器实验(1)类似地,连接好 JK 触发器电路,将 J、K 输入端分别接逻辑电平开关,时钟信号 CP 接脉冲信号源。

(2)设置不同的 J、K 输入组合,观察输出端 Q 和Q’的波形,并记录。

数电实验三 RS触发器与集成触发器

数电实验三  RS触发器与集成触发器

3-1(a)3-1(b)实验三 RS 触发器与集成触发器一、实验目的1、掌握触发器的逻辑功能及其测试方法;2、学习触发器简单的典型应用。

二、实验器材1、直流稳压电源、数字逻辑电路实验箱、万用表、示波器;2、74LS00、74LS02、74LS04、74LS74、74LS76(或74LS112)。

三、实验原理1、基本RS 触发器用与非门(74LS00)构成的基本RS 触发器 如图3-1(a )所示,S R 、端为低电平有效; 用或非门(74LS02)构成的基本RS 触发器 如图3-1(b )所示,R 、S 端为高电平有效。

2、集成D 触发器触发器的复位和置位功能:只要L R =,不论其他输入是何种状态, 触发 器的输出立即强制变成H Q =,同时L Q =;只 要L S =,不论其他输入是何种状态触发器的输 出立即强制变成H Q =,同时L Q =。

复位和 置位完成后,必须使H R =和H S =。

3、JK 触发器当CP=0时,R=S=1,触发器维持原状态不变; 当CP=1时,Q K Q J Q n +=+1,即为 J=0,Q=0,Q Q n =+1; J=0,K=1,01=+n Q ; J=1,K=0,11=+n Q ; J=1,K=1,Q Q n =+1;四、实验内容和步骤根据电路图建立实验电路,利用RS 触发器产生脉冲信号接CP 端,分别将二分频电路 的Q0端和四分频电路的Q2端接LED ,每送入一个脉冲,记录下脉冲的序号和Q0端 和Q2端对应的状态变化。

二分频电路至少送入5个脉冲后停止,四分频电路至少送入 9个脉冲后停止。

整理结果,画出CP 脉冲信号和Q0输出信号的波形图。

1、二分频电路 a).PR ——置1端 b).CLR ——置0端c).0100Q D Q Q D n ===+;d).上升沿有效2、四分频电路a). 1111111111Q Q K Q J Q K J n =+===+;b).2121222212122Q Q Q Q Q K Q J Q Q K J n +=+===+;c).下降沿有效五、实验结果 1、二分频电路真值表 波形图2、四分频电路真值表波形图六、思考题1、基本RS 触发器的另一个典型应用是用来消除机械开关的抖动现象,如图所示,在不接入RS 触发器时,开关在ON/OFF 时由于触点的震动会产生信号的扰乱现象。

数电实验报告—触发器及其应用

数电实验报告—触发器及其应用

实验三触发器及其应用一、实验目的1、熟悉基本RS触发器、D触发器的功能测试。

2、了解触发器的触发方式及出发特点。

3、熟悉触发器的实际应用。

二、实验设备数字电路实验箱、数字双踪示波器、74LS00、74LS74。

三、实验原理触发器是一个具有记忆功能的二进制信息存储器件,是构成时序电路的最基本逻辑单元。

也是数字逻辑电路中一种重要的单元电路。

触发器具有两个稳定状态,即“0”和“1”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。

按其功能可分为RS触发器、JK触发器、D触发器、T和T'触发器。

触发方式有电平触发和边沿触发两种。

1、基本RS触发器是最基本的触发器。

如图所示由二个与非门交叉耦合构成。

具有置“0”、置“1”和“保持”三种功能。

2、D触发器在时钟脉冲CP的前沿(正跳变0 1)发生翻转,具有置0、置1两种功能。

D触发器应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生器等。

四、实验内容1、设计水泵开关要求水位上到B水泵关闭,水位下降到A水泵开启。

(74LS00)设A(B)为0表示水位低于A(B),A(B)为1时水位高于A (B)。

据此可列出真值表:A B RD SD Q0 0 1 0 11 0 1 1 保持1 1 0 1 0RD = B SD = A实现该逻辑功能的电路图如下:2、设计智力竞赛中二人抢答装置,要求先抢答者按下开关同时封锁后抢答者的开关控制,最后由主持人清除灯光显示。

利用74LS00和74LS74实现该设计:3、实现二分频电路二分频波形:。

数电实验报告触发器

数电实验报告触发器

数电实验报告触发器触发器是数字电路中常用的一种元件,它可以存储和传输信息。

在数电实验中,触发器是一个非常重要的实验内容。

本文将介绍触发器的基本概念、工作原理以及实验过程中的一些注意事项。

一、触发器的基本概念触发器是一种能够在特定条件下改变输出状态的电路元件。

它可以存储一个比特的信息,并根据输入信号的变化来改变输出信号的状态。

触发器有很多种类,其中最常见的是D触发器、JK触发器和SR触发器。

二、触发器的工作原理触发器的工作原理可以用时序图来表示。

以D触发器为例,它有两个输入端(D和CLK)和两个输出端(Q和Q')。

当CLK信号上升沿到来时,D触发器会根据D端的输入信号来改变Q端的输出状态。

如果D端为高电平,那么Q端将保持高电平;如果D端为低电平,那么Q端将保持低电平。

三、实验过程中的注意事项在进行触发器实验时,需要注意以下几点:1. 选择合适的电源电压和电阻:触发器的工作电压范围一般在3V到15V之间,因此在实验中需要选择适当的电源电压。

此外,为了保证电路的稳定性,还需要选择合适的电阻值。

2. 连接正确的电路:触发器实验中,需要将触发器与其他元件(如开关、电源等)正确连接起来。

如果连接错误,可能会导致触发器无法正常工作。

3. 使用合适的测试仪器:在实验中,可以使用示波器、逻辑分析仪等测试仪器来观察触发器的输入输出信号波形。

这样可以更加直观地了解触发器的工作状态。

4. 注意触发器的时序关系:触发器的输出状态是根据输入信号的变化来决定的,因此在实验中需要注意触发器的时序关系。

例如,在D触发器实验中,需要在CLK信号上升沿到来之前,将正确的输入信号D输入到触发器中。

四、实验结果及分析在进行触发器实验后,可以通过观察示波器或逻辑分析仪上的波形图来分析触发器的工作状态。

根据波形图,可以判断触发器是否正常工作,并进一步分析其性能指标,如响应时间、稳定性等。

五、实验应用及展望触发器在数字电路中有广泛的应用。

数电触发器实验报告

数电触发器实验报告

数电触发器实验报告数电触发器实验报告引言:数电触发器是数字电路中一种重要的元件,它能够存储和传输信息。

本次实验旨在通过实际操作,深入理解数电触发器的工作原理和应用。

实验一:RS触发器RS触发器是最基本的触发器之一,由两个交叉耦合的反馈环组成。

在实验中,我们使用了两个门电路构建了一个RS触发器。

实验步骤:1. 按照电路图连接电路,并确保电源接线正确。

2. 将输入信号接入RS触发器的输入端口。

3. 在示波器上观察输入和输出信号的波形。

实验结果:通过示波器观察,我们发现当输入信号为0时,输出信号保持不变;当输入信号为1时,输出信号发生翻转。

这说明RS触发器能够存储信息,并根据输入信号的变化来改变输出信号。

实验二:D触发器D触发器是一种常用的数字存储器件,它具有单一输入和双输出的特点。

在实验中,我们使用了逻辑门电路构建了一个D触发器。

实验步骤:1. 按照电路图连接电路,并确保电源接线正确。

2. 将输入信号接入D触发器的输入端口。

3. 在示波器上观察输入和输出信号的波形。

实验结果:通过示波器观察,我们发现D触发器的输出信号和输入信号完全一致,即输出信号始终等于输入信号。

这说明D触发器能够存储和传输信息,但不会对输入信号进行任何处理。

实验三:JK触发器JK触发器是一种带有两个输入端口的触发器,它能够实现RS触发器和D触发器的功能,并且具有更高的灵活性。

在实验中,我们使用了逻辑门电路构建了一个JK触发器。

实验步骤:1. 按照电路图连接电路,并确保电源接线正确。

2. 将输入信号接入JK触发器的输入端口。

3. 在示波器上观察输入和输出信号的波形。

实验结果:通过示波器观察,我们发现JK触发器的输出信号与输入信号之间存在一定的逻辑关系。

根据输入信号的不同组合,JK触发器可以实现存储、传输和翻转等功能。

结论:通过本次实验,我们深入了解了数电触发器的工作原理和应用。

RS触发器能够存储信息,D触发器能够存储和传输信息,而JK触发器具有更高的灵活性。

数电实验报告_触发器

数电实验报告_触发器

一、实验目的1. 理解触发器的概念和基本原理;2. 掌握触发器的逻辑功能和应用;3. 熟悉触发器电路的搭建和调试方法;4. 通过实验验证触发器的功能和应用。

二、实验原理触发器是一种具有记忆功能的电子电路,能够存储一个二进制信息。

它根据输入信号的变化,在一定的条件下可以改变其输出状态,从而实现数据的存储和传递。

触发器是数字电路中的基本单元,广泛应用于计数器、寄存器、存储器等数字系统中。

触发器主要分为两大类:电平触发器和边沿触发器。

电平触发器在输入信号保持一定电平期间,输出状态才会发生变化;而边沿触发器仅在输入信号的跳变沿处改变输出状态。

常见的触发器有RS触发器、D触发器、JK触发器和T触发器等。

以下分别介绍这些触发器的原理和逻辑功能。

1. RS触发器:由两个与非门交叉耦合而成,具有两个输入端(S、R)和两个输出端(Q、Q')。

当S=0,R=1时,触发器置1;当S=1,R=0时,触发器置0;当S=0,R=0时,触发器保持原状态;当S=1,R=1时,触发器处于不确定状态。

2. D触发器:由一个与非门和两个反相器组成,具有一个输入端(D)和两个输出端(Q、Q')。

当输入信号D变化时,触发器的输出状态随之变化,即D=1时,Q=1;D=0时,Q=0。

3. JK触发器:由两个与非门交叉耦合而成,具有两个输入端(J、K)和两个输出端(Q、Q')。

当J=K=0时,触发器保持原状态;当J=1,K=0时,触发器置1;当J=0,K=1时,触发器置0;当J=K=1时,触发器翻转。

4. T触发器:由一个与非门和两个反相器组成,具有一个输入端(T)和两个输出端(Q、Q')。

当T=1时,触发器翻转;当T=0时,触发器保持原状态。

三、实验内容及步骤1. 触发器电路搭建:根据实验原理,搭建RS触发器、D触发器、JK触发器和T触发器电路。

2. 触发器功能测试:通过改变输入信号,观察输出端Q的逻辑信号及其下一逻辑状态,验证触发器的逻辑功能。

实验三触发器及应用

实验三触发器及应用

实验三触发器及应用触发器(Trigger)是一种特殊的电路组件,可以在特定的输入条件下产生输出信号。

触发器常常用于数字电路设计、时序控制、存储器单元和计数器等应用中。

实验三触发器主要包括RS触发器、JK触发器和D触发器。

以下将分别介绍这三种触发器的原理及其应用。

1. RS触发器RS触发器是一种最基本的触发器,在数字电路设计中非常常见。

它由两个交叉反馈的NAND门组成。

其中,R和S是设置和复位输入,Q和Q'是输出。

当R=0,S=1时,输出为0,当R=1,S=0时,输出为1。

当R=0,S=0或者R=1,S=1时,输出保持不变。

RS触发器的应用非常广泛,特别是在存储器单元和计数器中。

例如,可以使用RS触发器来设计一个简单的RS触发器存储器单元,将其应用于存储二进制数据。

此外,RS触发器还可以与其他触发器组合,构建更复杂的序列逻辑电路。

2. JK触发器JK触发器是基于RS触发器改进而来的触发器,它具有RS触发器所拥有的功能,并且还可以解决RS触发器中输入同时为1时的不确定性问题。

JK触发器由两个交叉反馈的NAND门组成。

其中,J和K是设置和复位输入,Q和Q'是输出。

当J=1,K=0时,输出为1;当J=0,K=1时,输出为0;当J=1,K=1时,输出与之前的状态取反;当J=0,K=0时,输出保持不变。

JK触发器的应用也非常广泛。

它可以用于设计计数器、频率除法器、位移寄存器等。

例如,可以使用JK触发器设计一个计数器,实时计算输入的脉冲数量。

此外,JK触发器还可以用于构建时序控制电路,实现时序逻辑功能。

3. D触发器D触发器是一种特殊的触发器,其中输入D作为数据输入,而不是设置或复位输入。

D触发器由一个NAND门和一个反相器组成。

其中,D是数据输入,CLK 是时钟输入,Q和Q'是输出。

当时钟信号上升沿到来时,D触发器的输出将与D输入同步,并保持在下一个时钟上升沿之前的状态。

D触发器是存储器元件中最常用的触发器之一。

实验三、基本门电路及触发器 电子版实验报告

实验三、基本门电路及触发器   电子版实验报告

J CP K S D R DQQ S D R DD CP Q Q 43121556423156实验三:基本门电路及触发器实验实 验 室: 实验台号: 日 期:专业班级: 姓 名: 学 号: 一、 实验目的1.了解TTL 门电路的原理、性能和使用方法;验证基本门电路逻辑功能。

2.验证D 触发器;J-K 触发器的逻辑功能。

二、实验内容(一)验证以下门电路的逻辑关系1. 用与非门(00)实现与门逻辑关系:F=AB2. 异或门(86):3. 全加器(00、86):(二)验证以下触发器逻辑关系1.D 触发器置位端、复位端的功能测试。

2.J-K 触发器置位端、复位端的功能测试。

3.D 、J-K 触发器功能测试。

图3-1 JK 触发器(74LS112)和D 触发器(74LS74)三、实验原理图BA B A B A F ⊕=+=i i i i C B A S ⊕⊕=()ii i i i i B A C B A C +⊕=+1A B F图3-2与门电路 图3-3异或门电路 图3-4 全加器电路四、实验结果及数据处理1. 直接在实验原理图上标记芯片的引脚。

2. 写出实验结果。

(1)与门、异或门实验结果表(用数字万用表测量高低电平1、0的电压值。

)(2)全加器实验结果表=1A BF(4)D触发器的功能测试(5)J-K触发器的功能测试五、思考题1.实验用的与非门和或门中不用的输入端如何处理2.如果与非门的一个输入端接时钟,其余输入端应是什么状态时才允许脉冲通过3.J-K触发器Q n=0时,如果时钟脉冲CP到来后,触发器处于“1”态,J-K两端应预先分别是什么状态J端为高电平 K端高电平或低电平4.J-K触发器与D触发器的触发边沿有何不同J-K触发器是下降沿触发:当CP=1时,从触发器被封锁,输出保持原有状态不变,主触发器接收输入端信号。

当CP由1变0,主触发器被封锁。

存储在主触发器中的信号送入从触发器。

输出新状态。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

广东海洋大学学生实验报告书(学生用表)
实验名称
课程名称
课程号
学院(系)
专业
班级
学生姓名
学号
实验地点
实验日期
实验3:触发器逻辑功能测试及应用
一、实验目的
1、掌握集成触发器的逻辑功能及使用方法
2、熟悉触发器之间相互转换的方法 二、实验内容及步骤
1、测试双JK 触发器74LS112逻辑功能。

在输入信号为双端的情况下,JK 触发器是功能完善、使用灵活和通用性较强的一种触发器。

本实验采用74LS112双JK 触发器,是下降边沿触发的边沿触发器。

JK 触发器的状态方程为Q * =J Q +K Q (1)JK 触发器74LS112逻辑电路引脚图如下:
图1
(2)测试复位、置位功能,将测试结果填入表1。

表1
(3)触发功能测试,按表2要求测试JK 触发器逻辑功能。

表2
GDOU-B-11-112
(4)
根据图
2逻辑图将JK 触发器分别连接成T 触发器和T ′触发器,并通过做实验进行验证。

注释:T 触发器的逻辑功能:当T =0时,时钟脉冲作用后,其状态保持不变;当T =1时,时钟脉冲作用后,触发器状态翻转。

如果将T 触发器的T 端置“1”,即得T'触发器。

在T'触发器的CP 端每来一个CP 脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。

图2
2、测试双D 触发器74LS74的逻辑功能
在输入信号为单端的情况下,D 触发器用起来最为方便,其状态方程为 Q *
=D ,其输出状态的更新发生在CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D 端的状态,D 触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。

(1)D 触发器74LS74逻辑电路引脚图3所示。


3
(2)测试复位、置位功能,将测试结果填入表3。

表3
(3)D 触发器的功能测试,按表4要求测试D 触发器逻辑功能,填入表4。

表4
(4)、根据图4所示逻辑图,将D 触发器连接成计数单元(即T ′触发器)。

并通过实验进行验证。

图4
三、思考题
1、根据表1的测试结果,R 端也称为异步 端。

S 端也称为异 步 端。

2、总结JK 触发器74LS112的动作特点。

3、总结D 触发器74LS74的动作特点。

4、如何将JK 触发器转换为D 触发器?画出接线图。

CP D R
S
Q Q
× × 0 1 ×
×
1
D CP Q *
Q =0 Q =1 0 0→1 1
0→1。

相关文档
最新文档