PCB设计技巧问答题
PCB设计技巧百问
PCB设计技巧百问(91~102)91、PCB中各层的含义是什么?Mechanical 机械层:定义整个PCB板的外观,即整个PCB板的外形结构。
Keepoutlayer 禁止布线层:定义在布电气特性的铜一侧的边界。
也就是说先定义了禁止布线层后,在以后的布过程中,所布的具有电气特性的线不可以超出禁止布线层的边界。
Topoverlay 顶层丝印层 & Bottomoverlay 底层丝印层:定义顶层和底的丝印字符,就是一般在PCB板上看到的元件编号和一些字符。
Toppaste 顶层焊盘层 & Bottompaste 底层焊盘层:指我们可以看到的露在外面的铜铂。
Topsolder 顶层阻焊层 & Bottomsolder 底层阻焊层:与toppaste和bottompaste两层相反,是要盖绿油的层。
Drillguide 过孔引导层:Drilldrawing 过孔钻孔层:Multiplayer 多层:指PCB板的所有层。
92、在高速PCB中,VIA可以减少很大的回流路径,但有的又说情愿弯一下也不要打VIA,应该如何取舍?分析RF电路的回流路径,与高速数字电路中信号回流还不太一样。
首先,二者有共同点,都是分布参数电路,都是应用maxwell方程计算电路的特性。
然而,射频电路是模拟电路,有电路中电压V=V(t),电流I=I(t)两个变量都需要进行控制,而数字电路只关注信号电压的变化V=V(t)。
因此,在RF布线中,除了考虑信号回流外,还需要考虑布线对电流的影响。
即打弯布线和过孔对信号电流有没有影响。
此外,大多数RF板都是单面或双面PCB,并没有完整的平面层,回流路径分布在信号周围各个地和电源上,仿真时需要使用3D场提取工具分析,这时候打弯布线和过孔的回流需要具体分析;高速数字电路分析一般只处理有完整平面层的多层PCB,使用2D场提取分析,只考虑在相邻平面的信号回流,过孔只作为一个集总参数的R-L-C处理。
PCB培训试题
PCB 知识试题姓名:日期:一、选择题(20分,每空2分)1、布铜线时线粗一般(),线与线之间的间距大于(). A: 0.4MM B: 0.5MM C: 0.3MM D: 0.3CM2、铜线与板边的间距要大于().A: 0.4MM B: 0.5MM C: 0.3MM D: 0.3CM3.SRC-0157板厚(),SRC-0146B板厚().A: 1.6 B: 1.4MM C: 1.2MM D: 1.6MM4.我司用得最多的PCB板材是( ),相同尺寸下,哪种板材最贵( ) A: FR4 B: FR1 C:94HB D: 94VO5.我司认可的PCB品牌是( )A: KB B: NC C: KB和 ZD D: HS6.邦定IC的PCB常用的表面处理方式为( )A: 镀镍 B: 抗氧化 C: 松香 D:喷锡7.1OZ(安司)等于( ).A: 25UM B: 20UM C: 35UM D: 40UM二.判断题(10分,每空1分,打X或打√)1.碳油线越长越好. ( )2.碳油阻值与长度成反比,与宽度与反比. ( )3.电源线和地线不能用碳油连接. ( )4.MARK点是生产测试用的 ( )5.碳油线与板边的距离要大于0.5MM. ( )6.碳油按键下面不能走铜线. ( )7.正极线与负极线要加粗,至少要要大于0.5MM( )8.元件焊盘要越大越好,方便焊接. ( )9.抗氧化板的颜色是银色,镀镍板的颜色是黄色( )10.晶振和电解电容竖立焊接比倒角焊接效率要高( )三.填空题(共20分,每题2分)1.拖拉端点的快捷键是().2.折断连线的快捷键是().3.删除的快捷键是().4.修改的快捷键是().5.撤消选择的快捷键是().6.Options中文意思是().7.Tools中文意思是().8.Preferences中文意思是().9.Deselect中文意思是().10.Export中文意思是().四.问答题(共50分,每题5分)1.Mark点和测试点有什么区别。
PCB基础知识单选题100道及答案解析
PCB基础知识单选题100道及答案解析1. PCB 的全称是什么?()A. Printed Circuit BoardB. Printed Control BoardC. Programmable Circuit BoardD. Personal Computer Board答案:A解析:PCB 的全称是Printed Circuit Board,译为印刷电路板。
2. 以下哪种材料常用于PCB 的基板?()A. 玻璃B. 陶瓷C. 塑料D. 纤维答案:B解析:陶瓷是常用于PCB 基板的材料之一。
3. PCB 设计中,最小线宽通常由什么因素决定?()A. 成本B. 工艺能力C. 电路复杂度D. 信号频率答案:B解析:最小线宽主要由PCB 制造工艺的能力决定。
4. 在PCB 制造过程中,“蚀刻”的主要目的是?()A. 去除多余的铜B. 增加铜层厚度C. 改善表面平整度D. 提高绝缘性能答案:A解析:蚀刻用于去除PCB 上不需要的铜,形成电路图案。
5. 多层PCB 中,用于连接不同层电路的结构被称为?()A. 过孔B. 焊盘C. 走线D. 插槽答案:A解析:过孔用于连接多层PCB 的不同层电路。
6. 以下哪种PCB 表面处理方式具有较好的可焊性?()A. 喷锡B. 沉金C. 抗氧化D. 镀银答案:B解析:沉金处理通常具有较好的可焊性。
7. PCB 布线时,直角走线可能会导致?()A. 信号反射B. 电流增大C. 电阻减小D. 电容增加答案:A解析:直角走线容易引起信号反射,影响信号传输质量。
8. 对于高频电路的PCB 设计,以下哪种因素更为关键?()A. 线宽B. 线距C. 板材介电常数D. 过孔数量答案:C解析:板材的介电常数对高频电路的性能影响较大。
9. PCB 上的“阻焊层”的主要作用是?()A. 阻止电流B. 防止短路C. 保护线路D. 增加电阻答案:C解析:阻焊层用于保护PCB 上的线路。
10. 以下哪种PCB 设计软件较为常用?()A. AutoCADB. ProtelC. PhotoshopD. Word答案:B解析:Protel 是常用的PCB 设计软件之一。
PCB设计技巧问与答
(1)问:pcb设计中需要注意哪些问题?答:PCB设计时所要注意的问题随着应用产品的不同而不同。
就象数字电路与仿真电路要注意的地方不尽相同那样。
以下仅概略的几个要注意的原则。
1、PCB层叠的决定;包括电源层、地层、走线层的安排,各走线层的走线方向等。
这些都会影响信号品质,甚至电磁辐射问题。
2、电源和地相关的走线与过孔(via)要尽量宽,尽量大。
3、不同特性电路的区域配置。
良好的区域配置对走线的难易,甚至信号质量都有相当大的关系。
4、要配合生产工厂的制造工艺来设定DRC (Design Rule Check)及与测试相关的设计(如测试点)。
其它与电气相关所要注意的问题就与电路特性有绝对的关系,例如,即便都是数字电路,是否注意走线的特性阻抗就要视该电路的速度与走线长短而定。
(2)问:请问就你个人观点而言:针对模拟电路(微波、高频、低频)、数字电路(微波、高频、低频)、模拟和数字混合电路(微波、高频、低频),目前PCB设计哪一种EDA工具有较好的性能价格比(含仿真)?可否分别说明。
答:限于本人应用的了解,无法深入地比较EDA工具的性能价格比,选择软件要按照所应用范畴来讲,我主张的原则是够用就好。
常规的电路设计,INNOVEDA 的 PADS 就非常不错,且有配合用的仿真软件,而这类设计往往占据了70%的应用场合。
在做高速电路设计,模拟和数字混合电路,采用Cadence的解决方案应该属于性能价格比较好的软件,当然Mentor的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。
(3)问:线路板设计如果考虑EMC,必定提高不少成本。
请问如何尽可能的答道EMC要求,又不致带太大的成本压力?答:在实际应用中仅仅依靠印制板设计是无法从根本上解决问题的,但是我们可以通过印制板来改善它:合理的器件布局,主要是感性的器件的放置,尽可能的短的布线连接,同时合理的接地分配,在可能的情况下将板上所有器件的 Chassis ground 用专门的一层连接在一起,设计专门的并与设备的外壳紧密相连的结合点。
PCB设计技巧百问_
PCB设计技巧百问_1、如何选择PCB板材?选择PCB板材必须在满足设计需求和可量产性及成本中间取得平稳点。
设计需求包含电气和机构这两部分。
通常在设计专门高速的PCB板子(大于GHz 的频率)时这材质问题会比较重要。
例如,现在常用的FR-4材质,在几个GHz 的频率时的介质损(dielectric loss)会对信号衰减有专门大的阻碍,可能就不合用。
就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
2、如何幸免高频干扰?幸免高频干扰的差不多思路是尽量降低高频信号电磁场的干扰,也确实是所谓的串扰(Crosstalk)。
可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunt traces在模拟信号旁边。
还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?信号完整性差不多上是阻抗匹配的问题。
而阻碍阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。
解决的方式是靠端接(termination)与调整走线的拓朴。
4、差分布线方式是如何实现的?差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也确实是要保持平行。
平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。
一样往常者side-by-side实现的方式较多。
5、关于只有一个输出端的时钟信号线,如何实现差分布线?要用差分布线一定是信号源和接收端也差不多上差分信号才有意义。
因此对只有一个输出端的时钟信号是无法使用差分布线的。
6、接收端差分线对之间可否加一匹配电阻?接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。
如此信号品质会好些。
pcb考试题库及答案
pcb考试题库及答案一、单项选择题(每题2分,共20分)1. PCB板层数的增加可以带来哪些好处?A. 降低成本B. 提高信号干扰C. 增加设计复杂度D. 提高信号完整性和电磁兼容性答案:D2. 在PCB设计中,阻抗匹配的主要目的是什么?A. 减少信号反射B. 增加信号损耗C. 降低信号速度D. 提高电路功耗答案:A3. 以下哪项不是PCB布局设计中需要考虑的因素?A. 信号完整性B. 电源完整性C. 热管理D. 材料成本答案:D4. 什么是PCB设计中的“蛇形走线”?A. 为了美观而设计的曲折走线B. 为了减少信号延迟而设计的直线C. 为了减少电磁干扰而设计的曲折走线D. 为了增加电路复杂度而设计的复杂走线答案:C5. 在PCB设计中,过孔的主要作用是什么?A. 连接不同的电路层B. 增加电路的复杂性C. 减少电路的可靠性D. 增加电路的成本答案:A6. 以下哪项不是PCB设计中的布线原则?A. 尽可能短的走线B. 避免直角走线C. 走线应尽可能宽D. 走线应尽可能细答案:D7. 在PCB设计中,热焊盘的作用是什么?A. 增加电路的美观B. 提高焊接的可靠性C. 减少电路的功耗D. 增加电路的成本答案:B8. 什么是PCB设计中的“差分走线”?A. 将两个信号线并排放置B. 将两个信号线交叉放置C. 将两个信号线紧密并行放置D. 将两个信号线分开放置答案:C9. 在PCB设计中,元件布局的原则是什么?A. 随意布局B. 按照元件大小布局C. 按照信号流向布局D. 按照元件价格布局答案:C10. 以下哪项不是PCB设计中的电磁兼容性(EMC)考虑因素?A. 信号线与电源线的间距B. 信号线的走线方式C. 元件的封装类型D. 电路板的颜色答案:D二、多项选择题(每题3分,共15分)1. PCB设计中,哪些因素会影响信号完整性?A. 走线长度B. 走线宽度C. 元件布局D. 电路板材料答案:ABCD2. 在PCB设计中,哪些措施可以减少电磁干扰?A. 使用屏蔽罩B. 增加地线网络C. 使用差分走线D. 减少电路板层数答案:ABC3. 以下哪些是PCB设计中常用的散热方法?A. 增加散热孔B. 使用散热片C. 增加电路板厚度D. 使用高导热材料答案:ABD4. 在PCB设计中,哪些因素会影响电源完整性?A. 电源线宽度B. 地线布局C. 电源线与信号线的距离D. 电路板的颜色答案:ABC5. 以下哪些是PCB设计中常用的测试方法?A. 视觉检查B. 自动光学检测(AOI)C. X射线检测D. 人工测试答案:ABC三、判断题(每题1分,共10分)1. 在PCB设计中,所有信号线都应该尽可能地短。
PCB基础知识单选题100道及答案解析
PCB基础知识单选题100道及答案解析1. PCB 是指()A. 印刷电路板B. 可编程控制器C. 个人计算机D. 程序控制块答案:A解析:PCB 是Printed Circuit Board 的缩写,即印刷电路板。
2. 以下哪种材料常用于PCB 的基板()A. 玻璃B. 陶瓷C. 塑料D. 纤维板答案:B解析:陶瓷是常用于PCB 基板的材料之一,具有良好的性能。
3. PCB 设计中,布线的基本原则是()A. 越短越好B. 越长越好C. 随意布线D. 尽量弯曲答案:A解析:布线越短,信号传输的质量和稳定性越好。
4. 在PCB 制造过程中,用于蚀刻铜箔的化学物质通常是()A. 盐酸B. 硫酸C. 氯化铁D. 硝酸答案:C解析:氯化铁常用于蚀刻PCB 上的铜箔。
5. PCB 上的阻焊层的主要作用是()A. 增加电阻B. 防止短路C. 美观D. 提高散热答案:B解析:阻焊层可防止相邻线路之间短路。
6. 多层PCB 中,用于连接不同层线路的结构称为()A. 过孔B. 盲孔C. 埋孔D. 以上都是答案:D解析:过孔、盲孔和埋孔都可用于连接多层PCB 中的不同层线路。
7. 以下哪种PCB 层数较为常见()A. 2 层B. 4 层C. 8 层D. 16 层答案:A解析:2 层PCB 在很多简单的电子设备中较为常见。
8. PCB 上的丝印层主要用于()A. 标注元件符号和编号B. 增加线路宽度C. 提高绝缘性能D. 降低电阻答案:A解析:丝印层用于标注元件的符号和编号,方便安装和维修。
9. 决定PCB 性能的关键因素是()A. 板材质量B. 布线方式C. 元件布局D. 以上都是答案:D解析:板材质量、布线方式和元件布局都会对PCB 的性能产生重要影响。
10. PCB 制造中,常用的钻孔直径通常在()范围内A. 0.1mm - 0.5mmB. 0.5mm - 3mmC. 3mm - 6mmD. 6mm - 10mm答案:B解析:0.5mm - 3mm 是PCB 制造中常用的钻孔直径范围。
PCB设计问题解答集
PCB设计问题解答集PCB板各个层的含义本部份设定了隐藏,您已答复过了,以下是隐藏的内容1、如何选择PCB 板材?选择PCB 板材必需在知足设计需求和可量产性及本钱中间取得平稳点。
设计需求包括电气和机构这两部份。
通常在设计超级高速的PCB 板子(大于GHz 的频率)时这材质问题会比较重要。
例如,此刻经常使用的FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有专门大的阻碍,可能就不合用。
就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是不是合用。
2、如何幸免高频干扰?幸免高频干扰的大体思路是尽可能降低高频信号电磁场的干扰,也确实是所谓的串扰(Crosstalk)。
可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunt traces 在模拟信号隔壁。
还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?信号完整性大体上是阻抗匹配的问题。
而阻碍阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。
解决的方式是靠端接(termination)与调整走线的拓朴。
4、差散布线方式是如何实现的?差分对的布线有两点要注意,一是两条线的长度要尽可能一样长,另一是两线的间距(其间距由差分阻抗决定)要一直维持不变,也确实是要维持平行。
平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。
一样以前者side-by-side(并排, 并肩) 实现的方式较多。
5、关于只有一个输出端的时钟信号线,如何实现差散布线?要用差散布线必然是信号源和接收端也都是差分信号才成心义。
因此对只有一个输出端的时钟信号是无法利用差散布线的。
6、接收端差分线对之间可否加一匹配电阻?接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。
PCB设计与制作考试和答案
PCB设计与制作考试和答案一、单项选择题(每题2分,共30分)1. PCB设计中,以下哪个不是常用的PCB设计软件?()A. Altium DesignerB. EagleC. ProtelD. Photoshop答案:D2. 在PCB设计中,阻焊层的作用是什么?()A. 增加电路板的机械强度B. 防止焊接时焊锡桥接C. 增加电路板的美观D. 以上都是答案:B3. 以下哪个不是PCB设计中的布线原则?()A. 短直线原则B. 宽窄规则C. 避免直角走线D. 随意走线答案:D4. 在PCB设计中,过孔的作用是什么?()A. 连接不同层的导线B. 增加电路板的美观C. 增加电路板的机械强度D. 以上都不是答案:A5. 在PCB设计中,电源和地线应该遵循什么原则?()A. 尽量细B. 尽量短C. 尽量宽D. 以上都不是答案:C6. 在PCB设计中,以下哪个不是元件封装的参数?()A. 引脚间距B. 引脚长度C. 元件高度D. 元件颜色答案:D7. 在PCB设计中,以下哪个不是焊接工艺的类型?()A. 波峰焊B. 回流焊C. 手工焊D. 激光焊答案:D8. 在PCB设计中,以下哪个不是阻抗匹配的目的?()A. 减少信号反射B. 减少信号衰减C. 提高信号传输速度D. 提高信号完整性答案:C9. 在PCB设计中,以下哪个不是热设计需要考虑的因素?()A. 元件的散热B. 电路板的散热C. 电路板的绝缘D. 电路板的导热答案:C10. 在PCB设计中,以下哪个不是信号完整性分析的内容?()A. 信号反射B. 信号衰减C. 信号延迟D. 信号放大答案:D11. 在PCB设计中,以下哪个不是电磁兼容性设计的内容?()A. 屏蔽设计B. 滤波设计C. 接地设计D. 信号放大答案:D12. 在PCB设计中,以下哪个不是电源完整性分析的内容?()A. 电压降B. 电流密度C. 信号完整性D. 电源噪声答案:C13. 在PCB设计中,以下哪个不是高速电路设计需要考虑的因素?()A. 阻抗匹配B. 信号完整性C. 电源完整性D. 元件颜色答案:D14. 在PCB设计中,以下哪个不是射频电路设计需要考虑的因素?()A. 阻抗匹配B. 信号完整性C. 电磁兼容性D. 信号放大答案:D15. 在PCB设计中,以下哪个不是电磁干扰的来源?()A. 电源线B. 信号线C. 地线D. 元件颜色答案:D二、多项选择题(每题3分,共30分)16. 在PCB设计中,以下哪些因素会影响电路板的散热性能?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, B, C17. 在PCB设计中,以下哪些因素会影响电路板的机械强度?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, B, C18. 在PCB设计中,以下哪些因素会影响电路板的电磁兼容性?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, C19. 在PCB设计中,以下哪些因素会影响电路板的信号完整性?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, C20. 在PCB设计中,以下哪些因素会影响电路板的电源完整性?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, C21. 在PCB设计中,以下哪些因素会影响电路板的射频性能?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, C22. 在PCB设计中,以下哪些因素会影响电路板的热设计?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, C23. 在PCB设计中,以下哪些因素会影响电路板的电磁干扰?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, C24. 在PCB设计中,以下哪些因素会影响电路板的高速性能?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, C25. 在PCB设计中,以下哪些因素会影响电路板的可靠性?()A. 电路板材料B. 电路板厚度C. 元件布局D. 电路板颜色答案:A, B, C三、判断题(每题2分,共20分)26. 在PCB设计中,阻抗匹配可以减少信号反射。
PCB设计技巧百问解答
PCB设计技巧百问解答PCB设计技巧百问解答随着现代电子技术的不断发展,越来越多的电子设备被应用在各个领域中。
而电子设备中最关键的部分之一便是电路板,也称PCB板。
PCB板的设计如果不合理,将会带来电路性能的降低、工作稳定性的下降和使用寿命的缩短。
本文将介绍一些PCB设计的技巧,并回答一些常见问题,帮助读者更好地了解和掌握PCB设计。
1. 为什么PCB板的规划特别重要?PCB板的规划直接决定了整个电路板的性能和稳定性。
规划包括电路布局,路线布局和信号分离等。
电路布局是指电路元件在PCB板上的位置安排,它决定了电路板的结构和性能,还会影响信号的传输和噪音的产生。
路线布局是指如何将各个元件之间的电路连接起来,不同的布局将对电路板的性能产生不同的影响。
信号分离是指将不同种类的信号分隔开,以防止不同信号之间的干扰。
2. PCB板的布局应该注意哪些问题?PCB板电路布局应该尽可能地统一,减少信号传输的距离,这有助于减少延迟和噪声。
同时应该尽可能减少信号之间的干扰,最好使用屏蔽罩来隔离一些高频电路的干扰。
3. PCB板的网络是否需要拓扑结构分析?拓扑结构分析可以帮助我们确定不同元件之间的连接方式,从而优化电路板的性能和稳定性。
在设计PCB板时需要对不同的元件进行拓扑结构分析才能保证电路的有效性。
4. 是否有规模和数量的限制?电路板的规模和数量是有限制的,因为一旦电路板过大或数量过多会对信号传输和电路布局产生影响,从而影响电路的性能和稳定性。
同时,大规模和大数量的电路板将带来昂贵的成本和复杂的制造过程。
5. PCB板需要注意的电路互连技巧有哪些?电路互连技巧包括走线技巧、钻孔布局技巧、走线距离和转弯技巧,钻孔分布密度和走线宽度和间距等。
这些都决定了电路的性能和稳定性。
6. 如何避免电路板上的干扰?电路板上的干扰主要有两种:电磁干扰和热电效应干扰。
电磁干扰可以通过电路板的隔离罩,电磁隔离等方法避免。
热电效应干扰则可以通过电路板的导热和导电技术来屏蔽。
pcb问答(PCBask)
pcb问答(PCB ask)PCB design skills education (1-10)1, how to choose PCB sheet?The choice of PCB plates must balance the design requirements with the availability and cost. Design requirements include electrical andThese two parts. This material problem is important when designing a very high speed PCB board (greater than the frequency of GHz).For example, the FR-4 loss, now commonly used, will attenuate the signal at several GHz frequencies (dielectric)Have great influence, may not be applicable. For electrical purposes, the dielectric constant (dielectric, constant) and dielectric should be notedIs the quality of loss in the designed frequency applicable?.2, how to avoid high frequency interference?The basic idea of avoiding high frequency interference is to minimize the interference of high frequency signals and electromagnetic fields, which is called crosstalk(Crosstalk). The distance between the high speed signal and the analog signal can be pulled up or ground guard/shunt tracesBeside the analog signals. Also pay attention to the noise jamming to the analog ground digitally.3, in high-speed design, how to solve the integrity of the signal?Signal integrity is basically a problem of impedance matching. The factors that affect the impedance matching include the signal source architecture and the output impedance(output, impedance) the characteristic impedance of the line, the characteristics of the load end, the topology of the routing (topology) architecture, etc.. solutionThe decision depends on the topology of the terminal (termination) and the adjustment line.4, how is the differential distribution pattern implemented?There are two points in the routing of differential pairs. One is the length of the two lines as long as possible, and the other is the distance between the two wiresThe difference impedance is determined to remain the same, that is, to remain parallel. There are two parallel ways, one for the two linesIn the same line (side-by-side) layer, one line for two lines goes up and down the next two layers (over-under). OrdinarySide-by-side implements more.5, for a clock signal line with only one output, how do I realize differential distribution lines?It is meaningful to use differential distribution lines, both the signal source and the receiver, which are differential signals. So when there is only one outputThe clock signal is unable to use differential distribution lines.6. Can a matching resistor be added to the difference line between the receiver and the receiver?The matching resistance between the differential lines of the receiving end is usually added, and the value should be equal to the value of the differential impedance. This signal quality will be goodSome.7, why the differential pair of wiring to be near and parallel?The routing of differential pairs should be properly close and parallel. The so-called appropriate because it is close to the distance affect the differentialThe value of the impedance (differential, impedance), which isan important parameter in designing differential pairs. Parallel is also necessaryConsistency of differential impedance is maintained. If the two lines are near and near, the differential impedance will be inconsistent, which will affect the integrity of the signal(signal, integrity) and time delay (timing, delay).8, how to deal with the actual wiring of some theoretical conflicts?1. basically, it is right to divide modules / numbers into isolation. It should be noted that the signal should not be crossed as far as possible(moat),And don't let the current return of the power and signal (returning, current, path) become too large.2. crystal oscillator is analog positive feedback oscillation circuit, to have a stable oscillation signal, must meet the loop, gain and phase regulationsThe oscillation specifications for analog signals are easily disturbed, even if the ground, guard, and traces may not be completeTotally isolated interference. And too far away, the noise on the ground plane will also affect the positive feedbackoscillation circuit. So, be sure toThe distance between the crystal oscillator and the chip may be near.3., there is a lot of conflict between high-speed wiring and EMI requirements. But the basic principle is the resistor, capacitor, or ferrite due to the EMIBead can not cause some electrical characteristics of the signal does not meet specifications. So, you'd better arrange the line and PCB stack techniques firstTo solve or reduce EMI problems, such as high-speed signals moving into the inner layer. Finally, use resistors, capacitors, or ferrite bead squareTo reduce the damage to the signal.9, how to solve the contradiction between manual routing and automatic routing of high speed signals?At present, most of the automatic cabling devices with strong cabling software have set constraints to control the winding mode and the number of vias.Each EDA company's winding engine capabilities and constraints setting projects sometimes differ greatly. For example, is there sufficient agreement?Beam condition control slalom (serpentine) winding, theability to control the differential pair line spacing. This will affectDoes the automatic routing method fit the designer's idea?. In addition, manual adjustment of the wiring is difficult and windingThe power of the engine is absolutely related. For example, the wire's pushing capacity, the pushing capacity of the vias, and even the alignment of the copper depositsPushing ability, etc.. So, it's a solution to choose a router that has a good ability to do the winding engine.10, about test coupon.The test coupon is used to measure the characteristic impedance of the PCB plate produced by TDR (Time, Domain, Reflectometer)Does it meet design requirements?. Generally, the impedance to be controlled has a single line and a differential pair of two cases. So, on test couponThe line width and line distance of the line (as opposed to the differential line) are the same as those of the line to be controlled. The most important thing is to measure the location of the ground when measuringPlace. In order to reduce the grounding wire (ground lead) of the inductance, TDR probe (probe) ground place usually is very close.The location of the nearest signal (probe, tip), so the distance between the point of the measured signal on the test coupon and the location of the pointTo meet with the probe.Problems and solutions that may be encountered in PCB designQuestion: how does Query: maintain the layout of the original device when it is updated from the schematic to the PCB?In Protel, you usually encounter the problem of keeping the layout of the devices in the original PCB board when you need to change the schematic diagram. Here's an effective way to use the menu command Project Component Links in the PCB edit window to complete the synchronization of schematic diagrams with mismatched items in PCB.First, you know, those objects (devices or networks) are not synchronized with the PCB in the schematic diagram and are found using the Project Component Links,Then go back to the schematic to execute Design, Update, PCB, and select the part that needs to be modified in the ECO order window.How does Query: set the line width, vias and other rules in the schematic diagram of PCB?Answer: in the Protel schematic design, you can directly putthe PCB layout command, you can complete the above rules settings. The specific operation is as follows: in principle diagram editor select the menu command window Place? Directives? PCB Layout, PCB Rules in placing principle diagram of the connection, and then sync to PCB when the execution can be set in the principle diagram of the rules in the transfer to PCB.For all analog circuits, maintaining a low impedance and large area grounding is critical. The ground not only plays a role in reducing the loop impedance by the high frequency current caused by the fast digital logic transformation, but also reduces the electromagnetic interference and radio frequency interference (EMI/RFI) emission energy to the minimum. Because of the shielding of the ground, the sensitivity of the circuit to the external environment EMI/RFI will also be reduced. The transmission line technique (microstrip / stripline) with controllable impedance is used to transmit high speed digital / analog signals in the ground.The ground pin of all integrated circuits shall be connected directly to the low impedance ground plane to minimize the series inductance and resistance. The power pin uses a low inductance ceramic dielectric surface mount capacitor to decouple directly to ground. In order to achieve the decoupling effect, ferrite bead is recommended.Answer questions and answers that may be encountered in 1:PCB design:Hello, can you make it more clear?! Why didn't I find Project Component Links? Thank youAnswer 2:, you are using that version, only more than Protel2004 version of the command。
PCB设计问答集4
PCB设计问答集(四)31、如何选择EDA 工具?目前的pcb 设计软件中,热分析都不是强项,所以并不建议选用,其它的功能1.3.4 可以选择PADS 或Cadence 性能价格比都不错。
PLD 的设计的初学者可以采用PLD 芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。
32、请推荐一种适合于高速信号处理和传输的EDA 软件。
常规的电路设计,INNOVEDA 的PADS 就非常不错,且有配合用的仿真软件,而这类设计往往占据了70%的应用场合。
在做高速电路设计,模拟和数字混合电路,采用Cadence 的解决方案应该属于性能价格比较好的软件,当然Mentor 的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。
33、对PCB 板各层含义的解释Topoverlay ----顶层器件名称,也叫top silkscreen 或者top component legend, 比如R1 C5,IC10.bottomoverlay----同理multilayer-----如果你设计一个4 层板,你放置一个free pad or via, 定义它作为multilay 那么它的pad 就会自动出现在4 个层上,如果你只定义它是top layer, 那么它的pad 就会只出现在顶层上。
34、2G 以上高频PCB 设计,走线,排版,应重点注意哪些方面?2G 以上高频PCB 属于射频电路设计,不在高速数字电路设计讨论范围内。
而射频电路的布局和布线应该和原理图一起考虑的,因为布局布线都会造成分布效应。
而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求EDA 工具能够提供参数化器件,能够编辑特殊形状铜箔。
Mentor 公司的boardstation 中有专门的RF 设计模块,能够满足这些要求。
而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是agilent 的eesoft,和Mentor 的工具有很好的接口。
PCB设计问题解答集
PCB设计问题解答集PCB设计问题解答集(1)问:感谢贵公司多媒体教程给我带来的帮助!我想请教您一个问题:在设计准备中设置VIA、层、布线规则一节的多媒体中,1.为什么有边界线还要对内层的外形线进行设置?yer_25是什么?为什么此外形线设为Layer_25?3.我在其它地方看到“在做元件的时候焊盘定义里就要加上第25层”,但在贵公司教程中做QFP-44P这个示例时并没有加,这是为什么,加与不加有什么区别?请指教,谢谢!答:有关您的问题回答如下:在我们的多媒体教程1,2部中介绍了PowerPCB的层使用,以及我们推荐的层使用惯例。
因为您没有资料,所以简单介绍一下:Layer_25层是内层负片设计时使用,用来做安全焊盘,注意只有DIP元件才需要,QFP等SMD表面帖装元件是不需要的。
安全焊盘一般应该设置得比表面的连接盘大,如果您对负片设计不是很清楚,请阅读相关资料。
为什么有边界线还要对内层的外形线进行设置?这同样是对负片设计时的一种手段,加宽负片的外形边界线的作用,相当于正片设计时对外形边缘区设置布线禁止区域。
问:您好!本人已做了Library:FTL.PT4文件和Netlist:training.asc文件但发现与你们的教程中不同和错误不能输入,请你能否将你们的教程中的Library:FTLPT4文件和Netlist:training.asc发给我做参考学习.谢谢!!感谢您的来信,有关您的问题希望您能够找到错误原因,如属于什么类型的错误等,才能真正有所提高。
按照您的要求我们将Traing.PCB送给您,您可以将所有元件存储到自己的库中,方法在教程中有介绍。
简要说明如下:选中所有元件/在右键菜单中选择SAVE TO LIBRARY/然后选择一个库就可以了。
有关NETLIST,您可以使用我们的数据与您自己的NETLIST相比较.使用NETLISTCompare命令,还可以输出一Netlist,使用Report功能。
PCB设计百问
pcb设计百问(21ic)ﻫ1、如何选择PCB板材?选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。
设计需求包含电气和机构这两部分。
通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。
例如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectric loss)会对信号衰减有很大的影响,可能就不合用。
就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
2、如何避免高频干扰? ﻫ避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰ﻫ(Crosstalk)。
可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunttraces在模拟信号旁边。
还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?信号完整性基本上是阻抗匹配的问题。
而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴ﻫ(topology)架构等。
解决的方式是靠端接(termination)与调整走线的拓朴。
ﻫ4、差分布线方式是如何实现的? ﻫ差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。
平行的方式有两种ﻫ,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层ﻫ(over-under)。
一般以前者side-by-side实现的方式较多。
5、对于只有一个输出端的时钟信号线,如何实现差分布线?要用差分布线一定是信号源和接收端也都是差分信号才有意义。
所以对只有一个输ﻫ出端的6、接收端差分线对之间可否加一匹配电阻?时钟信号是无法使用差分布线的。
ﻫ接收端差分线对间的匹配电阻通常会加,其值应等于差分阻抗的值。
这样信号品质ﻫ会好些。
pcb培训考试题及答案
pcb培训考试题及答案一、单选题(每题2分,共10题,共20分)1. PCB板中,以下哪个层是用于连接不同层之间的导电线路?A. 信号层B. 地层C. 电源层D. 丝印层答案:B2. 在PCB设计中,阻焊层的主要作用是什么?A. 保护线路B. 散热C. 防止焊锡桥接D. 提高机械强度答案:C3. 以下哪个不是PCB设计中常用的封装类型?A. DIPB. QFPC. BGAD. TO-220答案:D4. 在PCB设计中,过孔的主要作用是什么?A. 连接不同层的线路B. 固定PCB板C. 提供机械支撑D. 散热答案:A5. 在PCB设计中,热风整平(HASL)是一种什么样的表面处理工艺?A. 化学镀镍金B. 化学镀镍钯金C. 化学镀镍钯D. 化学镀镍答案:D6. 以下哪个不是PCB设计中常用的信号完整性分析工具?A. SIwaveB. HyperLynxC. ADSD. AutoCAD答案:D7. 在PCB设计中,差分走线的主要目的是什么?A. 减少信号干扰B. 增加信号强度C. 降低信号衰减D. 提高信号速度答案:A8. 在PCB设计中,以下哪个参数不是高速信号布线时需要考虑的?A. 阻抗匹配B. 走线长度C. 走线宽度D. 电源电压答案:D9. 在PCB设计中,以下哪个不是电磁兼容性(EMC)设计需要考虑的因素?A. 屏蔽B. 接地C. 信号完整性D. 电源滤波答案:C10. 在PCB设计中,以下哪个不是热设计需要考虑的因素?A. 散热片B. 热管C. 走线密度D. 电源电压答案:D二、多选题(每题3分,共5题,共15分)1. 在PCB设计中,以下哪些因素会影响PCB的信号完整性?A. 走线长度B. 走线宽度C. 走线间距D. 电源电压答案:ABC2. 在PCB设计中,以下哪些因素会影响PCB的电磁兼容性?A. 走线布局B. 接地设计C. 屏蔽措施D. 电源电压答案:ABC3. 在PCB设计中,以下哪些因素会影响PCB的热性能?A. 散热片设计B. 热管设计C. 走线布局D. 电源电压答案:ABC4. 在PCB设计中,以下哪些因素会影响PCB的机械性能?A. 板材厚度B. 层压结构C. 孔径大小D. 电源电压答案:ABC5. 在PCB设计中,以下哪些因素会影响PCB的可靠性?A. 焊接质量B. 元件封装C. 走线布局D. 电源电压答案:ABC三、判断题(每题1分,共5题,共5分)1. 在PCB设计中,阻抗匹配是高速信号布线时必须考虑的因素。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
PCB 设计技巧百问分类: 科学和工程技术 | 标签:pcb,电路,仪器PCB 设计技巧百问本人浅尝PCB时遇到的经典文章,特转载于此。
1、如何选择PCB板材?选择PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。
设计需求包含电气和机构这两部分。
通常在设计非常高速的PCB 板子(大于GH z的频率)时这材质问题会比较重要。
例如,现在常用的FR-4材质,在几个GHz 的频率时的介质损(dielectric loss)会对信号衰减有很大的影响,可能就不合用。
就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
2、如何避免高频干扰?避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。
可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunttraces 在模拟信号旁边。
还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?信号完整性基本上是阻抗匹配的问题。
而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。
解决的方式是靠端接(termination)与调整走线的拓朴。
4、差分布线方式是如何实现的?差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。
平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。
一般以前者side-by-side 实现的方式较多。
5、对于只有一个输出端的时钟信号线,如何实现差分布线?要用差分布线一定是信号源和接收端也都是差分信号才有意义。
所以对只有一个输出端的时钟信号是无法使用差分布线的。
6、接收端差分线对之间可否加一匹配电阻?接收端差分线对间的匹配电阻通常会加,其值应等于差分阻抗的值。
这样信号品质会好些。
7、为何差分对的布线要靠近且平行?对差分对的布线方式应该要适当的靠近且平行。
所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。
需要平行也是因为要保持差分阻抗的一致性。
若两线忽远忽近,差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。
8、如何处理实际布线中的一些理论冲突的问题基本上, 将模/数地分割隔离是对的。
要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。
晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain 与phase的规范, 而这模拟信号的振荡规范很容易受到干扰,即使加ground guard traces可能也无法完全隔离干扰。
而且离的太远,地平面上的噪声也会影响正反馈振荡电路。
所以,一定要将晶振和芯片的距离进可能靠近。
确实高速布线与EMI 的要求有很多冲突。
但基本原则是因EMI 所加的电阻电容或ferrite bead,不能造成信号的一些电气特性不符合规范。
所以, 最好先用安排走线和PCB 叠层的技巧来解决或减少EMI的问题,如高速信号走内层。
最后才用电阻电容或ferrite bead的方式, 以降低对信号的伤害。
9、如何解决高速信号的手工布线和自动布线之间的矛盾?现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。
各家EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。
例如,是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。
这会影响到自动布线出来的走线方式是否能符合设计者的想法。
另外,手动调整布线的难易也与绕线引擎的能力有绝对的关系。
例如,走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。
所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。
10、关于test coupon。
test coupon是用来以TDR (TimeDomain Reflectometer) 测量所生产的PCB板的特性阻抗是否满足设计需求。
一般要控制的阻抗有单根线和差分对两种情况。
所以,test coupon上的走线线宽和线距(有差分对时)要与所要控制的线一样。
最重要的是测量时接地点的位置。
为了减少接地引线(ground lead)的电感值,TDR探棒(probe)接地的地方通常非常接近量信号的地方(probetip),所以,testcoupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。
详情参考如下链接:.(点选Applicationnotes)11、在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?一般在空白区域的敷铜绝大部分情况是接地。
只是在高速信号线旁敷铜时要注意敷铜与信号线的距离,因为所敷的铜会降低一点走线的特性阻抗。
也要注意不要影响到它层的特性阻抗,例如在dualstrip line 的结构时。
12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?是的, 在计算特性阻抗时电源平面跟地平面都必须视为参考平面。
例如四层板: 顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。
13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。
另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。
14、添加测试点会不会影响高速信号的质量?至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。
基本上外加的测试点(不用线上既有的穿孔(viaorDIP pin)当测试点)可能加在线上或是从线上拉一小段线出来。
前者相当于是加上一个很小的电容在线上,后者则是多了一段分支。
这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。
影响大小可透过仿真得知。
原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。
15、若干PCB 组成系统,各板之间的地线应如何连接?各个PCB 板子相互连接之间的信号或电源在动作时,例如A 板子有电源或信号送到B 板子,一定会有等量的电流从地层流回到A板子(此为Kirc hoff current law)。
这地层上的电流会找阻抗最小的地方流回去。
所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。
另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。
16、能介绍一些国外关于高速PCB 设计的技术书籍和资料吗?现在高速数字电路的应用有通信网路和计算机等相关领域。
在通信网路方面,PCB板的工作频率已达GHz 上下,迭层数就我所知有到40 层之多。
计算机相关应用也因为芯片的进步,无论是一般的PC或服务器(Server),板子上的最高工作频率也已经达到400MHz(如Rambus)以上。
因应这高速高密度走线需求,盲埋孔(blind/buriedvias)、mircrovias 及build-up 制程工艺的需求也渐渐越来越多。
这些设计需求都有厂商可大量生产。
以下提供几本不错的技术书籍:Howard W. Johnson,“High-Speed Digital Design– A Handbo ok of Black Magic”;Stephen H.Hall,“High-SpeedDigital SystemDesign”;Brian Yang,“Digital Signal Integrity”;lDooglasBrook,“Integrity Issuesandprinted CircuitBo ard Design”。
17、两个常被参考的特性阻抗公式:微带线(microstrip)Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T为走线的铜皮厚度,H为走线到参考平面的距离,Er是PCB板材质的介电常数(dielectricconstant)。
此公式必须在0.1<(W/H)<2.0 及1<(Er)<15 的情况才能应用。
带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。
此公式必须在W/H<0.35及T/H<0.25 的情况才能应用。
18、差分信号线中间可否加地线?差分信号中间一般是不能加地线。
因为差分信号的应用原理最重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如flux cancellat ion,抗噪声(noise immunity)能力等。
若在中间加地线,便会破坏耦合效应。
19、刚柔板设计是否需要专用设计软件与规范?国内何处可以承接该类电路板加工?可以用一般设计PCB 的软件来设计柔性电路板(Flexible Printed Circui t)。
一样用Gerber格式给FPC厂商生产。
由于制造的工艺和一般PCB 不同,各个厂商会依据他们的制造能力会对最小线宽、最小线距、最小孔径(via)有其限制。
除此之外,可在柔性电路板的转折处铺些铜皮加以补强。
至于生产的厂商可上网“FPC”当关键词查询应该可以找到。
20、适当选择PCB 与外壳接地的点的原则是什么?选择PCB与外壳接地点选择的原则是利用chassisground 提供低阻抗的路径给回流电流(returning current)及控制此回流电流的路径。
例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将PCB的地层与chassis ground 做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。
21、电路板DEBUG 应从那几个方面着手?就数字电路而言,首先先依序确定三件事情:1. 确认所有电源值的大小均达到设计所需。
有些多重电源的系统可能会要求某些电源之间起来的顺序与快慢有某种规范。