数字电子技术综合试题

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电子技术》综合试题(A)
一、单选题(每题1分)
1. 二进制数1110111.11转换成十进制数是 ( )。

A .119. 125
B .119. 3
C .119 . 375
D .119.75 2. 已知逻辑函数的真值表如下,用卡诺图化简其逻辑表达式是( )。

A .C Y = B .ABC Y = C .C AB Y += D .C AB Y +=
图1-1
3. 下列逻辑门类型中,可以用( )一种类型门实现另三种基本运算。

A .与门
B .非门
C .或门
D .与非门 4. 根据反演规则,
E DE C C A Y ++⋅+=)()(的反函数为( )。

A. E E D C C A Y ⋅++=)]([
B. E E D C C A Y ⋅++=)(
C. E E D C C A Y ⋅++=)(
D. E E D C C A Y ⋅++=)( 5. 为实现数据传输的总线结构,要选用( )门电路。

A 或非 B OC C. 三态 D 与或非
6. 输出端可直接连在一起实现“线与’’逻辑功能的门电路是( )。

A 与非门
B 或非门
C 三态门
D OC 门
7. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为3.2V 时, 其低电平噪声容限为( )。

A 0.4V
B 1.2V
C 1.8V
D 2.4V 8. 门电路的平均传输延迟时间是( )。

C t pd =(t PHL + t PLH )/2 D t pd =(t PHL - t PLH )/2
9. 维持一阻塞D触发器是( )。

A下降沿触发 B上升沿触发
C高电平触发 D低电平触发
10. 能把缓慢变化的输入信号转换成矩形波的电路是 ( )。

A 单稳态触发器;
B 多谐振荡器;
C 施密特触发器;
D 边沿触发器
二、判断题(每题1分)
1. 格雷码具有任意两组相邻代码之间只有一位不同的特性。

()
2. 逻辑函数表达式的化简结果是唯一的。

()
3. 逻辑函数的化简是为了使表达式简化而与硬件电路无关。

()
4.单稳态触发器不需要外加触发信号,就可产生脉冲信号。

()
5. 用施密特触发器可以构成多谐振荡器。

()
6. CMOS门电路的多余输入端浮空时,在逻辑上等效于输入高电平。

()
7. 555定时器外接少量阻容元件便可构成施密特触发器、单稳态触发器和多谐振荡器。

()
8. 竞争冒险现象是可以消除的。

()
9. 半加器与全加器的主要区别:是否考虑来自低位的进位。

()
10. 没有专门的数据分配器,一般是用译码器改接的。

()
三、填空题(每题2分)
1.数字电路根据半导体的导电类型不同,可分为()电路和()电路。

2. 常用的BCD码有()码、()码、()码、()码等。


用的可靠性代码有()码、()码。

3. 逻辑代数又称为()代数。

最基本的逻辑运算有()、()、()
三种。

常用的导出逻辑运算为()、()、()、()、()。

4. 逻辑函数的常用表示方法有()、()、()、();
其中()和()具有唯一性。

5. 在TTL门电路中,输入端悬空在逻辑上等效于输入 ( ) 电平。

6. 标准TTL门输出高电平典型值是 ( ) 伏,低电平典型值是 ( ) 伏。

7. TTL、CMOS电路的抗干扰能力是 ( ) 强于 ( ) 。

8. 把JK触发器转换为T’触发器的方法是( )。

9. 由与非门构成的基本RS触发器的输入端是Rd和Sd ,其约束条件是
( )。

10. 施密特触发器有()个稳定状态,多谐振荡器有()个稳定状态。

四、计算分析题(每题10分)
1. 已知电路如图4-1示,要求:
1)说明它是什么电路;试画出uc和uo的波形。

2)若增大电阻R2,或增加电容C容量,对输出信号频率有何影响?
2. 在一个射击游戏中,射手可打三枪,一枪打鸟,一枪打鸡,一枪打兔子,规则是命中不少于两枪者获奖。

试用与非门设计一个判别得奖电路。

写出真值表、逻辑函数并用卡诺图化简、逻辑电路。

3. 1)试用译码器CT74LS138实现下列逻辑函数C B A C AB ABC Y ++=。

图4-3.1
3.2)已知4选1数据选择器的功能如下表,试用其实现逻辑函数。

(画出接线图)=+
Y AB AB
4.选择器功能表4-3.24. 用表4-4所示CT74LS160集成计数器,利用CR端设计一个27进制计数器。

(画出接线图)
5. 分析如图4-5电路,说明此扭环计数器是几分频电路。

图4-5
6. 分析如图4-6所示时序电路的逻辑功能,试写出:
1、写驱动方程、状态方程和输出方程;
2、写状态转换表;
3、说明电路逻辑功能;
4、画出电路的状态转换图、时序图。

《数字电子技术》综合试题(B)
一、填空题(每题2分,共18分) 1、(56)10用8421BCD 码表示为 。

2.三极管有三种工作状态,在数字电路中,其多工作在 状态和 状态。

3.逻辑代数有 运算、 运算和非运算三种基本运算。

4.写出函数
的反函数 。

5、由TTL集电极开路与非门(OC门)构成的电路如右图所示,
其输出函数F= 。

6.4线输入的二进制译码器,有线输出。

7.造成逻辑电路竞争和险象的原因是。

8.由四个触发器组成的环形计数器最多有个有效的状态。

9、移位寄存器不仅可用来寄存数据,还可以对数据进行操作。

二、选择题(每空2分,14分)
1.同步RS触发器的约束方程为( )
A. R·S=1
B. R·S=0
C. R+S=1
2.二极管门电路如右图所示,它是一个()
A.与门
B.或门
C.非门
3.下列电路中,属于时序逻辑电路的是()
A.编码器
B.译码器
C.计数器
D.加法器
4.下列不能实现Q N+1=Q N(保持)逻辑功能的触发器是()
A.RS触发器 B. JK触发器 C. D触发器
5. 能把正弦信号转换成矩形波的电路是();接通电源电压就能输出矩形脉冲波形的电路是()
A 单稳态触发器;
B 多谐振荡器;
C 施密特触发器;
D 边沿触发器
6.下列说法错误的是()
A.时序逻辑电路的输出不仅取决于电路当时的输入信号,且与电路原来的状态有关B.逻辑功能相同的触发器,其动作特点也一定相同
C.半加器与全加器的主要区别是是否考虑来自低位的进位。

三.将逻辑函数化简成最简与-或表达式。

(10分)
1、用公式法:(3分)
2、用卡诺图法:(7分)
(1) Y1(A,B,C,D)=∑m (0,1,3,4,5,8,9,10,14)+ ∑d(2,11,12)
(2)
三. 画出图中各门电路输出端的电压波形.输入端A、B电压波形如图所示:(4分)
四. 判断下列逻辑门电路的输出状态。

注:(1)(2)为TTL门电路,(3)(4)为CMOS门电路。

(8分)
五、写出图示电路中输出Y的表达式,列出真值表,分析电路的逻辑功能。

(6分)
六、试分别用译码器和数据选择器实现逻辑函数:(8分)
1.用3线-8线译码器CT74LS138 和门电路实现:
2.试用8选1数据选择器CT74LS151和门电路实现:
七. 将555定时器做图示连接,则电源接通后
3)说明它是什么电路
4)试画出uc和uo的波形。

5)若增大电阻R2,或增加电容C容量,对输出信号频率有何影响?(6分)
八、试画出触发器的输出波形。

设初始状态为0(5分)
九、如图所示为时序逻辑电路。

试写出输出方程、驱动方程、状态方程,列出状态转换真值表,画出状态转换图。

说明其逻辑功能。

(9分)
十.四位二进制加法计数器74LS161的功能表和方块图如下所示,
试用该计数器和门电路构成:十一进制计数器。

(要求用置数法实现)(5分)
功能表:
十一、设计一个3变量奇校验电路:当输入变量A.B.C有奇数个1时,输出为1,否则输出为0。

要求列出真值表,写出化简逻辑式,画出逻辑图(7分)。

相关文档
最新文档