LVDS接口定义

合集下载

转载 什么是LVDS及LVDS针脚定义

转载 什么是LVDS及LVDS针脚定义

转载什么是LVDS及LVDS针脚定义[转载]什么是LVDS及LVDS针脚定义2010年06月01日 什么是LVDS? 现在的液晶显示屏普遍采用LVDS接口,那么什么是LVDS呢? LVDS(Low Voltage Differential Signaling)即低压差分信号传输,是一种满足当今高性能数据传输应用的新型技术。

由于其可使系统供电电压低至 2V,因此它还能满足未来应用的需要。

此技术基于 ANSI/TIA/EIA-644 LVDS 接口标准。

LVDS 技术拥有 330mV 的低压差分信号 (250mV MIN and 450mV MAX)和快速过渡时间。

这可以让产品达到自 100 Mbps 至超过 1 Gbps的高数据速率。

此外,这种低压摆幅可以降低功耗消散,同时具备差分传输的优点。

LVDS技术用于简单的线路驱动器和接收器物理层器件以及比较复杂的接口通信芯片组。

通道链路芯片组多路复用和解多路复用慢速 TTL信号线路以提供窄式高速低功耗 LVDS 接口。

这些芯片组可以大幅节省系统的电缆和连接器成本,并且可以减少连接器所占面积所需的物理空间。

LVDS 解决方案为设计人员解决高速 I/O 接口问题提供了新选择。

LVDS 为当今和未来的高带宽数据传输应用提供毫瓦每千兆位的方案。

更先进的总线 LVDS (BLVDS)是在LVDS 基础上面发展起来的,总线 LVDS (BLVDS) 是基于 LVDS技术的总线接口电路的一个新系列,专门用于实现多点电缆或背板应用。

它不同于标准的LVDS,提供增强的驱动电流,以处理多点应用中所需的双重传输。

BLVDS 具备大约 250mV 的低压差分信号以及快速的过渡时间。

这可以让产品达到自 100 Mbps 至超过 1Gbps 的高数据传输速率。

此外,低电压摆幅可以降低功耗和噪声至最小化。

差分数据传输配置提供有源总线的 +/-1V 共模范围和热插拔器件。

BLVDS 产品有两种类型,可以为所有总线配置提供最优化的接口器件。

常见LVDS屏接口定义

常见LVDS屏接口定义

2常见屏的接口LVDS接口:比较常见的接口,有14针插接口,20P针插、30针插和片插等多为LVDS接口LVDS常用的驱动板:2023(支持17寸以下含17寸的所有LVDS屏VGA烧录模式)2025(支持19寸以下含19寸以下的所有LVDS屏VGA烧录模式)NTA91B(支持22寸或1680*1050以下的所有LVDS屏VGA烧录模式)2621免程序驱动板(直接跳线就可支持14-19等LVDS屏免烧录)TTL接口:(与LVDS的屏线区别TTL的屏线相对较多)TTL屏要求驱动板输入单或双6位/8位的三基色的TTL电平,所以连接线用得比较多,一般有31扣41扣30软排线+40软排线60扣70扣80扣等,特点线比较多驱动板:RTMC7B(新款TTL驱动板支持所有TTL接口协议还可支持TMDS TCON接口屏代替2013 2533 2033等驱动板)鼎科2033V免程序驱动板RSDS接口:单50软排线、双40软排线(50+30)软排线一般为RSDS接口。

驱动板:MA4B:支持双40 30+50 单50软排线RSDS专用驱动板TCON接口:Timing Controller(不常用)现在很多的型号的液晶屏接受的是LVDS信号,而Driver IC收到的是RSDS信号,这中间就是由TCON实现的转换,不少屏是RSDS接口的,是PANEL厂家为了减少PANEL成本,省掉了TCON芯片,因为目前的很多驱动板IC都可以直接处理RSDS 信号了。

TMDS接口(不常用)是一种类似于LVDS的接口。

该接口在液晶发展中属于昙花一现。

典型的有三星公司出的LT181E2-131、LT170E2-131、日立的TX38D21V、LG的LP141X1等。

最新到货!!超小体积四灯小口高压板特价销售,联想方正系列超小体积电源高压一体板疯狂特价销•上面我们知道了屏的型号和接口了,但是我们还不知道这个是多少位的屏和多少的供电,为了让大家轻松搞会这一步,我们拿一个单6位LVDS的屏来解析一下,知识点:TTL接口的屏线明显比LVDS的屏线多常见31扣41扣30+50 60扣70扣80扣TTL的屏也有单组数据和双组数据之分以此类推就可以了常见TTL屏线D6T(单6位TTL):31扣针,41扣针。

lvds接口定义

lvds接口定义

lvds接口定义LVDS 接口又称RS-644 总线接口,是20 世纪90 年代才出现的一种数据传输和接口技术。

LVDS 即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB 连线,也可以是平衡电缆。

LVDS 在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。

目前,流行的LVDS 技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644 标准,另一个是IEEE 1596.3 标准。

20PIN 单6 定义:1:电源2:电源3:地4:地5:R0-6:R0+7:地8:R1- 9:R1+10:地11:R2-12:R2+13:地14:CLK-15:CLK+16 空17 空18 空19 空20 空每组信号线之间电阻为(数字表120 欧左右)20PIN 双6 定义:1:电源2:电源3:地4:地5:R0-6:R0+7:R1-8:R1+9:R2-10:R2+11:CLK- 12:CLK+13:RO1-14:RO1+15:RO2-16:RO2+17:RO3-18:RO3+19:CLK1-20:CLK1+每组信号线之间电阻为(数字表120 欧左右)20PIN 单8 定义:1:电源2:电源3:地4:地5:R0-6:R0+7:地8:R1-9:R1+10:地11:R2-12:R2+13:地14:CLK-15:CLK+16:R3-17:R3+每组信号线之间电阻为(数字表120 欧左右)30PIN 单6 定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0-9:R0+10:地11:R1-12:R1+13:地14:R2-15:R2+16:地17:CLK-18:CLK+19:地20:空-21:空22:空23:空24:空25:空26:空27:空28 空29 空30 空每组信号线之间电阻为(数字表120 欧左右)30PIN 单8 定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0-9:R0+10:地11:R1-12:R1+13:地14:R2-。

LVDS接口标准

LVDS接口标准

LVDS接口标准:LVDS接口是LCD Panel通用的接口标准,以8-bit Panel为例,包括5组传输线,其中4组是数据线,代表Tx0+/Tx0-... Tx3+/Tx3-。

还有一组是时钟信号,代表TxC+/TxC-。

相应的在Panel一端有5组接收线。

如果是6-bit Panel则只有3组数据线和一组时钟线。

LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。

LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。

LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。

目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是IEEE 1596.3标准。

1995年11月,以美国国家半导体公司为主推出了ANSI/TIA/EIA-644标准。

1996年3月,IEEE公布了IEEE 1596.3标准。

这两个标准注重于对LVDS接口的电特性、互连与线路端接等方面的规范,对于生产工艺、传输介质和供电电压等则没有明确。

LVDS可采用CMOS、GaAs或其他技术实现,其供电电压可以从+5V到+3.3V,甚至更低;其传输介质可以是PCB 连线,也可以是特制的电缆。

标准推荐的最高数据传输速率是655Mbps,而理论上,在一个无衰耗的传输线上,LVDS的最高传输速率可达1.923Gbps。

---- OpenLDI标准在笔记本电脑中得到了广泛的应用,绝大多数笔记本电脑的LCD显示屏与主机板之间的连接接口都采用了OpenLDI标准。

OpenLDI接口标准的基础是低压差分信号(Low Voltage Differential Signaling,LVDS)接口,它具有高效率、低功耗、高速、低成本、低杂波干扰、可支持较高分辨率等特点。

LVDS接口定义及标准

LVDS接口定义及标准

LVD LVD 低電對多線,廣泛盟)199公佈範,現,纜。

高傳LVD 成,很高mV 在有的M 理很輸入1)S 接口定義DS 接口又稱電壓差分信多點的連接,也可以是平泛的應用。

)的ANSI/T 95年11月佈了IEEE ,對於生產工,其供電電。

標準推薦傳輸速率可DS 接口的原一個簡單,如圖1所高,驅動器電V 。

通過驅有些最新生MAX9121/9在LVDS 很簡單,因為入端產生的來傳送信號表1是LV 表2是接義及標準稱RS-644信號,這種技接,具有低功平衡電纜。

目前,流行TIA/EIA -6,以美國國1596.3標準工藝、傳輸電壓可以從+薦的最高數據可達1.923G 原理及電特單的LVDS 傳所示。

驅動器電流大部分驅動器的開關生產的LVDS 9122等。

系統中,採為一對差分效果是相互號,從而可VDS 驅動器接收器的主要4總線接口技術的核心是功耗、低誤。

LVDS 在對行的LVDS 技644標準,國家半導體準。

這兩個輸介質和供電+5V 到+3.3據傳輸速率Gbps 。

特性傳輸系統由器的電流源分直接流過關,改變直S 接收器中採用差分方分線對上的電互抵消的,可以大大提高器的主要電要電特性參,是20世紀是採用極低誤碼率、低串對信號完整技術規範有另一個是體公司為主推個標準注重於電電壓等則3V ,甚至更率是655Mbp 一個驅動器源(通常為3100Ω的終直接流過電阻中,100Ω左方式傳送數據電流方向是因而對信號高數據傳輸電特性參數參數。

紀90年代低的電壓擺幅串擾和低輻整性、低抖動有兩個標準IEEE 159推出了ANS 於對LVDS 則沒有明確更低;其傳輸ps ,而理論器和一個接3.5mA )來終端電阻,從阻的電流的左右的電阻直據,有著比是相反的,當號的影響很輸速率和降低才出現的一幅高速差動輻射等特點動及共模特:一個是T 96.3標準。

SI/TIA/EIA S 接口的電。

LVDS 可輸介質可以論上,在一收器通過一來驅動差分線從而在接收的有無,從而直接集成在比單端傳輸方當共模方式很小。

【液晶屏LVDS接口详解】:教你将闲置的液晶屏利用起来

【液晶屏LVDS接口详解】:教你将闲置的液晶屏利用起来

【液晶屏LVDS接口详解】:教你将闲置的液晶屏利用起来1、液晶屏先说液晶屏,只要不是太特殊的笔记本,绝大多数都是LVDS接口的,极少是TTL 的,这个看液晶屏的针脚可以大致判断出来(注意是看液晶屏上的接口,不是已经引出的屏线),LVDS的一般是14、20、30针,TTL的多是31、41针。

如果是LVDS接口的,恭喜你,这个屏可以利用起来的概率极大,本文仅针对LVDS 讲解。

再看看液晶屏的分辨率,早期笔记本多数是4:3的,物理分辨率为800*600或1024*768,这个分辨率是很容易驱动的;新一点的16:9、16:10的宽屏液晶要利用起来要麻烦些,需要找到合适的驱动板。

下面是我驱动起来的几个液晶屏这个是最开始买的一个8.9寸的宽屏,用做客厅HTPC的副显示。

分辨率是1024*600,最开始没有配到合适的驱动板,前年才找到个完美点对点的驱动板。

开始配了个VGA\AV双路输入的驱动板,这个是AV信号这个是富士通触摸笔记本拆出来的12寸屏幕,有两块,一块是800*600,一块是1024*768,也做了个一体电控:一体电控的帖子:刚驱动起来的样子这个是现在做的雕刻机用的屏幕,清华同方的笔记本拆出来的,分辨率是1024*7682013-3-23 22:08 上传下载附件 (85.94 KB)这个是唯一一块没驱动起来的笔记本液晶屏,是SHARP笔记本拆出来的,屏也是SHARP的,800*600,5V的。

2、驱动板要使液晶屏能显示,需要接入LVDS信号,这有两个来源:一是常规的,将VGA信号转为LVDS信号连接液晶屏、二是工控主板上常常集成了LVDS接口,只要将对应针脚连接起来即可。

需要注意的是,不同分辨率的液晶屏,需要在驱动板中写入相应的程序,否则不能正常显示,这个可以在买液晶驱动板的时候给商家说明,现在也有一些通过跳线选择分辨率的驱动板,如果再烧点,就买个液晶烧录器自己玩;而工控主板常常是在BIOS里设置LVDS输出的分辨率。

lvds液晶屏幕接口详解

lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。

采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL 多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。

采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。

那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。

它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。

采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。

目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。

2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1所示为LVDS接口电路的组成示意图。

图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。

LVDS针脚定义

LVDS针脚定义

LVDS针脚定义:20PIN单6定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16空17空18空19 空20空每组信号线之间电阻为(数字表120欧左右)20PIN双6定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+每组信号线之间电阻为(数字表120欧左右)20PIN单8定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:R3- 17:R3+每组信号线之间电阻为(数字表120欧左右)30PIN单6定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0- 9:R0+ 10:地11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地17:CLK- 18:CLK+ 19:地20:空- 21:空22:空23:空24:空25:空26:空27:空28空29空30空每组信号线之间电阻为(数字表120欧左右)30PIN单8定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0- 9:R0+ 10:地11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地17:CLK- 18:CLK+ 19:地20:R3- 21:R3+ 22:地23:空24:空25:空26:空27:空28空29空30空每组信号线之间电阻为(数字表120欧左右)30PIN双6定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:地17:RS0- 18:RS0+ 19:地20:RS1- 21:RS1+ 22:地23:RS2- 24:RS2+ 25:地26:CLK2- 27:CLK2+每组信号线之间电阻为(数字表120欧左右)30PIN双8定义:1:电源2:电源3:电源4:空5:空6:空7:地8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地15:CLK- 16:CLK+ 17:地18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+每组信号线之间电阻为(数字表120欧左右)一般14PIN、20PIN、30PIN为LVDS接口。

lvds接口标准定义

lvds接口标准定义

lvds接口标准定义2009-12-19 01:17lvds接口标准:LVDS接口是LCD Panel通用的接口标准,以8-bit Panel为例,包括5组传输线,其中4组是数据线,代表Tx0+/Tx0-... Tx3+/Tx3-。

还有一组是时钟信号,代表TxC+/TxC-。

相应的在Panel一端有5组接收线。

如果是6-bit Panel则只有3组数据线和一组时钟线。

LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。

LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。

LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。

目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是IEEE 1596.3标准。

1995年11月,以美国国家半导体公司为主推出了ANSI/TIA/EIA-644标准。

1996年3月,IEEE公布了IEEE 1596.3标准。

这两个标准注重于对LVDS接口的电特性、互连与线路端接等方面的规范,对于生产工艺、传输介质和供电电压等则没有明确。

LVDS可采用CMOS、GaAs或其他技术实现,其供电电压可以从+5V 到+3.3V,甚至更低;其传输介质可以是PCB连线,也可以是特制的电缆。

标准推荐的最高数据传输速率是655Mbps,而理论上,在一个无衰耗的传输线上,LVDS 的最高传输速率可达1.923Gbps。

---- OpenLDI标准在笔记本电脑中得到了广泛的应用,绝大多数笔记本电脑的LCD显示屏与主机板之间的连接接口都采用了OpenLDI标准。

OpenLDI接口标准的基础是低压差分信号(Low Voltage Differential Signaling,LVDS)接口,它具有高效率、低功耗、高速、低成本、低杂波干扰、可支持较高分辨率等特点。

LVDS接口定义及标准

LVDS接口定义及标准

LVDS接口定義及標準LVDS接口又稱RS-644總線接口,是20世紀90年代才出現的一種數據傳輸和接口技術。

LVDS即低電壓差分信號,這種技術的核心是採用極低的電壓擺幅高速差動傳輸數據,可以實現點對點或一點對多點的連接,具有低功耗、低誤碼率、低串擾和低輻射等特點,其傳輸介質可以是銅質的PCB連線,也可以是平衡電纜。

LVDS在對信號完整性、低抖動及共模特性要求較高的系統中得到了越來越廣泛的應用。

目前,流行的LVDS技術規範有兩個標準:一個是TIA/EIA(電訊工業聯盟/電子工業聯盟)的ANSI/TIA/EIA-644標準,另一個是IEEE 1596.3標準。

1995年11月,以美國國家半導體公司為主推出了ANSI/TIA/EIA-644標準。

1996年3月,IEEE 公佈了IEEE 1596.3標準。

這兩個標準注重於對LVDS接口的電特性、互連與線路端接等方面的規範,對於生產工藝、傳輸介質和供電電壓等則沒有明確。

LVDS可採用CMOS、GaAs或其他技術實現,其供電電壓可以從+5V到+3.3V,甚至更低;其傳輸介質可以是PCB連線,也可以是特製的電纜。

標準推薦的最高數據傳輸速率是655Mbps,而理論上,在一個無衰耗的傳輸線上,LVDS的最高傳輸速率可達1.923Gbps。

LVDS接口的原理及電特性一個簡單的LVDS傳輸系統由一個驅動器和一個接收器通過一段差分阻抗為100Ω的導體連接而成,如圖1所示。

驅動器的電流源(通常為3.5mA)來驅動差分線對,由於接收器的直流輸入阻抗很高,驅動器電流大部分直接流過100Ω的終端電阻,從而在接收器輸入端產生的信號幅度大約350 mV 。

通過驅動器的開關,改變直接流過電阻的電流的有無,從而產生「1」和「0」的邏輯狀態。

在有些最新生產的LVDS接收器中,100Ω左右的電阻直接集成在片內輸入端上了,如MAXIM公司的MAX9121/9122等。

在LVDS系統中,採用差分方式傳送數據,有著比單端傳輸方式更強的共模噪聲抑制能力。

lvds液晶屏幕接口详解

lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。

采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL 多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。

采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。

那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。

它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。

采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。

目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。

2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1所示为LVDS接口电路的组成示意图。

图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。

lvds接口定义及原理知识

lvds接口定义及原理知识
每组信号线之间电阻为(数字表120欧左右)
30PIN双6定义:
1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27:CLK2+
1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+
19:CLK1- 20:CLK1+
30PIN单6定义:
1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空 30空
每组信号线之间电阻为(数字表120欧左右)
30PIN单8定义:
1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空 30空

常规LVDS接口液晶屏定义

常规LVDS接口液晶屏定义

常规LVDS接⼝液晶屏定义低电压差分信号传输(Low Voltage Differential Sig-naling,LVDs)是20世纪90年代才出现的⼀种新型的适⽤于⾼速数据传输的的接⼝技术,最早由美国国家半导体公司提出,在信号完整性⽅⾯有良好的性能,可确保铜导线能够⽀持千兆位以上的数据传输。

这种技术的核⼼是采⽤极低的电压摆幅⾼速差动传输数据,可以实现点对点或⼀点对多点的连接,并具有低功耗、低误码率、低串扰和低辐射等特点,在计算机、通信设备、消费电⼦等⽅⾯得到了⼴泛应⽤,并通过TIA/EIA的确认,成为该组织的标准(ANSI/TIA/EIA-644)。

1 LVDS基本原理和特点LVDS的⼯作原理如图1所⽰。

驱动器由⼀个恒定电流源(通常为3.5 mA)驱动⼀对差分信号线组成,接收器有很⾼的DC输⼊阻抗,⼏乎不会消耗电流,与传输线阻抗匹配的终端电阻(约为100 Ω)跨接在两条差分信号线上,并尽可能靠近接收器输⼊端,绝⼤部分的驱动电流将流经100Ω的终端电阻,并在接收器输⼊端产⽣⼤约350 mV的压降。

当驱动状态反转时,流经电阻的电流⽅向改变,于是在接收端产⽣了⼀个有效“O”或“1”的逻辑状态。

成本等⽅⾯有着众多优点:⾼速传输能⼒LVDS驱动器能以超过155.5 Mb/s的速度驱动双绞线对,距离超过10 m。

ANSI/TIA/EIA-644标准中就推荐了655 Mb/s的最⼤速率和1.923 Gb/s的⽆失真媒质上的理论极限速率。

低噪声因为低电压摆幅、低边沿速率、奇模式差分信号以及恒流驱动器,LVDS产⽣的电磁⼲扰低。

当差分传输线紧耦合时,噪声抑制能⼒更强。

低功耗 LVDS器件⽤CMOS⼯艺实现了低的静态功耗;恒流源模式驱动设计降低系统功耗,并极⼤地降低了Iss的频率成分对功耗的影响。

节省成本LVDS器件⽤低成本的电缆线和连接器件就可以达到很⾼的速率。

LVDS产⽣极低的噪声,噪声控制和EMI等问题也迎刃⽽解。

常见LVDS屏接口定义讲解

常见LVDS屏接口定义讲解

每组信号线之间电阻为(数字表 100 欧左右)指针表 20-100 欧左右(8 组相同阻 值) 20PIN 单 8 定义: 1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R 2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:R3- 17:R3+ 每组信号线之间电阻为(数字表 100 欧左右)指针表 20-100 欧左右(5 组相同阻 值) 30PIN 双 8 定义: 1:电源 2:电源 3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R 1+ 12:R213:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R 3+ 20:RB0- 21:RB0+ 22:RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27: CLK228:CLK2+ 29:RB3- 30:RB3+ 每组信号线之间电阻为(数字表 100 欧左右)指针表 20-100 欧左右(10 组相同 阻值) 一般 14PIN、20PIN、30PIN 为 LVDS 接口,15 寸(含 15 寸)以下多为 3.3V 供电 1 7(含 17)以上多为 5V 供电。这只是常见屏是这样规律,而不是所有的都是这样。
12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39
GND +RED3 +RED4 +RED5 GND GND GND +GREEN0 +GREEN1 +GREEN2 GND +GREEN3 +GREEN4 +GREEN5 GND GND GND +BLUE0 +BLUE1 +BLUE2 GND +BLUE3 +BLUE4 +BLUE5 GND +DSPTMG Reserved VDD (+3.3V)

LVDS常规接口定义

LVDS常规接口定义

常规LVDS接口液晶屏定义20PIN单6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16空 17空 18空 19 空 20空每组信号线之间电阻为(数字表120欧左右)20PIN双6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+每组信号线之间电阻为(数字表120欧左右)20PIN单8定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:R3- 17:R3+每组信号线之间电阻为(数字表120欧左右)30PIN单6定义:1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN单8定义:1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN双6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27:CLK2+每组信号线之间电阻为(数字表120欧左右)30PIN双8定义:1:电源2:电源3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+每组信号线之间电阻为(数字表120欧左右)一般14PIN、20PIN、30PIN为LVDS接口。

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。

LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。

LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。

目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是IEEE 1596.3标准。

如上图,就是一块单六位LVDS 30针接口的液晶屏,其中1脚GND就是地,2脚、3脚VCC就是电压,4、6、7脚为存储IC(一般为24C之类的芯片)的读写信号脚,就是我们常换DELL机器的屏所说的码片,这里面存储了屏的一些信息,如型号、生产日期等,DELL 之类的少类的机器就往屏上这个IC里写入了自家的识别信号。

8脚R0-、9脚R0+为第一组LVDS信号,依次类推,每往下一组信号中间都空一脚,共三组R-及R+信号,一直到接口的17脚CLKIN-、18脚CLKIN+,这两脚很重要,断开一根线,屏就无法显示,R-+的信号,少了一根两根还可以点亮屏,当然会显示不正常!这四对信号用数字表量阻值表现为100欧--120欧(不同屏)。

像我以前装液晶显示器的时候,这个单六位LVDS,只要对应单六位,再对应屏的分辨率(分辨率很重要)写个程序,屏线只用十根线,几乎就可以点亮这类的屏!这类屏我们常称为单六,当然液晶显示器的屏还有单八,单八的就多了对R3-和R3+,别小看这多出的一对信号,液晶屏的色彩就会多很多~单八位的己经过时了,以前15寸的液晶显示器的屏很多都是单八位的。

当然,还有双八的~现在的市面上的液晶显示器都是双八位的接口啦~
这里,我可以大胆的说:笔记本上用的都是单六,和双六的~现在液晶显示器上用的都是双八位了,早期的还有TTL、TMDS、TCON接口的,这类接口的我们修本的完全不必了解。

扯远了。

当然,你别和我说:我狗年马日拆的一台液晶显示器里怎么就是单六的……这个就是中国的山寨文化了,你们都懂的…….
真正用于笔记本上的屏全部都是单六的,高档机有双六的,双六接口的就是我们所说的高分屏了。

以前如果超过了1280X800的分辨率的屏就一定是双六或双八的,当然现在出的LED的屏也是这样的,只不过单六的分辨率到了1366X768,略高一点点而己!LED的屏,屏信号也是LVDS的,说的LED只不过是背光源是LED发光的而己~
双六接口的高分辨率的屏,多了四对信号:
RS0-、RS0+,RS1-、RS1+,RS2-、RS2+,CLK2-、CLK2+。

(有的屏的PDF档里为RB0-、RB0+之类的,其实都一样):
如果我们接双六屏线的时候,这四对信号不能接到R0-至CLK1+上面去,否则……你们懂的~
早期的20针的笔记本屏的定义如下,懒得找图了,直接在百度找个定义说明,略加修改,你们自己研究下吧:
20PIN单6定义:
1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16空17空18空19 空20空;
每组信号线之间电阻为(数字表100~120欧左右)
20PIN双6定义:
1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+
19:CLK1- 20:CLK1+6;
每组信号线之间电阻为(数字表100~120欧左右)
20PIN单8定义:
1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:R3- 17:R3+;
每组信号线之间电阻为(数字表100~120欧左右)
30PIN单6定义:
1:空2:电源3:电源 4:空 5:空 6:空7:空(本人补充:这里4至7其实是存储IC 的脚位)8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空30空;
每组信号线之间电阻为(数字表100~120欧左右)
30PIN单8定义:
1:空2:电源3:电源 4:空 5:空 6:空7:空(本人补充:这里4至7其实是存储IC 的脚位)8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空30空:
每组信号线之间电阻为(数字表100~120欧左右)
30PIN双6定义:
7 |" j& n( E$ f1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27:CLK2+;
每组信号线之间电阻为(数字表100~120欧左右)
30PIN双8定义:
1:电源2:电源3:电源 4:空 5:空 6:空7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+;
每组信号线之间电阻为(数字表100~120欧左右)
如何区分一块屏是单六还是双六的呢?第一看屏的型号,各个厂家对型号命名都有一定的规则,如三星的屏,型号里面有个P,那就是双六高分的屏啦~别的厂家的你们就自己去研究了。

第二就是看屏的接口部分,看信号脚那里有多少个电阻,单六的是四个,双六的就是八个啦~~啦~~啦~~,
一般14PIN、20PIN、30PIN为LVDS接口。

如果你只是修本的,那么就只看单六、双六的吧……。

相关文档
最新文档