逻辑电平信号检测电路设计与仿真

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

模拟电子线路实验报告

学生姓名:学号专业班级:

实验类型:□验证□综合□设计□创新实验日期:实验成绩:

实验十二逻辑电平信号检测电路设计与仿真

一、实验目的:

1.理解逻辑电平检测电路的工作原理及应用。

2.掌握用集成运放和555定时器构建逻辑电平检测电路的方法。

3.掌握逻辑电平测试器的调整和主要性能指标的测试方法。

二、实验原理

电路可以由五部分组成:输入电路、逻辑状态判断电路、音响电路、发音电路和电源。

原理框图如图所示

三、实验仪器:

集成运放、555定时器、数字万用表、泰克示波器、蜂鸣器,电源等。四、实验内容:

测量范围(低电平VL<0.75V,高电平VH>3.5V),用1kHz的输出信号表示被测信号为高电平,用500Hz的输出信号表示被测信号为低电平,当被测信号在(0.75V,3.5V)之间时无任何信号输出。实验原理图:

五、实验结果及分析:

通过移动滑动变阻器,改变输入信号的高低电平在0-5V变化。

(1)当输入电压在低电平VL=0.5V<0.75V时:

分析:当输入电平在低电平时,CH1端口无输出,CH2端口检测到一个500Hz左右的输出信号,蜂鸣器发出一个低频率的声音。即检测到了低电平信号。

(2)当输入电压VL=2.75V在0.75V~ 3.5V之间时:

分析:当输入电平在0.75V~3.5V之间时,CH1端口无输出,CH2端口也无输出,即满足了无信号输出。

(3)当输入电压VL=4.5V>3.5V时:

分析: 当输入电平在高电平时,CH2端口无输出,CH1端口检测到一个1000Hz 左右的输出信号,蜂鸣器发出一个高频率的声音。即检测到了高电平信号。

六、实验心得:

通过此次实验,我明白了设计电路的基本步骤,并了解、更加熟悉掌握了Multisim的用法,基本了解了逻辑电平检测器的原理及构造。

相关文档
最新文档