数字化测量课程设计报告 第五组河北科技大学
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
河北科技大学
课程设计报告
学生姓名:
刘跃华(18) 刘青(19) 张连甲(31) 张朋永(33) 张瑞芳(34) 赵久强(36) 专业班级:电子信息工程
学年学期: 2014 -2015学年第一学期
指导教师:于国庆
2014 年 12月
课程设计成绩评定表
目录
一、设计题目及要求 (4)
二、硬件电路设计 (4)
1.主控制电路基本工作原理 (4)
2.扫描板基本工作原理 (5)
3.共享RAM电路的工作原理 (5)
4.汉卡电路工作原理 (5)
5.地址分配 (6)
6.键盘 (7)
三、系统的熟悉使用 (8)
1.BAS功能 (8)
2.PRG功能 (11)
3.屏幕与缓冲区地址对应关系 (12)
四、程序设计与调试 (12)
五、程序分工 (15)
六、心得体会 (17)
一、设计题目及要求
在掌握LED智能显示系统工作原理的基础上,能根据小组必做题目和自选题目,熟练的编写并调试各种程序,完成课题设计任务,提高学生的独立设计水平和实际动手能力,培养学生的创新精神。
(一)全班必做题目
1. 熟悉系统,输入:“KD2000型LED智能显示系统”并存储显示。
2. 汇编、输入、运行示例程序,了解系统硬件电路及软件编程特点。(二)小组必做题目
第五组:汉字的旋转与扩缩
1、在屏上显示2个汉字,然后每个字左旋90度显示3秒,然后右旋90度显示3秒,然后倒置3秒,最后恢复正常。
2、逐行显示2个汉字,2秒后横向放大两倍,3秒后恢复正常。
3、显示“回”字并放大缩小5次,恢复正常。
二、硬件电路设计
KD-2000型LED智能显示屏的设计原理:
系统框图如图1所示。主要包括四部分:主控制电路(主CPU、汉卡等),显示控制电路(辅CPU等),列驱动显示电路,开关电源。
1. 主控制电路基本工作原理
主控制电路首先从遥控器或键盘接收数据和指令,然后根据显示内容和显示指令的要求在软件控制下完成下述工作:如果要显示汉字,就从扩展卡27020中提取汉字点阵信息,然后存放在共享RAM 6264中。如果要显示的是8×8点阵的ASCII码或数字,以及16×8点阵的控制字符,就从程序存储器27256的高端提取有关的点阵信息,然后存放于共享RAM中。最后,主CPU通过地址切换电路①与②及时序控制电路,与辅CPU以应答方式进行联络,对共享RAM进行分时操作,完成显示。
图1 系统框图
由专用的日历时钟芯片MC146818,可产生年、月、日、时、分、秒、星期
共7个时标信号。我们可通过软件来获得和修改这些时标,并使之在屏幕上显示出来。
2. 扫描板基本工作原理
首先由辅CPU将欲显示的数据由串行口送出,然后经并行/串行转换芯片CD4094转换成并行数据,输出的数据经过MC1413驱动产生列信号;由P1口输出的行数据经CD4515译码生成行信号,再经达林顿管BD682产生行驱动信号。最后输出行、列选通信号,点亮某一行。如此循环往复,完成扫描过程。
3.共享RAM电路的工作原理
为了大大减轻主CPU的负担,合理地分配资源,以及便于实现显示电路的高速扫描,该系统设计成双CPU结构,共享一片RAM。电路如图2所示。
共享RAM电路主要是通过六片74LS245来完成的,74LS245是三态八总线双向收发器。其中G是控制端,低电平时有效,允许传输;高电平时禁止。DIR是方向控制端,为低电平时数据由B传到A,呈高电平时,数据由A传到B。由原
端,还接74LS74的Q端。IC4~理图可以看到:IC1~IC3的G端不仅接主CPU的T
端,还接74LS74的Q端;这样当主CPU控制IC6的G端不仅接显示CPU的INT
公共RAM时,Q端为低,IC1~IC3开启,IC4~IC6关闭。主CPU对RAM可进行读写操作,而辅CPU则不能。当主CPU放弃对共享RAM的操作时,通过GAL对74LS74置位,因而Q变低,Q变高。封锁IC1~IC3,从而辅CPU取得控制权,对共享RAM进行操作;当辅CPU放弃对共享RAM的操作时,通过74LS00发出清零信号,使得74LS74的Q端输出低电平,当主CPU检测到T
为低时,可恢复对
共享RAM的控制权。这样就通过数据、地址切换的反复动作,完成了对共享RAM 的分时操作。
图2 共享RAM电路
4.汉卡电路工作原理
汉卡电路工作原理图见图3。在扩展电路中,用了373、374、27020和6264各一片。
373和374的区别是:373为八D锁存器,当控制端G为低电平时锁存;374则是八D触发器,在系统时钟下降沿时可以对数据锁存。
本系统所用的字库芯片是27020,它是256Kbit的CMOS超大规模集成电路
只读存储器,共有18根地址线,而8031只有16根地址线。为读取27020内的数据,使用一片374,利用其下降沿锁存的特点来对27020进行分页处理,因为374的时钟端接片选信号CS1,而CS1平时为高电平,有效时为低电平,所以其有效的过程对374来说相当于是一个下降沿,当向4000H单元送数(即片选信号CS1有效)时,由GAL地址分配所决定的写入4000H单元中的数据的高5位,同时被锁入374中,形成27020的页面地址。因而从27020中读数时只需加片选信号CS2即可。
需要指出,6264和27020的OE端选通信号不同,前者接PSEN信号,后者接读信号。因此把27020作为一个数据存储器,而把6264当作一个程序存储器,充当本系统的仿真RAM。这样可避免27020和6264的地址发生冲突。
5.地址分配
地址分配实际上是由GAL来完成的。它是一种电擦写、可反复编程、随时修改并且能加密的可编程逻辑器件(PLD)。它既不同于PAL,也不同于EPROM。目前常用的有GAL16V8和GAL20V8。它们具有以下特点:(1)由于GAL采用的是一种高速的电可擦写(E2CMOS)工艺制造,因而比TTL构造的PAL功耗低,速度快;(2)GAL有8个逻辑宏单元(OLMC),使输出任意变化,又很强的带负载能力,驱动电流可达24mA;(3)采用高速编程算法,按行进行编程,整个芯片的写入可在1秒钟内完成。此外,还采取了加密措施。
图3 汉卡电路
各芯片的地址分配详见附表。
附表