第六讲门电路及使用注意事项.
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Digital Logic Circuit
R1 3kΩ
R2 750Ω T3 T2 R3 360Ω R5 3kΩ
R4 100Ω T4 T5
A
T1
Y
74LS04 1 2 3 4 5 6 7
1A 1Y 2A 2Y 3A 3Y GND TTL 反相器电路 6 反相器 74LS04 的引脚排列图
①A=0时,T2、T5截止,T3、T4导通,Y=1。 ②A=1时,T2、T5导通,T3、T4截止,Y=0。
YA
TTL或非门
+VCC R1 R2 T3 T1 R'1 T '1 T '2 TTL 或非门电路 T2 R3 R5 R4 T4 T5 VCC 14
第6讲 门电路及 使用注意事项 3Y 3B 3 A 4 Y 4B 4 A
Βιβλιοθήκη Baidu
VCC 3A 14 13
3 B 3Y 4 A 4 B 4 Y
VCC 14
第6讲 门电路及 2A 2 B NC 2C 2D 2 Y 使用注意事项
12
11 10
9
8
13
12
11 10
9
8
Digital Logic Circuit
74LS00
2 3 4 5 6 7 1 2 3
74LS20
4 5 6 7
1
(3)阀值电压:电压传输特性转折区中点对应的输入电压。又称为门槛电压。
第6讲 门电路及 3)噪声容限:把不会破坏与非门的输出逻辑状态所允许的最大干 使用注意事项
扰电压值。噪声容限越大,说明抗干扰能力越强。
Digital Logic Circuit
低电平噪声容限VNL :VNL = VOFF – VILmax 高电平噪声容限VNH : VNH = VIHmin - VON 4)扇出系数 带同类门的个数。表示门电路的负载能力。对于典型电路,扇出系 数≥8。 5)传输延迟时间 输出电压由高电平变为低电平的传输延迟 时间称为导通传输延迟时间,记做tPHL;输 出电压由低电平变为高电平的传输延迟时间 称为截止传输延迟时间,记做tPLH。 定义与非门的传输延迟时间为tPLH 和tPHL 的算术平均值,记做tpd 。tpd 的典型值一般 为10~20ns。
4. 组合门电路
5. TTL与非门
了解工作原理,掌握主要外部特性和参数。
第6讲 门电路及 使用注意事项
Digital Logic Circuit
演示
1)电压传输特性
第6讲 门电路及 使用注意事项
工作区:AB段(截止区) UI<0.6V UO=UOH
Digital Logic Circuit
DE段(饱和区)UI>1.5V UO=UOL
Y=AB
A B & Y
0V 0V 0V 5V 5V 0V 5V 5V
2、二极管或门
5V A D1 B D2 R Y
A
0 0 1 1
第6讲 门电路及 使用注意事项 B
0 1 0 1
Y
0 1 1 1
Digital Logic Circuit
0V
3kΩ
uA uB
0V 0V 0V 5V 5V 0V 5V 5V
第6讲
Digital Logic Circuit
第6讲 门电路及 使用注意事项
课时授课计划 课 程 内 容
第6讲 门电路及 使用注意事项
内容:分立元件门电路 TTL集成逻辑门电路 CMOS传输门 门电路使用注意事项 目的与要求: 了解分立元件与门、或门、非门及与非门、或非门的工作原 理和逻辑功能。 了解TTL集成逻辑门电路的结构、工作原理和外部特性。 掌握OC门和TTL三态门的工作原理及有关的逻辑概念。 了解CMOS门的特点 。 掌握集成门电路的使用方法。 重点与难点: 重点: TTL集成逻辑门电路的外部特性。 OC门和TTL三态门的应用。 难点: TTL集成逻辑门电路的结构、工作原理和外部特性 OC门和TTL三态门的工作原理。
1A
1B 1Y
2A 2B 2Y GND
1A 1B NC 1 C 1 D 1Y GND 74LS20 的引脚排列图
74LS00 的引脚排列图
74LS00内含4个2输入与非门, 74LS20内含2个4输入与非门。
TTL非门
+VCC
第6讲 门电路及 使用注意事项
VCC 4A 4 Y 5 A 5 Y 6A 6 Y 14 13 12 11 10 9 8
1、二极管与门
+VCC(+5V) R 3k Ω
第6讲 门电路及 使用注意事项 A
0 0 1 1
Digital Logic Circuit
5V 0V
D A D B
B
0 1 0 1
Y
0 0 0 1
1
2
Y
uA uB
uY
0.7V 0.7V 0.7V 5V
D1 D2 导通 导通 导通 截止 截止 导通 截止 截止
uY
0V 4.3V 4.3V 4.3V
D1 D2 截止 截止 截止 导通 导通 截止 导通 导通
Y=A+B
A B ≥1 Y
3. 三极管非门电路
第6讲 门电路及 使用注意事项
+5V
Digital Logic Circuit
1k Ω
A
4.3k Ω
Y β =40 A 1
A
Y
Y 1 0
0 1
电路图
逻辑符号
第6讲 门电路及 使用注意事项
逻辑门电路:用以实现基本和常用逻辑运算的电 子电路。简称门电路。
基本和常用门电路有与门、或门、非门(反相 器)、与非门、或非门、与或非门和异或门等。
逻辑0和1: 电子电路中用高、低电平来表示。 获得高、低电平的基本方法:利用半导体开关元件 的导通、截止(即开、关)两种工作状态。
线性区:BC段 0.6V<UI<1.3V UI 转折区:CD段 1.3V<UI<1.5V UI UO UO
2)关门电平、开门电平和阀值电压 (1)关门电平:在保证输出为标准高电平(3V)时允许输入低电平的最大值,用UOFF表示。 UOFF约为1.0V。当UI<UOFF时,与非门才关闭,输出高电平。 (2)开门电平:在保证输出为标准低电平(0.3V)时允许输入高电平的最小值,用UON表示。 UON约为1.2V。当UI>UON时,与非门才开通,输出低电平。
Digital Logic Circuit
第6讲 门电路及 使用注意事项
Digital Logic Circuit
课堂讨论: 高阻态的含义; OC门和TTL三态门的应用。
现代教学方法与手段: 投影 PowerPoint 复习(提问): 与、或、非及与非、或非逻辑的运算口诀、逻辑 符号。
门电路
Digital Logic Circuit