数字电路与逻辑设计复习资料(含答案)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路与逻辑设计复习资料
一、单项选择题
1. 十进制数53转换成八进制数应为( B )。 A. 64 B.65 C. 66 D. 110101
2.将十进制数(18)10 转换成八进制数是(B )。 A. 20 B.22 C. 21 D. 23
3. 十进制数53转换成八进制数应为( D )。 A. 62 B.63 C. 64 D. 65
4. 当逻辑函数有n 个变量时,共有( D )种取值组合。 A. n B. 2n C. 2n D. 2n
5. 为了避免干扰,MOS 与门的多余输入端不能( A )处理。 A. 悬空 B. 接低电平 C. 与有用输入端并接 D. 以上都不正确
6. 以下电路中可以实现“线与”功能的有( C )。
A. TTL 与非门
B. TTL 或非门
C. OC 门
D. TTL 异或门 7. 用6264型RAM 构成一个328K ⨯位的存储器,需要( D )根地址线。 A. 12 B. 13 C. 14 D. 15
8. 同步时序电路和异步时序电路比较,其差异在于后者( B )。 A. 没有触发器 B. 没有统一的时钟脉冲控制 C. 没有稳定状态 D. 输出只与内部状态有关
9. 用6264型RAM 构成3232K ⨯位的存储器,需要( D )片进行扩展。 A. 4 B.8 C. 14 D.16 10. 逻辑函数()F A A B =⊕⊕ =( D )。
A. A B e
B. A
C. A B ⊕
D. B 11. 函数F ABC ABCD =+的反函数为( C )。 A. ()()F A B C A B C D =+++++ B. ()()F ABC ABCD =
C. ()()F A B C A B C D =+++++
D. F A B C A B C D =++++++ 12.在图1所示的T T L 电路中,输出应为( B )。 A . F =0 B. F =1 C. F =A D. F =A
图1
13. 将F ABC A CD CD =++展开成最小项表达式应为( A )。
A. (0,3,4,7,8,12,14,15)m ∑
B. (0,3,4,7,8,12,13,15)m ∑
C. (0,2,4,7,8,12,14,15)m ∑
D. (0,3,4,7,8,11,14,15)m ∑ 14. 用异或门实现反相功能,多余输入端应接( B )。
A. 地
B. 高电平
C. 低电平
D. 以上都不正确 15. 同C B A +相等的逻辑函数表达式是( D )。
A. ()A B C +
B. ))((C A B A ++
C. )(C B A +
D. ))((C A B A ++ 16. 图2是CMOS 电路,则输出( C )。
A. Y A B C D E F =+++++
B. Y ABC DEF =g
C. Y A B C D E F =++++g
D. ()()Y A B C D E F =++++g
图2
17.下面可以实现线与的是( B )。
A. T TL 门
B.OC 门
C.三态门
D.以上都不可以
18. 用6264型RAM 构成一个168K ⨯位的存储器,需要( A )根地址线。 A. 14 B. 13 C. 12 D. 11
19、三变量函数F(A,B,C)=A+BC 的最小项表示中不含下列哪项(A )。 A. m2 B.m5 C. m3 D. m7
20、一片64k ×8存储容量的只读存储器(ROM ),有(C )。 A. 64条地址线和8条数据线 B.64条地址线和16条数据线 C. 16条地址线和8条数据线 D.16条地址线和16条数据线
21、16个触发器构成计数器,该计数器可能的最大计数模值是 (D )。 A. 16 B.32 C. 162 D. 216
22、一个64选1的数据选择器有( A )个选择控制信号输入端。 A. 6 B. 16 C. 32 D. 64 23、函数()F A A B =⊕的结果是( C )。 A. AB B. AB C. AB D. AB 24、芯片74LS04中,LS 表示:(B )。
A. 高速COMS
B. 低功耗肖特基
C. 低速肖特基
D. 低密度高速 25、下列等式不正确的是( C )。
A. ABC A B C =++;
B. (A+B)(A+C)=A+BC
C. ()A A B A B +=+;
D. AB AC BC AB AC ++=+
26.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是( A )。 A 、00→11 B 、01→10 C 、11→00 D 、10→01 27. 对n 个变量,最小项的个数为( C )。
A. n
B. 21n -
C. 2n
D. 21n
+
28. 使用TTL 集成门电路时,为实现总线系统应该选用( B )门电路。 A. 集电极开路TTL 与非门 B. 三态输出门 C. TTL 或非门 D. OD 门 29. 芯片74LS00中,LS 表示 ( B )
A.高速COMS
B.低功耗肖特基
C.低速肖特基
D.低密度高速
30. 将一个JK 触发器转变成T 触发器,JK 触发器的输入应该采取的连接方式:( C )
A. J T K T =⎧⎪⎨=⎪⎩
B. 11J K =⎧⎨=⎩
C. J T
K T =⎧⎨=⎩ D. J T K T ⎧=⎪⎨=⎪
⎩ 31. 对于含有约束项的逻辑函数,用卡诺图化简时,任意项( C )处理。 A. 必须当作0 B. 必须当作1 C. 方便化简时当作1,不方便化简时当作0 D. 以上都不正确
32.用全加器将8421BCD 码转换成余3BCD 码时,其中固定的一个输入端应接( A )。 A. 0011 B.1100 C. 1101 D.1000
二、填空题
1. (0111)8421 BCD = ( 7 )10 。
2. 已知()F A B CD =+g
,则其对偶函数为 *()()F AB C D =++ 。 3. 当逻辑函数有n 个变量时,共有 2n ; 种取值组合。
4. 为了避免干扰,MOS 门的多余输入端不能 悬空 处理。
5. 在单稳态触发器、多谐振荡器、施密特触发器中具有两个稳态的电路是
施密特触发器 。
6. 已知一个四变量的逻辑函数的标准最小项表示为F(a ,b ,c ,d)=
(0,2,3,4,6,8,9,11,13)m ∑,那么用最小项标准表示*
F
= (2,4,6,7,9,11,12,13,15)m ∑ ,以
及F = (1,5,7,10,12,14,15)m ∑ 。
7. 如果用J-K 触发器来实现T 触发器功能,则T,J,K 三者关系为 T=J=K ;如果要用J-K 触发器来实现D 触发器功能,则D,J,K 三者关系为 D=J=K 。
8. 要构成17进制计数器最少需要 5 个触发器。
9. TTL 与门多余输入端应该接 高电平(1) ,TTL 或门多余输入端应该接 低电平(0) 。