数字电路与逻辑设计复习资料(含答案)
数字电路与逻辑设计试题及答案
《数字电路与逻辑设计》试题1参考答案一.填空题(10)1.2048 ×8位的RAM有10根地址线,8根数据线。
2.二进制数A=(1011010)2,B=(101111)2,求:A+B=(10001001)2;A一B=( 101011 )23.时序逻辑电路的输出不仅取决于电路.输入信号的状态,而且还与电路原来的状态有关。
4.二硅极管具有单向导通的特性,它的正向导通电压为0.7V。
5.n变量的逻辑函数有2n个最小项,任意两个最小项的乘积为0。
二.选择题(10)1.当晶体三极管b时处于导通状态。
a.发射结和集电结均属于反向偏置;b.发射结正向偏置,集电结反向偏置;c.发射结和集电给均属于正向偏置2.与晶体三极管相比,MOS管具有的特点是a,c,d。
a.输入电阻高;b.受温度影响大;c.便于集成;d.电压控制元件;e.极间电容影响小3.欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同位二进制数和低位进位数的相加运算选用e。
a.编码器;b.译码器;c.多路选择器;d.数值比较器;e.加法器;f.触发器;g.计数器;h.寄存器4.在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后c。
a.乘积项个数越少;b.实现该功能的门电路少;c.该乘积项含因子少5.逻辑函数Y=A B C+A+B+C的最简与或形式为1。
a. 已是最简与或形式;b. 0 ;c. 1 ;d. B+C三.简答题答案;1.简述用TTL与非门、或非门、异或门实现反相器功能.多余输入端的连接方法。
TTL与非门的余输入端应接高电平,或非门的余输入端应接低电平,异或门实现反相器功能是应将余输入端和输入信号并在一起。
2.举例说明什么叫竞争冒险-现象。
门电路两个输入信号同时向相反的逻辑电平跳变,比如一个从1变为0,另一个从0变为1时,所出现的可能出现尖峰脉冲的现象称为竞争-冒险。
数字电路及逻辑设计复习题
B
&
&
FB
&
≥1
F
C
&
C
&
(C)
(D)
17. 维持阻塞D触发器电路中,当CP脉冲升沿过后,输入信号D改变,则其输出状态 ______。
(A) 不变; (B) 不定; (C) 随D而变
18. 要实现图中各 TTL 门电路输出端所示的逻辑关系,各电路的接法正确的有 ______________。
A B 悬空
)2。
16. 用与非门实现逻辑函数 Z=AB+AC 时,逻辑表达式应写成__________。
真值表
C 00001111 D1 0 0 1 1 0 0 1 1 D2 0 1 0 1 0 1 0 1 F1 F2 17. 填写如图 TTL 电路的真值表。
D1
&
&
F2
D2
EN F1
C
18. 用代数法可把逻辑函数 Z = AB + ABD + AC + BCD 化简为___________。
相异点
模拟多路转换器
数字多路转换器
11. 凡是使电流IL流入反相器的负载,叫做________,使IL从反相器流出的负载,叫做 ________。
数字电路与逻辑设计
第 6 页 共 24 页
数字电路与逻辑设计复习题(共 137 题)
12. 基本RS、同步RS、主从JK和维持阻塞D四种不同结构的触发器中,可以作计 数器和移位寄存器的有____________________。
| U REF | _____; (2)计数器的位长N_____。
(A)无关 (B)成正比 (C)成反比 (D)有关,但无确定的比例关系。 5. 某译码电路需要有四种不同的输出状态,那么输入信号至少应有______个。
数字逻辑电路复习题与答案
_、单选题1、十进制整数转换为二进制数一般采用()。
A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。
A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。
A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。
A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。
A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。
A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。
A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。
A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。
A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。
A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。
B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。
A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。
数字电路与逻辑设计习题答案
数字电路与逻辑设计习题答案数字电路与逻辑设计习题答案数字电路与逻辑设计是计算机科学与工程领域中的重要基础课程,它涉及到数字信号的处理和转换,以及逻辑门电路的设计和分析。
学习这门课程时,习题是巩固知识和提高能力的重要途径。
下面将给出一些常见的数字电路与逻辑设计习题的答案,希望对大家的学习有所帮助。
1. 设计一个4位二进制加法器电路,实现两个4位二进制数的相加。
答案:一个4位二进制加法器电路可以由四个全加器电路组成。
每个全加器电路有三个输入:两个被加数和一个进位输入,以及两个输出:和位和进位输出。
将四个全加器电路按位级联,将进位输出连接到下一位的进位输入,最后一个全加器的进位输出作为最高位的进位输出。
和位的输出即为两个4位二进制数的和。
2. 给定一个3输入的逻辑电路,输出为1的条件是至少有两个输入为1。
请设计一个电路,实现这个逻辑功能。
答案:可以使用与门和或门组合的方式来实现这个逻辑功能。
首先,将三个输入分别与一个与门的三个输入相连,将输出连接到一个或门的输入。
然后,将三个输入分别与一个或门的三个输入相连,将输出连接到与门的输入。
这样,当至少有两个输入为1时,与门的输出为1,或门的输出也为1。
3. 给定一个4输入的逻辑电路,输出为1的条件是输入中有奇数个1。
请设计一个电路,实现这个逻辑功能。
答案:可以使用异或门实现这个逻辑功能。
首先,将四个输入两两分组,然后将每组的输出与另一组的输出进行异或操作。
最后,将四个异或门的输出连接到一个或门的输入。
这样,当输入中有奇数个1时,异或门的输出为1,或门的输出也为1。
4. 设计一个4位比较器电路,实现两个4位二进制数的大小比较。
答案:一个4位比较器电路可以由四个比较器组成。
每个比较器有两个输入:两个被比较的位,以及一个输出:比较结果。
将四个比较器电路按位级联,将每个比较器的输出连接到下一位比较器的输入。
最后一个比较器的输出即为两个4位二进制数的大小比较结果。
5. 给定一个3输入的逻辑电路,输出为1的条件是输入中的1的个数大于等于2。
数电复习题和答案
数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。
答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。
答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。
答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。
答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。
布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。
2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。
答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
常见的时序逻辑电路包括触发器、寄存器和计数器等。
四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。
答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。
化简后的表达式为Y = A + B'。
五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。
答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。
工作原理是,每个时钟脉冲触发所有触发器同时更新状态。
其特点是计数速度快,计数精度高,但电路复杂度较高。
六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。
答案:3位二进制计数器可以采用3个D触发器串联实现。
数字逻辑及电路复习题及答案
"数字逻辑与电路"复习题第一章数字逻辑根底〔数制与编码〕一、选择题1.以下代码中为无权码的为 CD。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为 AB 。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用 C 位二进制数来表示。
A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为 B 。
A. 10 101B. 0010 0101C. 100101D. 101015.在一个8位的存储单元中,能够存储的最大无符号整数是 CD 。
A.〔256〕10B.〔127〕10C.〔FF〕16D.〔255〕10 6.与十进制数〔53.5〕10等值的数或代码为 ABCD 。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与八进制数(47.3)8等值的数为:A B 。
A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常用的BC D码有C D 。
A.奇偶校验码B.格雷码C.8421码D.余三码二、判断题〔正确打√,错误的打×〕1. 方波的占空比为0.5。
〔√〕2. 8421码1001比0001大。
〔×〕3. 数字电路中用"1〞和"0〞分别表示两种状态,二者无大小之分。
〔√〕4.格雷码具有任何相邻码只有一位码元不同的特性。
〔√〕5.八进制数〔17〕8比十进制数〔17〕10小。
〔√〕6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
〔√〕7.十进制数〔9〕10比十六进制数〔9〕16小。
〔×〕8.当8421奇校验码在传送十进制数〔8〕10时,在校验位上出现了1时,说明在传送过程中出现了错误。
〔√〕三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1和 0来表示。
《数字电路与逻辑设计》试题及答案
《数字电路与逻辑设计》试题院校_ _ 年级_____ _____ 专业 层次 专升本 姓名______________ 分数______________一. 填空题(每小题2分,共10分)1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式 唯一的。
2.任意两个最小项之积为 ,任意两个最大项之和为 。
3.对于逻辑函数BC C A AB F ++=,为了化简,利用逻辑代数的基本定理,可表示为C A AB F +=,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。
4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 。
5.在3.3V 供电的数字系统里,所谓的高电平并不是一定是3.3V ,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 容限。
二. 选择题(每小题2分,共10分)1.在下列程序存储器的种类中,可在线改写的有 。
a. PROM ;b. E 2PROM ; c. EPROM ; d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。
a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。
下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。
a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器4. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
数字电路与逻辑设计试题与答案(K12教育文档)
数字电路与逻辑设计试题与答案(word版可编辑修改)编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(数字电路与逻辑设计试题与答案(word版可编辑修改))的内容能够给您的工作和学习带来便利。
同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。
本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为数字电路与逻辑设计试题与答案(word版可编辑修改)的全部内容。
数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数.A .6B .7C .8D .92.余3码10001000对应的2421码为( )。
A .01010101 B.10000101 C 。
10111011 D.11101011 3.补码1.1000的真值是( )。
A . +1.0111B 。
-1。
0111 C. —0.1001 D. -0. 1000 4.标准或—与式是由( )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C 。
最大项相与 D 。
或项相与 5。
根据反演规则,()()E DE C C A F ++⋅+=的反函数为( ).A. E )]E D (C C [A F ⋅++=B. E )E D (C C A F ⋅++= C 。
E )E D C C A (F ⋅++= D. E )(D A F ⋅++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A 。
与门 B. 或门 C. 非门 D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。
图1A 。
或非门B 。
与非门 C. 异或门 D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数.A . 8 B. 9 C. 10 D 。
数字电路与逻辑设计习题及参考答案
数字电路与逻辑设计习题及参考答案数字电路与逻辑设计习题及参考答案- 2 -⼀、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. ⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
A. 1B. 2C. 4D. 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表⽰⽅法中具有唯⼀性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是 D 。
A.(256)10B.(127)10C.(128)10D.(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求⼀个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。
B B.A+C C.(A+B)(A+C) D.B+C9.在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
DA.全部输⼊是0 B.任⼀输⼊是0 C.仅⼀输⼊是0 D.全部输⼊是110.在何种输⼊情况下,“或⾮”运算的结果是逻辑1。
AA.全部输⼊是0 B.全部输⼊是1 C.任⼀输⼊为0,其他输⼊为1 D.任⼀输⼊为1 11.⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.1010112.不与⼗进制数(53.5)10等值的数或代码为C 。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.11)2D.(65.4)813.以下参数不是矩形脉冲信号的参数D 。
A.周期B.占空⽐C.脉宽D.扫描期14.与⼋进制数(47.3)8等值的数为: B A. (100111.0101)2 B.(27.6)16 C.(27.3 )16D. (100111.101)215. 常⽤的BCD码有 D 。
数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx
试题一一、填空题。
(每空1分,共30分)。
1、(11001.01)2 =( )8=( )|6=( )102、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二进制时采用 _______ 法。
3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。
6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________________ 等四种类型。
7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。
8、J K触发器特征方程为____________ o9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。
10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。
11、_____________________________ D/A转换器的主要参数有、和o12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗干扰能力强, _______ 的转换速度快。
二、选择题。
(每题1分,共15分)1、以下说法正确的是():(A)数字信号在大小上不连续,时间上连续,模拟信号则反之;(B)数字信号在大小上连续,时间上不连续,模拟信号则反之;(C)数字信号在大小和时间上均连续,模拟信号则反之;(D)数字信号在大小和吋间上均不连续,模拟信号则反之;2、A+BC=()。
(A)A+B (B) A+C (C) (A+B) (A+C) (D) B+C3、具有“有1出0、全0出1”功能的逻辑门是()。
数字电路与逻辑设计试题及答案2套
1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电结______;NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。
2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。
一种电路假设在正逻辑赋值时为与非门,则在负逻辑赋值时为________。
3. 四位二进制编码器有____个输入端;____个输出端。
4. 将十进制数287转换成二进制数是________;十六进制数是_______。
5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触发器、____触发器和____触发器。
6. 以下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。
1.A. B. C. 2. 在以下三个逻辑函数表达式中,____是最小项表达式。
A .B A B A )B ,A (Y += B.C B C B A BC A )C ,B ,A (Y ++= C.C AB ABC B C A C B A )D ,C ,B ,A (Y +++⋅⋅=3.用8421码表示的十进制数45,可以写成__________A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题5.*触发的特性表如下〔A 、B 为触发器的输入〕其输出信号的逻辑表达式为___A . Q n+1=A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+三、化简以下逻辑函数,写出最简与或表达式:〔共20分〕 1. Y 2=Σm 〔0,1,8,9,10,11〕 2. Y 3见如下卡诺图四、分析设计题 (共 30分)1.四选一数据选择器的功能见下表,要实现Y 〔A ,B ,C 〕=Σm 〔1,4,6,7〕功能,芯片应如何连接,画出电路连接图〔需写出必要的解题步骤〕〔20分〕1 2 发器的初始状态均为"0〞〔10分〕。
数字电路与逻辑设计试题及答案试卷A
数字集成电路基础试题 A考试时间:120分钟班级: 姓名: 学号: 成绩:一、填空题共20分1. 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示;2. 常用的BCD 码有 、 、 等,常用的可靠性代码有 、 等;3. 将十进制数45转换成8421码可得 ;4. 同步RS 触发器的特性方程为Q n+1=__________;约束方程为 ;5. 数字电路按照是否有记忆功能通常可分为两类: 、 ;6. 当数据选择器的数据输入端的个数为8时,则其地址码选择端应有 位; 7.能将模拟信号转换成数字信号的电路,称为 ;而将能把数字信号转换成模拟信号的电路称为 ;8.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路;9. 两片中规模集成电路10进制计数器串联后,最大计数容量为 位; 二、单项选择题共 20分1. 对于四位二进制译码器,其相应的输出端共有 ;A . 4个 B. 16个 C. 8个 D. 10个2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为 ;A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3. 图2.1所示是 触发器的状态图;A. SRB. DC. TD. T ˊ4.在下列逻辑电路中,不是组合逻辑电路的有 ; A.译码器 B.编码器 C.全加器 D.寄存器 5.欲使D 触发器按Q n+1=Q n 工作,应使输入D= ;A. 0B. 1C. QD. Q 6.多谐振荡器可产生 ;A.正弦波B.矩形脉冲C.三角波D.锯齿波 7. N 个触发器可以构成最大计数长度进制数为 的计数器; A.N B.2N C.N 2 D.2N 8.随机存取存储器具有 功能;A.读/写B.无读/写C.只读D.只写9.只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内容 ; A.全部改变 B.全部为0 C.不可预料 D.保持不变 10. 555定时器构成施密特触发器时,其回差电压为 ; A .VCC B. 1/2VCC C. 2/3VCC D. 1/3VCC 三、设计题 共20分图2.11、有一水箱由大、小两台水泵M L 和M S 供水,如图3.1所示,箱中设置了3个水位检测元件A 、B 、C;水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平;现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作;试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单;四、简答题共10分图3.1v v v I1OOv ,12658437Ov ,v I2v I1v v IC V CC v O555(b)D R555定时器的电气原理图如图4.1所示,当5脚悬空时,比较器C 1和C 2的比较电压分别为cc V 32和cc V 31;问:1当v I1>cc V 32,v I2>cc V 31时,比较器 C 1输出低电平,C 2输出高电平,基本RS 触发器 置0\置1\状态不变,放电三极管T 导通,输出端v O 为低电平;2当v I1<cc V 32,v I2<cc V 31时,比较器 C 1输出高电平,C 2输出低电平,基本RS 触发器 置0\置1\状态不变,放电三极管T 截止,输出端v O 为高电平;3当v I1<cc V 32,v I2>cc V 31时,比较器 C 1输出 ,C 2输出 ,即基本触发器 置0\置1\状态不变,电路亦保持原状态不变; 五、分析作图题共30分1、设主从JK 触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的下降沿,已知输入J 、K 的波形图如图5.1,1写出JK 触发器的特性方程式;2画出输出Q 的波形图;10%2、74161集成计数器功能真值表如表5.1所示,其惯用符号如图5.2所示,1利用反CP J KQ 123456图5.1馈复位法将其构成十进制计数器;2利用反馈预置法将其构成8进制计数器;20%表5.1图5.2数字集成电路基础试题A 评分标准一、填空题每空1分,共20分1、时间;数值;0;12、8421BCD ;5421BCD ;余3码;格雷码;奇偶校验码3、010001014、n Q R S +;0=•S R5、组合逻辑电路;时序逻辑电路6、3位7、A/D ;D/A 8、同步;异步 9、100二、单项选择题每题2分,共 20分三、设计题 共20分解:一、列出满足逻辑要求的真值表并化简化简方法可多种自选化简得 C B A M S += B M L =二、作出逻辑电路图1置0;2置1;3高电平;高电平;状态不变sL五、分析作图题共30分1、共10分1n n n Q K Q J Q +=+12CP J K Q1234562、共20分解:1错误!写出S 10的二进制代码为 S N =S 10=1010错误!写出反馈归零函数,由于74161的异步置0信号为低电平0,因此 B D r Q Q C •=2错误!N-1 S N =S 8-1=0111错误!写出反馈归零函数,方法一:从0开始计数 B C D D Q Q Q L ••=方法二:从1000开始计数,取状态S 15=1111时,Q C =1,经非门得0==C D Q L 错误!画连线图 方法一方法二:。
《数字电路与逻辑设计》综合练习题及解答
《数字电路与逻辑设计》综合练习题及解答第一部分习题一、填空1.将十进制数转换成等值的二进制数、十六进制数。
(51.62510 = ( 2= ( 162.(199710= ( 余3BCD = ( 8421BCD3.(BF.516= ( 24.一位二进制数只有2个数,四位二进制数有个数;为计64个数,需要位二进制数。
5.二进制数(1101.10112的等值八进制数是( 8。
6.二进制数(1101.1012的等值十进制数是( 10。
7.欲对100个对象进行二进制编码,则至少需要( 位二进制数。
8.二进制数为000000~111111能代表( 个十进制整数。
9.为将信息码10110010配成奇校验码,其配奇位的逻辑值为 ;为将信息码01101101配成偶校验码,其配偶位的逻辑值为。
10.格雷码的特点是。
11.n 变量函数的每一个最小项有个相领项。
12.当j i ≠时,同一逻辑函数的两个最小项j i m m ⋅=( 。
13.n 变量的逻辑函数,i m 为最小项,则有∑-=120n i i m =( 。
14.逻辑函数D C B A F ++=的反函数F = ( 。
15.逻辑函数(C B A F +=的对偶函数F '是 ( 。
16.多变量同或运算时, =0,则i x =0的个数必须为( 。
17.逻辑函数AB C B A F ⊕⊕=1,,(的最小项表达式为,,(C B A F =( 。
18. 逻辑函数14,12,0(10,8,4,3,2,1(,,,(∑∑Φ+=m D C B A F 的最简与或式为F =( 。
19.逻辑函数((,,(C B A C B A C B A F ++++=的最简与或式为( 。
20.巳知函数的对偶式BC D C B A D C B A F ++=',,,(,则它的原函数F =( 。
* * * * *21.正逻辑约定是( 、( 。
22.双极型三极管由截止状态过渡到饱和状态所需的过渡时间称为时间,它由时间和时间两部分组成,可用等式描述。
数字电路与逻辑设计习题及参考答案全套
数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。
A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。
A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。
数字电路复习指导(有答案)
第一章逻辑代数基础一、本章知识点1. 数制及不同数制间的转换熟练掌握各种不同数制之间的互相转换。
2. 码制定义、码的表示方法BCD码的定义,常用BCD码特点及表示十进制数的方法。
3. 原码、反码、补码的表示方法正数及负数的原码、反码、补码。
\4. 逻辑代数的基本公式和常用公式掌握逻辑代数的基本公式和常用公式。
5. 逻辑代数的三个基本定理定义,应用6•逻辑函数的表示方法及相互转换7•逻辑函数最小项之和的标准形式&逻辑函数的化简公式法化简逻辑函数卡诺图法化简逻辑函数的基本原理及化简方法二、例题数制转换1. 10= ( )2 =( )8=( )162. 16=( )2=( )103. 2=( )8=( )10写出下列数的八位二进制数的原码、反码、补码原码,就是用最高位表示数符(0表示正数、1表示负数)。
正数,原码=反码=补码;负数, 反码:除符号位以外,对原码逐位取反;补码:反码+11. (-35) 10=() 原码=()反码=()补码2. (+35)10 = (00100011 )原码=(00100011)反码=(00100011)补码3. (-110101)2 =()原码=()反码=()补码4. (+110101)2 = (00110101 )原码=(00110101)反码=(00110101)补码5. (-17)8=() 原码=()反码=()补码.将下列三位BCD码转换为十进制数根据BCD码的编码规则,四位一组展成对应的十进制数。
1. ()余3 码=(263) 102. ()8421 码= (596) 10分别求下列函数的对偶式Y ‘和反函数Y1. Y (A B)C DY' (A B) C DY (A B) C D2. Y AB C ADY' (A B C) (A D)Y (A B) C D求下列函数的与非-与非式。
1. Y AB AB\ Y AB AB将下列函数展成最小项之和的标准形式1. Y= A B B CY A B (C C) B C (A A) ABC ABC ABC ABC ABC A B;C ABC2. Y S RQY S RQ S(R R)(Q Q) RQ(S S)SRQ SRQ SRQ SRQ SRQ用公式法化简下列函数1. Y(A, B,C) AC ABC BC ABCY(A,B,C) AC ABC BC ABCC ABC C2. Y AB AC BC CD DY AB AC BC (CD D) AB (AC BC C)(AB A B) C D 1 C D 1用卡诺图化简下列逻辑函数Y BC AC CD2. Y(A,B,C,D) m(2,4,6,7,12,15)d(0,1,3,8,9,11)\uu£XPl 10111 jj11110X |xl|•iCD CD ACY CD CD AC1. 丫(A,B,C,D)m(2,4,5,6,10,11,12,13,14,15)卩 11JJ■r 1rJ/J00011110BC AC CDC(A AB B) ABC百度文库-让每个人平等地提升自我3.Y(A,B,C,D)吨1,2,5,7,8,9)约束条件:AB AC 0第三章组合逻辑电路一、本章知识点(一)概念1•组合电路:电路在任一时刻输出仅取决于该时刻的输入,而与电路原来的状态无关。
数字电路与逻辑设计复习资料(含规范标准答案)
数字电路与逻辑设计复习资料一、单项选择题1. 十进制数53转换成八进制数应为( B )。
A. 64 B.65 C. 66 D. 1101012.将十进制数(18)10 转换成八进制数是(B )。
A. 20 B.22 C. 21 D. 233. 十进制数53转换成八进制数应为( D )。
A. 62 B.63 C. 64 D. 654. 当逻辑函数有n 个变量时,共有( D )种取值组合。
A. n B. 2n C. 2n D. 2n5. 为了避免干扰,MOS 与门的多余输入端不能( A )处理。
A. 悬空 B. 接低电平 C. 与有用输入端并接 D. 以上都不正确6. 以下电路中可以实现“线与”功能的有( C )。
A. TTL 与非门B. TTL 或非门C. OC 门D. TTL 异或门 7. 用6264型RAM 构成一个328K ⨯位的存储器,需要( D )根地址线。
A. 12 B. 13 C. 14 D. 158. 同步时序电路和异步时序电路比较,其差异在于后者( B )。
A. 没有触发器 B. 没有统一的时钟脉冲控制 C. 没有稳定状态 D. 输出只与内部状态有关9. 用6264型RAM 构成3232K ⨯位的存储器,需要( D )片进行扩展。
A. 4 B.8 C. 14 D.16 10. 逻辑函数()F A A B =⊕⊕ =( D )。
A. A B eB. AC. A B ⊕D. B 11. 函数F ABC ABCD =+的反函数为( C )。
A. ()()F A B C A B C D =+++++ B. ()()F ABC ABCD =C. ()()F A B C A B C D =+++++D. F A B C A B C D =++++++ 12.在图1所示的T T L 电路中,输出应为( B )。
A . F =0 B. F =1 C. F =A D. F =A图113. 将F ABC A CD CD =++展开成最小项表达式应为( A )。
数字电路与逻辑设计_华中科技大学中国大学mooc课后章节答案期末考试题库2023年
数字电路与逻辑设计_华中科技大学中国大学mooc课后章节答案期末考试题库2023年1.二进制并行加法器使用先行进位的主要目的是( )参考答案:提高运算速度2.关于四位二进制并行加法器74283,下面说法正确的是()参考答案:它可以实现加法运算_它可以实现减法运算_它有9个输入端,5个输出端_它可以实现代码转换3.关于计数器74290,下面说法正确的是参考答案:其内部包含四个触发器_它可以实现模小于10的任意计数器_它可以实现8421码模10计数器4.将十进制数75.25转换成十六进制数为()参考答案:4B.45.余3码10010101.10101000对应的二进制数为 ( )参考答案:111110.116.同步时序电路设计中,状态编码采用相邻编码法的目的是( )。
参考答案:减少电路中的逻辑门7.在正常工作时,3-8线译码器74138的使能端【图片】【图片】【图片】的值为( )参考答案:1008.相同功能的Moore型时序电路比Mealy型时序电路多一个状态,因此Moore型比Mealy型的时序电路多一个触发器。
参考答案:错误9.在设计同步时序逻辑电路时,实现相同功能,使用D触发器的电路一定比使用JK触发器的电路简单。
参考答案:错误10.组合逻辑电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关。
参考答案:正确11.为了实现计数功能,集成寄存器74194的控制端S0S1可以是()。
参考答案:01_1012.用逻辑代数公理、定理和规则可以证明【图片】。
参考答案:正确13.使用8路选择器实现4变量逻辑函数F(A,B,C,D),使用ABC作为控制变量,数据输入端D0-D7可能的值有( )。
参考答案:1_D14.带符号二进制数–00101的补码为()参考答案:11101115.根据反演规则和对偶规则可写出逻辑函数【图片】的反函数【图片】=(),对偶函数【图片】=()。
参考答案:;16.用卡诺图化简法求逻辑函数【图片】的最简与或表达式和最简或与表达式分别为()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路与逻辑设计复习资料一、单项选择题1. 十进制数53转换成八进制数应为( B )。
A. 64 B.65 C. 66 D. 1101012.将十进制数(18)10 转换成八进制数是(B )。
A. 20 B.22 C. 21 D. 233. 十进制数53转换成八进制数应为( D )。
A. 62 B.63 C. 64 D. 654. 当逻辑函数有n 个变量时,共有( D )种取值组合。
A. n B. 2n C. 2n D. 2n5. 为了避免干扰,MOS 与门的多余输入端不能( A )处理。
A. 悬空 B. 接低电平 C. 与有用输入端并接 D. 以上都不正确6. 以下电路中可以实现“线与”功能的有( C )。
A. TTL 与非门B. TTL 或非门C. OC 门D. TTL 异或门 7. 用6264型RAM 构成一个328K ⨯位的存储器,需要( D )根地址线。
A. 12 B. 13 C. 14 D. 158. 同步时序电路和异步时序电路比较,其差异在于后者( B )。
A. 没有触发器 B. 没有统一的时钟脉冲控制 C. 没有稳定状态 D. 输出只与内部状态有关9. 用6264型RAM 构成3232K ⨯位的存储器,需要( D )片进行扩展。
A. 4 B.8 C. 14 D.16 10. 逻辑函数()F A A B =⊕⊕ =( D )。
A. A B eB. AC. A B ⊕D. B 11. 函数F ABC ABCD =+的反函数为( C )。
A. ()()F A B C A B C D =+++++ B. ()()F ABC ABCD =C. ()()F A B C A B C D =+++++D. F A B C A B C D =++++++ 12.在图1所示的T T L 电路中,输出应为( B )。
A . F =0 B. F =1 C. F =A D. F =A图113. 将F ABC A CD CD =++展开成最小项表达式应为( A )。
A. (0,3,4,7,8,12,14,15)m ∑B. (0,3,4,7,8,12,13,15)m ∑C. (0,2,4,7,8,12,14,15)m ∑D. (0,3,4,7,8,11,14,15)m ∑ 14. 用异或门实现反相功能,多余输入端应接( B )。
A. 地B. 高电平C. 低电平D. 以上都不正确 15. 同C B A +相等的逻辑函数表达式是( D )。
A. ()A B C +B. ))((C A B A ++C. )(C B A +D. ))((C A B A ++ 16. 图2是CMOS 电路,则输出( C )。
A. Y A B C D E F =+++++B. Y ABC DEF =gC. Y A B C D E F =++++gD. ()()Y A B C D E F =++++g图217.下面可以实现线与的是( B )。
A. T TL 门B.OC 门C.三态门D.以上都不可以18. 用6264型RAM 构成一个168K ⨯位的存储器,需要( A )根地址线。
A. 14 B. 13 C. 12 D. 1119、三变量函数F(A,B,C)=A+BC 的最小项表示中不含下列哪项(A )。
A. m2 B.m5 C. m3 D. m720、一片64k ×8存储容量的只读存储器(ROM ),有(C )。
A. 64条地址线和8条数据线 B.64条地址线和16条数据线 C. 16条地址线和8条数据线 D.16条地址线和16条数据线21、16个触发器构成计数器,该计数器可能的最大计数模值是 (D )。
A. 16 B.32 C. 162 D. 21622、一个64选1的数据选择器有( A )个选择控制信号输入端。
A. 6 B. 16 C. 32 D. 64 23、函数()F A A B =⊕的结果是( C )。
A. AB B. AB C. AB D. AB 24、芯片74LS04中,LS 表示:(B )。
A. 高速COMSB. 低功耗肖特基C. 低速肖特基D. 低密度高速 25、下列等式不正确的是( C )。
A. ABC A B C =++;B. (A+B)(A+C)=A+BCC. ()A A B A B +=+;D. AB AC BC AB AC ++=+26.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是( A )。
A 、00→11 B 、01→10 C 、11→00 D 、10→01 27. 对n 个变量,最小项的个数为( C )。
A. nB. 21n -C. 2nD. 21n+28. 使用TTL 集成门电路时,为实现总线系统应该选用( B )门电路。
A. 集电极开路TTL 与非门 B. 三态输出门 C. TTL 或非门 D. OD 门 29. 芯片74LS00中,LS 表示 ( B )A.高速COMSB.低功耗肖特基C.低速肖特基D.低密度高速30. 将一个JK 触发器转变成T 触发器,JK 触发器的输入应该采取的连接方式:( C )A. J T K T =⎧⎪⎨=⎪⎩B. 11J K =⎧⎨=⎩C. J TK T =⎧⎨=⎩ D. J T K T ⎧=⎪⎨=⎪⎩ 31. 对于含有约束项的逻辑函数,用卡诺图化简时,任意项( C )处理。
A. 必须当作0 B. 必须当作1 C. 方便化简时当作1,不方便化简时当作0 D. 以上都不正确32.用全加器将8421BCD 码转换成余3BCD 码时,其中固定的一个输入端应接( A )。
A. 0011 B.1100 C. 1101 D.1000二、填空题1. (0111)8421 BCD = ( 7 )10 。
2. 已知()F A B CD =+g,则其对偶函数为 *()()F AB C D =++ 。
3. 当逻辑函数有n 个变量时,共有 2n ; 种取值组合。
4. 为了避免干扰,MOS 门的多余输入端不能 悬空 处理。
5. 在单稳态触发器、多谐振荡器、施密特触发器中具有两个稳态的电路是施密特触发器 。
6. 已知一个四变量的逻辑函数的标准最小项表示为F(a ,b ,c ,d)=(0,2,3,4,6,8,9,11,13)m ∑,那么用最小项标准表示*F= (2,4,6,7,9,11,12,13,15)m ∑ ,以及F = (1,5,7,10,12,14,15)m ∑ 。
7. 如果用J-K 触发器来实现T 触发器功能,则T,J,K 三者关系为 T=J=K ;如果要用J-K 触发器来实现D 触发器功能,则D,J,K 三者关系为 D=J=K 。
8. 要构成17进制计数器最少需要 5 个触发器。
9. TTL 与门多余输入端应该接 高电平(1) ,TTL 或门多余输入端应该接 低电平(0) 。
10. 逻辑函数= B 。
11. 数字电路按照功能可以分为组合逻辑电路和 时序 逻辑电路。
12.时钟触发器根据时钟控制信号有效时机的不同,可以把触发控制的方式分为两大类,即 电平 触发控制方式和 边沿 触发控制方式。
13.直接写出下列函数的反演式和对偶式:AB C A F +=;F *= A C A B (+)(+) ; F = A B A C (+)(+) 。
14. 在单稳态触发器、多谐振荡器、施密特触发器中具有两个稳态的电路是施密特触发器 ,具有两个暂态的电路是 多谐振荡器 。
三、分析题1. 分析图3所示电路的逻辑功能,其中,电路有3个输入变量A ,B ,C 和1个控制变量M 。
图3解:01234567,0,0,,0,,,1D M D D D M D D M D M D ======== 由此列出真值表M=0 M=1当M =0时实现“意见一致”功能,即A ,B ,C 状态一致时输出为1;当M =1时实现“多数表决”功能,即输出与A ,B ,C 中多数的状态一致。
2. 分析图4所示电路的逻辑功能,写出3210Q Q Q Q 的状态转移表(设初始置入的数据为0010)。
图4解:置入的数据322310,,1,0D Q D Q D D ====,1LD Q =。
由此列出状态转移表。
电路实现模9的计数分频。
3. 分析图5所示电路的逻辑功能,其中,74LS283是四位二进制加法器,k 为控制变量。
图5解:(1)当0k =时,0(03)i i i B k B B i ⊕=⊕==:,0i C =一组数是3210A A A A ,另一组数是3210B B B B ,电路实现两组数的加法功能。
(2)当1k =时,1(03)i i i B k B B i ⊕=⊕==: ,1i C =一组数是3210A A A A ,另一组数是3210B B B B 取反加1,电路实现两组数的减法功能。
4. 写出图6所示电路的驱动方程、状态转移方程、输出方程和状态转移表,并分析其逻辑功能 (设初始状态为000)。
图64.解:驱动方程132********,1,1,1n nn n nJ Q Q K J Q K Q Q J K ======状态转移方程和输出方程11321[]n n n n Q Q Q Q CP +=⋅↓1212312[]n n n n n nQ Q Q Q Q Q CP +=+⋅↓1332[]n n Q Q Q +=⋅↓23n nZ Q Q =状态转移表电路为模7异步计数器,具有自启动功能。
5. 写出图7(a )所示电路的状态转移方程,并在图3(b )中画出Q 的波形(设初始状态0n Q =)。
(a )(b ) 图7解:1[]n n Q A Q CP +=⊕⋅↑DQ QA CP= 16.分析如图8由3线-8线译码器74LS138构成的电路,写出输出Si 和Ci的逻辑函数表达式,说明其逻辑功能。
(本小题12分)图8解:7.如图9所示由两片CT74161构成的计数器,试分析输出端Y的脉冲频率与CP脉冲频率的比值是多少?(本小题10分)12图 9解:8. 写出图10所示电路的驱动方程、状态转移方程和状态转移表,并分析其逻辑功能。
图1011解:驱动方程132********,1,1,1nnn n nJ Q Q K J Q K Q Q J K ======状态转移方程11321[]n n n n Q Q Q Q CP +=⋅↑1212312[]n n n n n n Q Q Q Q Q Q CP +=+⋅↑1332[]n n Q Q Q +=⋅↓ 状态转移表电路为模7异步计数器,具有自启动功能。
9.分析图11所示电路的逻辑功能,写出3210Q Q Q Q 的状态转移图。
图11解:功能:模为7的计数器。
四、设计题1. 用中规模集成同步计数器CT74160和必要的门电路设计模8计数器。