数字电路与逻辑设计复习题讲解

合集下载

数字电路和逻辑设计基础(含答案)

数字电路和逻辑设计基础(含答案)

数字逻辑习题1.仅用NOR门来构造下面函数的逻辑网络:H=(XY)’Z’
2.仅用NAND门来构造下面的函数的逻辑网络:D=(A+B)B’
3.求出由下面逻辑网络产生的函数G的最简单形式
4.卡诺图化简:G(A,B,C,D)=Σm(2,3,4,7,8,14,15)
5. 卡诺图化简:G(A,B,C,D)=Σm(0,1,3,4,6,7,12,13,14)
6.卡诺图化简:G(A,B,C,D)=Σm(0,4,5,6,7,8,13,14,15)
7.卡诺图化简:G(A,B,C,D)=Σm(1,2,3,4,6,7,9,12,13)
8.采用一个组合电路来控制一个十进制的七段显示,此电路有4个输入,并提供用压缩十进制数表示的4位代码(0(d)=0000,……8(d)=1000,9(d)=1001)。

7个输出用来定义哪段激活,以显示给定的十进制数
(1)写出这个电路的真值表
(2)用sop形式表示真值表
(3)用pos形式表示真值表
(4)写出各段化简的表达式
7.时序电路分析
补充:。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A BCD +A+B+C+ __________ 。

6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。

7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。

8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。

1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。

11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。

1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

、选择题1 一位十六进制数可以用 C 位一进制数来表示。

A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。

A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。

数字逻辑电路复习题与答案

数字逻辑电路复习题与答案

_、单选题1、十进制整数转换为二进制数一般采用()。

A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。

A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。

A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。

A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。

A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。

A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。

A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。

A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。

A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。

A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。

B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。

A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。

数字逻辑及电路复习题及答案

数字逻辑及电路复习题及答案

"数字逻辑与电路"复习题第一章数字逻辑根底〔数制与编码〕一、选择题1.以下代码中为无权码的为 CD。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为 AB 。

A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用 C 位二进制数来表示。

A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为 B 。

A. 10 101B. 0010 0101C. 100101D. 101015.在一个8位的存储单元中,能够存储的最大无符号整数是 CD 。

A.〔256〕10B.〔127〕10C.〔FF〕16D.〔255〕10 6.与十进制数〔53.5〕10等值的数或代码为 ABCD 。

A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与八进制数(47.3)8等值的数为:A B 。

A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常用的BC D码有C D 。

A.奇偶校验码B.格雷码C.8421码D.余三码二、判断题〔正确打√,错误的打×〕1. 方波的占空比为0.5。

〔√〕2. 8421码1001比0001大。

〔×〕3. 数字电路中用"1〞和"0〞分别表示两种状态,二者无大小之分。

〔√〕4.格雷码具有任何相邻码只有一位码元不同的特性。

〔√〕5.八进制数〔17〕8比十进制数〔17〕10小。

〔√〕6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

〔√〕7.十进制数〔9〕10比十六进制数〔9〕16小。

〔×〕8.当8421奇校验码在传送十进制数〔8〕10时,在校验位上出现了1时,说明在传送过程中出现了错误。

〔√〕三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1和 0来表示。

数字电路与逻辑设计复习题

数字电路与逻辑设计复习题

22. (8A)H=(
)10
23. 数制转换及表示:(BCD 码为 8421BCD 码)
(1) (1110001)2=( (2) (35.125)10=(
)10=(
)16
)2=(
)BCD
24. 用代数法可把逻辑函数 Z = AB + ABD + AC + BCD 化简为
_________________________。
A B 悬空
&
F = AB
A B
(A)
& F = AB
Aபைடு நூலகம்B
悬空
(B)
≥1 F = A+B
(C)
A B
≥1 F = A+B
A B
≥1 F = A+B
100Ω
5.1KΩ
(D)
(E)
数字电路与逻辑设计
第 2 页 共 15 页
数字电路与逻辑设计复习题
19. 已知某组合电路的卡诺图如图所示,则此组合电路为_____。
25. 要把逻辑函数 Z = A BC DE 用与或非门来实现,应写成__________________。
26. 由n个D触发器构成的环形计数器,其有效计数状态共有_____个。 三、作图题 (注:请按题目要求绘出波形图或电路图等)
1. 如图(a)所示,电路是由 T’触发器构成的计数电路,试画出与图(b)时钟脉冲
输出
P1
P2
10
11
00
00
输入 ABC 100 101 110 111
输出 P1 P2 11 01 00 01
3. 已知A、B、C、D的波形,如图所示。请画出逻辑函数F的波形。已知:

《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题院校_ _ 年级_____ _____ 专业 层次 专升本 姓名______________ 分数______________一. 填空题(每小题2分,共10分)1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式 唯一的。

2.任意两个最小项之积为 ,任意两个最大项之和为 。

3.对于逻辑函数BC C A AB F ++=,为了化简,利用逻辑代数的基本定理,可表示为C A AB F +=,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。

4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 。

5.在3.3V 供电的数字系统里,所谓的高电平并不是一定是3.3V ,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 容限。

二. 选择题(每小题2分,共10分)1.在下列程序存储器的种类中,可在线改写的有 。

a. PROM ;b. E 2PROM ; c. EPROM ; d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。

a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。

下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。

a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器4. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。

数字电路与逻辑设计复习

数字电路与逻辑设计复习
(4)给定F的或与表达式求F的标准与非-与非表达式: 由F的或与表达式→卡诺图→得到F的与或表达式→两次求反→ F的标准或非-或非表达式
第二章 逻辑函数及其简化 公式法化简
① F=(A⊕B)(B⊕C) ●A+B+A+C
解: F=[(A⊕B)(B⊕C) +A+B] ●(A+C) =[(AB+AB)(BC+BC)+A+B) ●(A+C)
第二章 逻辑函数及其简化 1 若A、B、C、D、E为某逻辑函数输入变量,函数的最大项表达式 所包含的最大项的个数不可能是: A 32 B 15 C 31 D 632 2 以下表达式中符合逻辑运算规则的是: A. C●C=C2 B. 1+1=10 C. 0﹤1 D. A+1=1 3 符合逻辑运算规则的是: A. 1×1=1 B. 1+1=10 C. 1+1=1 D. 1+1=2 4 逻辑函数F=AB+CD+BC的反函数F是:_____;对偶函数F﹡是:____; 5 逻辑代数的三个重要规则是:_________,__________,_________ 当逻辑函数有n个变量时,共有____种变量取值组合。 6 异或与同或在逻辑上正好相反,互为反函数,对吗? 7 逻辑变量的取值,1比0大,对吗? 8 F=A⊕B⊕C=A⊙B⊙C,对吗? 答案:1. D 2. D 3. C 4. ___ 5. ____ ____ 6. √ 7. × 8. √
第一章 绪论 1.数制的转换 (1)任意进制→十进制(按位权展开相加) (2)十进制→任意进制(除R取余,乘R取整) (3) 二进制--八进制--十六进制(中介法) (4)精度要求(1/Ri<精度要求值) 2.常用的BCD码 有权码(8421码、2421码、5121码、631-1码) 无权码(余3码,移存码、余3循环码)。

数字电路与逻辑设计试题与答案(K12教育文档)

数字电路与逻辑设计试题与答案(K12教育文档)

数字电路与逻辑设计试题与答案(word版可编辑修改)编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(数字电路与逻辑设计试题与答案(word版可编辑修改))的内容能够给您的工作和学习带来便利。

同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。

本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为数字电路与逻辑设计试题与答案(word版可编辑修改)的全部内容。

数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数.A .6B .7C .8D .92.余3码10001000对应的2421码为( )。

A .01010101 B.10000101 C 。

10111011 D.11101011 3.补码1.1000的真值是( )。

A . +1.0111B 。

-1。

0111 C. —0.1001 D. -0. 1000 4.标准或—与式是由( )构成的逻辑表达式。

A .与项相或 B. 最小项相或 C 。

最大项相与 D 。

或项相与 5。

根据反演规则,()()E DE C C A F ++⋅+=的反函数为( ).A. E )]E D (C C [A F ⋅++=B. E )E D (C C A F ⋅++= C 。

E )E D C C A (F ⋅++= D. E )(D A F ⋅++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。

A 。

与门 B. 或门 C. 非门 D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。

图1A 。

或非门B 。

与非门 C. 异或门 D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数.A . 8 B. 9 C. 10 D 。

数字电路复习例题

数字电路复习例题

数电例题:一、公式化简法1、化简函数L=EAB++ABD解:先用摩根定理展开:AB=BA+再用吸收法L=D++=E++BA+ABD=)++((D+)=)A++D+A1()1(EBB=BA+2、化简函数L=ABCA++B+BBAEA解:L=ABCA+++BBEABA=)B+E++(ABC()=)A+B+E+BA)((BCB=)BCBA+B++++))(A)((BBB(C=)BA+++CBA)(C(=AC+B++=CA+B+BA3、化简函数L=B A++A+BBCBC解:L=BBA+++CACBB=)+A++BB⋅⋅+C+C(C)(BAABCA=CA+CB+++⋅+⋅BABCBACABBCA=)++⋅⋅A+++)(()(BCBBA=)()1()1(B B C A A C B C B A +++++⋅ =C A C B B A ++⋅4、将下列函数化简成最简的与-或表达式 1)L=A D DCE BD B A +++ 2) L=AC C B B A ++ 3) L=ABCD B AB +++ 解:1)L=A D DCE BD B A +++ =DCE A B D B A +++)( =DCE A B D B A ++ =DCE B A D B A ++ =DCE D +++))(( =DCE D B A ++ =D B A + 2) L=AC C B B A ++ =AC C B C C B A +++)( =AC A A +++ =)1()1(A C B B AC +++ =C B AC +3) L=ABCD C B C A AB +++=ABCD A A C B C A AB ++++)( =ABCD AB ++++ =)()(ABCD AB ++++=)+++AB+1()1(BCD=CAB+A二、逻辑函数的化简—卡诺图化简法:卡诺图是由真值表转换而来的,在变量卡诺图中,变量的取值顺序是按循环码进行排列的,在与—或表达式的基础上,画卡诺图的步骤是:1.画出给定逻辑函数的卡诺图,若给定函数有n个变量,表示卡诺图矩形小方块有n2个。

南邮数字电路与逻辑设计总复习题ppt课件

南邮数字电路与逻辑设计总复习题ppt课件

F = (A + B) ·C + A + B +C
三、(1)若F(ABC)=Σm(0,1,3,6)则其对偶式F’= Σm ( 0, 2, 3, 5
解:
F(ABC)=Σm(0,1,3,6)
F(ABC)=Σm(2,4,5,7) F’(ABC)=Σm(5,3,2,0)
;.
)。
7
四. 填空 (1)F(A,B,C)=AB+BC=∑m(?) 解: F(A,B,C)=AB+BC = AB( C+ C ) + ( A+ A )BC = ABC + ABC +ABC = m7 + m6 +m3 =∑(7,6,3)
即:10000 – 0101 = 1011。
;.
39
9、试用一个四位数值比较器7485和一个四位全加器74283(不允许附加任何 器件)将四位二进制数B3B2B1B0转换成8421BCD码000D10D8D4D2D1(其中 000D10D8D4D2D1 分别表示十进制数的十位、个位数的8421BCD码)。
=AB AC
;.
17
(2)F=(ACD+ABC+ABC+ACD)ABC+ACD+ABC+ACD 求最简“与-或”式。
解:
F=BD
;.
18
(3)、已知
F1(A B C D)=Σm(0,3,4,5,7,9,10,13,14,15) F2(A B C D)=Σm(2,3,5,6,7,9,12,13,15) 试用卡诺图运算的方法求 F3(A B C D)= F1(A B C D)⊙ F2(A B C D)的最简与或表达析这个电路完成什么功能?

数字电路逻辑设计复习题精选全文

数字电路逻辑设计复习题精选全文

可编辑修改精选全文完整版数字电路逻辑设计A复习题一、单选题(每小题2分,共计20分。

)1.一个比特时间是1ms,串行传输8个比特所需要的时间是()。

A.1msB.16msC.8ms答案:C知识点:第一章难度:1解析:串行传输比特只能一个比特一个比特的传输,传输8个比特则需要8倍的比特时间,即8ms2.写出下图的比特序列是()。

CLKAA.010*********B.001100110011C.000011110000答案:B知识点:第一章难度:2解析:一个比特持续一个时钟周期,因此波形A的每一个高低电平均持续了两个时钟周期,比特序列即为:001100113.当与门的输入是什么状态时与门的输出是高电平()。

A.任意一个输入是高电平B.全部输入都是高电平C.没有输入是高电平答案:B知识点:第二章难度:2解析:与门的逻辑功能:输入全部是高电平时输出才是高电平。

4.由5级触发器构成的二进制计数器,能计数的最大模是()。

A.16B.32C.10答案:B知识点:第六章难度:3解析:若有n级触发器,则可计数的最大模是2n,当n=5时,则可计数的最大模是25=32。

5.JK触发器状态置1时J、K输入端状态是()。

A.J=1,K=1B.J=0,K=1C.J=1,K=0答案:C知识点:第五章难度:1解析:JK触发器的动作特点:当J=1,K=0时,JK触发器置1。

二、填空题(每空2分,共计20分。

)1.数制转换(1100111)2=( )10=( )8答案:(1100111)2=( 103 )10=( 147 )8知识点:第一章难度:2解析:二进制数转换成十进制数:把非零位的权相加,本题中1100111=1+2+4+32+64=103。

2.数字电路可分为两大类:组合逻辑电路和()。

答案:时序逻辑电路知识点:第四章难度:1解析:逻辑电路的分类:当前输出只和当前输入有关的组合逻辑电路,当前输出不仅和当前输入有关,还和前一时刻的输出有关的时序逻辑电路。

数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx

数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx

试题一一、填空题。

(每空1分,共30分)。

1、(11001.01)2 =( )8=( )|6=( )102、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二进制时采用 _______ 法。

3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。

6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________________ 等四种类型。

7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。

8、J K触发器特征方程为____________ o9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。

10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。

11、_____________________________ D/A转换器的主要参数有、和o12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗干扰能力强, _______ 的转换速度快。

二、选择题。

(每题1分,共15分)1、以下说法正确的是():(A)数字信号在大小上不连续,时间上连续,模拟信号则反之;(B)数字信号在大小上连续,时间上不连续,模拟信号则反之;(C)数字信号在大小和时间上均连续,模拟信号则反之;(D)数字信号在大小和吋间上均不连续,模拟信号则反之;2、A+BC=()。

(A)A+B (B) A+C (C) (A+B) (A+C) (D) B+C3、具有“有1出0、全0出1”功能的逻辑门是()。

数字电路与数字逻辑3组合逻辑电路习题解答

数字电路与数字逻辑3组合逻辑电路习题解答

3 33习 题1.解: CO =AB +BC +ACAC BC AB C B A ABC CO C B A ABC S +++++=+++=)()(AC BC AB C B A ABC )(+++=AC BC AB C AC BC AB B AC BC AB A ABC +++= A B AB C AC C A B C BC B A ABC +++= C B A C B A C B A ABC +++=真值表A B C S CO A B C S CO 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 1 0 0 1 011111111电路功能:一位全加器,A 、B 为两个加数,C 为来自低位的进位,S 是相加的和,CO 是进位。

2.解:处于工作状态的译码器C 、D 应输入的状态C D ① 0 0 ② 0 1 ③ 1 0 ④11逻辑功能:由74LS139构成的4线—16线译码器3.解:由图可见,74HC138的功能扩展输入端必须满足E 1=1、032==E E 才能正常译码,因此E 1=A 3=1;542A A E =,即A 4=1,A 5=1; 0763=+=A A E ,即A 6=0,A 7=0。

所以,该地址译码器的译码地址范围为A 7A 6A 5A 4A 3A 2A 1A 0=00111A 2A 1A 0=00111000~3 3400111111,用十六进制表示即为38H ~3FH 。

输入、输出真值表如表P3.3-1所示。

表3.3-1 地址译码器的真值表4.解:由图写出逻辑函数并化简,得02460246L Y Y Y Y Y Y Y Y A BC ABC ABC ABC C ==+++=+++=5. 解:F AB B C A B C AB C ABC ABC =+=+++3 359.解:4选1数据选择器的逻辑表达式为: 301201101001D A A D A A D A A D A A Y +++=将A 1=A ,A 0=B ,D 0=1,D 1=C ,C D =2,D 3=C 代入得 ABC C B A BC A C B A C B A ABC C B A BC A B A Y ++++=+++=根据表达式可画出波形图:C ABL10.解:(1)写出逻辑函数表达式: C AB C B A BC A C B A C B A L ++++=(2)用卡诺图化简3 3611.解:567m m m ABC C B A ABC C AB AC AB L ++=+++=+=13. 解:D C B D C D D C A D C B D C C A F +++=++=)(0⋅+++=+++=CD D C D C A D C AB D C B D C D C A D C A令A 1=C ,A 0=D ,AB D =0,A D =1,D 2=1,D 3=0 连线图:14. 解:3 371。

《数字电路与逻辑设计》课程总复习重点

《数字电路与逻辑设计》课程总复习重点

《数字电路与逻辑设计》课程总复习重点《数字电路与逻辑设计》课程总复习重点一、课程的主要内容、复习要点和重点习题第二章逻辑代数基础(8学时)4次10分1、逻辑代数2、逻辑函数及其表示法★3、逻辑代数的公式、逻辑函数的公式法化简★4、逻辑函数的卡诺图化简法★5、带无关项的卡诺图化简★重点习题:2.15(公式法化简),2.18(卡诺图化简),2.22、2.23(带无关项的卡诺图化简);第三章门电路(6学时)3次10分1、逻辑门电路的两种开关模型★2、TTL门电路★TTL门电路的工作原理及理解输入端、输出端的等效电路(P118-120)TTL门电路的输入负载特性(P121-122)TTL门电路的扇出系数的计算(P120-121之例题3.5.2)“线与”的概念(P94-95)R的计算(P133之例题3.5.5)“线与”连接的OC门电路的上拉电阻L三态门的概念、工作原理及符号(P134)3、CMOS门电路★V极性及MOS管的开关等效电路(P75-79)MOS管开关时的GS结合互补开关模型理解CMOS门电路的工作原理(P80)CMOS门电路写逻辑表达式CMOS门电路的输入负载特性(即:输入电流恒为零)OD门“线与”的概念(P94-95)“线与”连接的OD门的上拉电阻R的计算(P96之例题3.3.2)L重点习题:3.7(CMOS门电路写逻辑表达式);3.8(a、线与,b、三态门);R的计算);3.9(“线与”连接的OD门驱动或非门时的上拉电阻LR的计算);3.10(“线与”连接的OD门驱动与非门时的上拉电阻L3.14(TTL门电路的输入负载特性);3.15(CMOS门电路的输入负载特性);3.16(TTL门电路的扇出系数的计算);R的计算);3.23(“线与”连接的OC门电路的上拉电阻L第四章组合逻辑电路(10学时)5次15分1、组合逻辑电路的分析★2、组合逻辑电路的设计★表决器、整除判别器的真值表3、采用译码器设计组合逻辑电路★(P186-187)4、采用数据选择器设计组合逻辑电路★(P189-191)5、常用组合逻辑电路(1)编码器(2)译码器★(P174-178)(3)数据选择器★(P188-189)(4)半加器、全加器、全减器的真值表★(P192-193)(5)数值比较器6、竞争-冒险现象判断及消除(P205)重点习题:4.1、4.2(组合逻辑电路的分析);4.5(组合逻辑电路的设计);4.12(采用译码器设计组合逻辑电路);4.18、4.19(采用数据选择器设计组合逻辑电路);4.32(竞争-冒险现象判断及消除)第五章触发器(6学时)3次10分1、触发器的电路结构与动作特点(1)基本RS触发器★(2)同步RS触发器★(3)主从触发器(4)边沿触发器的动作特点及电路符号★(上跳沿触发的维阻D边沿触发器、下跳沿触发的边沿触发器)2、触发器逻辑功能及其描述方法RS触发器、D触发器、JK触发器的工作真值表★RS触发器、D触发器、JK触发器的特性方程★各种类型的触发器的电路符号区分★(P254之图5.18)3、触发器的动态特性重点习题:5.1、5.2(基本RS触发器);5.14(上跳沿触发的维阻D边沿触发器);5.15(上跳沿触发的边沿JK触发器);5.22、5.23(边沿触发器和附加门电路构成的异步时序电路画时序波形)第六章时序逻辑电路(14学时)7次30分1、时序逻辑电路的分析方法★(1)同步时序逻辑电路的结构★(P260)(2)时序逻辑电路的状态转换表、状态转换图和时序图★(3)时序逻辑电路的分析★(P262-266)(4)异步时序逻辑电路的分析2、常用的时序逻辑电路(1)寄存器和移位寄存器(2)移位寄存器构成的环形和扭环形计数器(3)采用LS160、LS161设计计数器★异步清零法和同步置数法的区分★M>的计数器的设计★NM<和N(4)顺序脉冲发生器的设计★(5)序列信号发生器的设计★3、时序逻辑电路的设计方法(1)同步时序逻辑电路的一般设计思路★(P314-322)(2)时序逻辑电路的自启动验证与自启动问题的修改★(P326-331)(3)异步时序逻辑电路的设计重点习题:6.2、6.3 (时序逻辑电路的分析);6.11、6.12(采用LS160、LS161设计计数器)6.18、6.19(采用串行进位和并行进位方式设计NM>的计数器)6.21(采用整体清零法和整体置数法设计NM>的计数器)6.29(序列信号发生器的设计)6.31、6.33(采用分立触发器设计同步时序逻辑电路)第十章脉冲波形的产生和整形(4学时)2次10分1、施密特触发器(1)用门电路组成施密特触发器(2)集成施密特触发器★(3)施密特触发器的应用★2、单稳态触发器(1)用门电路组成的微分型单稳态触发器(2)用门电路组成的积分型单稳态触发器(3)集成单稳态触发器★3、多谐振荡器(1)对称式多谐振荡器(2)非对称式多谐振荡器(3)环形振荡器(4)用施密特触发器构成的多谐振荡器★(5)石英晶体多谐振荡器4、555定时器★(1)555定时器的电路结构与功能★(2)用555定时器接成的施密特触发器★(3)用555定时器接成的单稳态触发器★(4)用555定时器接成的多谐振荡器★重点习题:10.8(积分型单稳态触发器)10.9(微分型单稳态触发器)10.11 (集成单稳态触发器的应用);10.19(用555定时器接成的施密特触发器)10.21(用555定时器接成的单稳态触发器)10.22(用555定时器接成的多谐振荡器)P487(用施密特触发器构成的多谐振荡器的工作原理)第七章半导体存储器( 4学时)2次 10分1、只读存储器2、随机存储器3、存储器容量的扩展★位扩展★字扩展及地址分配★4、用存储器ROM 实现组合逻辑函数★重点习题:7.1(存储容量和地址的计算)7.3(位扩展)7.5 (字扩展);P376(字扩展的地址分配)7.10(用存储器ROM 实现组合逻辑函数)第十一章数-模和模-数转换( 4学时)2次 5-10分1、 D/A 转换器★(1)权电阻网络D/A 转换器★(2)倒T 形电阻网络D/A 转换器(3)权电流型D/A 转换器(4)具有双极性输出的D/A 转换器(5) D/A 转换器的转换精度★(P520-523)分辨率、转换误差的概念★参考电压REF V 的相对稳定度的概念★REF V 引起的比例系数误差的概念及计算★重点习题:11.1(权电阻网络D/A 转换器计算输出的模拟电压的值)11.2(倒T 形电阻网络D/A 转换器)11.13 (D/A 转换器的转换精度);例题:给定转换精度,计算确定D/A 转换器需要的最少位数;2、A/D 转换器(不考)。

《数字电路与逻辑设计》综合练习题及解答

《数字电路与逻辑设计》综合练习题及解答

《数字电路与逻辑设计》综合练习题及解答第一部分习题一、填空1.将十进制数转换成等值的二进制数、十六进制数。

(51.62510 = ( 2= ( 162.(199710= ( 余3BCD = ( 8421BCD3.(BF.516= ( 24.一位二进制数只有2个数,四位二进制数有个数;为计64个数,需要位二进制数。

5.二进制数(1101.10112的等值八进制数是( 8。

6.二进制数(1101.1012的等值十进制数是( 10。

7.欲对100个对象进行二进制编码,则至少需要( 位二进制数。

8.二进制数为000000~111111能代表( 个十进制整数。

9.为将信息码10110010配成奇校验码,其配奇位的逻辑值为 ;为将信息码01101101配成偶校验码,其配偶位的逻辑值为。

10.格雷码的特点是。

11.n 变量函数的每一个最小项有个相领项。

12.当j i ≠时,同一逻辑函数的两个最小项j i m m ⋅=( 。

13.n 变量的逻辑函数,i m 为最小项,则有∑-=120n i i m =( 。

14.逻辑函数D C B A F ++=的反函数F = ( 。

15.逻辑函数(C B A F +=的对偶函数F '是 ( 。

16.多变量同或运算时, =0,则i x =0的个数必须为( 。

17.逻辑函数AB C B A F ⊕⊕=1,,(的最小项表达式为,,(C B A F =( 。

18. 逻辑函数14,12,0(10,8,4,3,2,1(,,,(∑∑Φ+=m D C B A F 的最简与或式为F =( 。

19.逻辑函数((,,(C B A C B A C B A F ++++=的最简与或式为( 。

20.巳知函数的对偶式BC D C B A D C B A F ++=',,,(,则它的原函数F =( 。

* * * * *21.正逻辑约定是( 、( 。

22.双极型三极管由截止状态过渡到饱和状态所需的过渡时间称为时间,它由时间和时间两部分组成,可用等式描述。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路与逻辑设计复习题
一、填空题
1.将十进制数转换成等值的二进制数、八进制数、十六进制数。

(23.375)10=( )2=( )8=( )16
2.十进制数74的余3BCD码是。

3.逻辑函数
BC
C
D
B
A+
+
+)
)(
(的对偶式和反演式(用反演规则)分别为:
对偶式:;
反演式:;
4.若采用奇较验方式,信息码为1000101的校验码为。

5.若采用偶较验方式,信息码1101101校验位为。

6.钟控RS触发器的特征方程是,约束条件是。

7.同步RS触发器的特性方程为Q n+1=_______ _____;约束方程为。

8.四位同步二进制加法计数器的初始状态为Q3Q2Q1Q0=1101,经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 。

9.触发器有个稳态,存储8位二进制信息要个触发器。

10.四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=1101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 。

11.OC门称为门,多个OC门输出端并联到一起可实现功能12.三态门的三种可能的输出状态是、、。

13.具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为。

14.具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为。

15.常用的脉冲单元电路有、、和。

16.(2008)10=()余3BCD。

17.若(,,)(0,1,3,5,7)
m
F A B C=∑,则:
*(,,)
F A B C=,(,,)
F A B C=。

18数字电路按照是否有记忆功能通常可分为和两类。

19.74LS00是 类型的门电路,CC4069是 类型的门电路。

(选择填TTL 或CMOS )
20.一数据选择器,A1A0为地址信号,D 1=1,D 2=1,D 0=D 3=C;当A1A0=01时,F= ;当A1A0=10时,输出F= 。

21.共阳接法的发光二极管数码显示器,应采用 电平驱动的七段显示译码器。

二.单项选择题
1.属于组合逻辑电路的是( )。

A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 2.下列四个数中最大的数是( )
A.(198)10
B.(001010000010)8421BCD
C.(10100000)2
D.(AF)16 3.下图所示是( )触发器的状态图。

A. SR B. T C. D D. T ˊ
4.在下列逻辑电路中,不是组合逻辑电路的是( )。

A.全加器
B.译码器
C.寄存器
D.编码器
5.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ 的脉冲转换为60HZ 的脉冲,欲构成此分频器至少需要( )个触发器。

A.31500 B.60 C.525 D.10
6.只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内容( )。

A.全部改变 B.全部为0 C.不可预料 D.保持不变 7.函数F=B A +AB 转换成或非-或非式为( )
A.B A B A +++
B.B A B A +++
C.A AB B +
D. B A B A +++ 8. 逻辑函数的表示方法中具有唯一性的是( )。

A .真值表 B.表达式 C.逻辑图 D.卡诺图
9.对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号 应为( ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 10.同步计数器和异步计数器比较,同步计数器的显著优点是 。

A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP 控制。

11.n 个变量的逻辑函数应该有最小项( ) A.2n 个 B.n 2个 C.2n 个 D. (2n -1)个
12.时序逻辑电路的一般结构由组合电路与( )组成。

A .全加器
B .存储电路
C .译码器
D .选择器
13.下图所示逻辑图输出为“1”时,输入变量( ) ABCD 取值组合为 A .0000 B .0101
C .1110
D .1111
14.随机存取存储器(RAM)正常工作时具有( )功能 A.只读 B.可读可写 C.只写 D 以上都不对
15.下列编码中,常用于表示键盘上的数字、字母和标点符号的编码是( ) A.ASCII 码 B.BCD 码 C.余3码 D.格雷码 16.2009个0连续同或的结果是( ) A.0 B.1 C.任意 D.无法确定 17.优先编码器响应的输入是 ( ) A.没有有效输入 B.最低级优先有效输入 C.所有有效输入 D.最高级优先有限输入 三、函数化简题
(,,,)(0,2,3,8,9,10,12)(1,4,6,11,14)m d F A B C D =+∑∑ (,,,)(5,6,7,8,9)(10,11,12,13,14,15)
m d F A B C D =+∑∑
四、作图题
1、已知CP 脉冲,对如图所示电路,画出Q 1,Q 2的输出波形。

设触发器的初始状态为0。

2、触发器电路如下图所示,试画出在CP 信号作用下触发器Q 端的波形。

设触发器的初始状态为“0”。

CP
F 1
F 2
Q 1
Q 2
1
Q 2
Q
3.试画出图2(a)所示边沿触发器构成的电路在图2(b)作用下输出端Q1、Q2的工作波形(设初始状态Q1Q2=00)。

五、分析题
1、分析下图所示电路,要求:写出 F1和F2 的逻辑表达式,列出真值表,并说明电路功能。

2、分析下图所示电路,要求:写出S和C的逻辑表达式,列出真值表,并说明电路功能。

图2
3、试分析下图电路,写出Y0、Y1表达式,说明电路功能。

4、由8选1数据选择器CT74151和门电路构成的组合逻辑电路如下图所示,
请完成:(1) 请写出输出G的逻辑表达式;
5、分析如下图所示阵列图,请完成:(1)写出逻辑表达式;(2)列出真值表;(3)说明
该阵列图是由ROM构成的什么电路?
地址译码器
六、设计题
1、采用降维法用一片集成8选1数据选择器CT74151和必要的门电路实现逻辑函数:
∑=)15,14,13,11,10,8,2,0(),,,(m D C B A F (用A 作记图符号)。

2、用集成3线-8线译码器CT74LS138和门电路实现一组多输出逻辑函数,并画出逻辑图。

1F AB A C =+ 2F ABC ABC =+ 3F AB ABC =+
3、已知输入信号A 、B 、C 及输出函数P 1,P 2的波形如图所示。

试列出函数P 1,P 2的真值表及表达式,并用3-8译码器74LSl38及必要的门电路产生函数P 1、P 2。

4、用4位二进制同步计数器74LS161和必要的门电路采用同步置数法设计一个11进制计数器。

要求:简要说明设计思路,并画出逻辑连线图和状态转移图。

5、用一块CT74161和必要的门电路实现一可变模值计数器。

当A=0时,实现模7计数器;当A=1时,实现摸5计数器。

简要说明设计过程。

要求采用CO反馈置数。

CT T CT P CR D3 D2 D1D0 CT74161
CP Q
3Q2Q1 Q0
LD
CO。

相关文档
最新文档