2012北工大微机各章复习重点
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
--1--
当 8086CPU 用数据总线传输 16 位数据时,低 8 位数据通过数据线 D7~0 传输到较低的偶 地址单元,高 8 位数据通过数据线 D15~8 传输到较高的奇地址单元。8086CPU 访问存储 器时,是以字为单位进行的,并从偶地址开始,所以访问偶地址的一个字需要 1 个总线周 期;访问奇地址的一个字需要 2 个总线周期。 熟悉堆栈的操作: 堆栈是在存储器中开辟一个区域,用来存放需要暂时保存的数据。 堆栈是以 字 为单位进行操作:每次压入或弹出都是一个字,且堆栈中的数据项以低 字节在偶地址,高字节在奇地址的次序存放。 进栈、出栈操作及栈顶指针 SP 的变化: PUSH 时,SP—2 —>SP,低位数据—>(SP) ,高位数据—>(SP+1) ; POP 时,先弹出 SP 和 SP+1 单元的内容,SP+2->SP 看例题及作业 5、8086/8088 系统,系统复位时各寄存器的值。 CS 为 FFFFH,其他都清 0(PSW、IP、DS、SS、ES 等) 、指令队列清空 RESET 信号为高电平时,8086CPU 进入复位态。复位之后重新启动时,因为复位时 CS 的内 容为 FFFFH,IP 的内容为 0,则程序从内存的 FFFF0H 处开始执行指令。 6、CPU 的时钟周期、总线周期(机器周期)、指令周期的概念。 时钟周期:CPU 的时钟频率的倒数,也称 T 状态 总线周期:8086CPU 中,BIU 完成一次访问存储器或 I/O 端口操作所需要的时间称作一个 总线周期。 指令周期:执行一条指令(从取指令到执行指令完毕)所需的时间称为指令周期 不同指令周期的长短不同。 三者的关系:一个指令周期由几个总线周期组成;一个总线周期由几个 T 状态组成,在 8086/8088CPU 中每个总线周期至少包含 4 个时钟周期。 根据 CPU 的主频,会计算则该系统一个时钟周期及一个总线周期为多少。 7、8086/8088 的总线周期。 一个基本总线周期包含 4 个时钟周期(即 T1~T4) Tw 态:等待状态。为什么会有 Tw? T3,T4 间可插入 1 个到多个 Tw 状态 由于慢速外设或存储器,不能及时提供数据时,所以 CPU 处于等待状态。 Ti 空闲状态(空闲周期) CPU 不取指令,不读/写数据时,进入空闲周期。 只有在 CPU 和存储器或 I/O 接口间传输数据时,CPU 占用总线周期,执行总线操作, 当 CPU 不执行总线周期时(指令队列已装满,EU 未申请访问存储器时) ,BIU 不和总线打 交道,就进入 Ti 状态 总线空闲周期时,是否 CPU 不执行指令? 不是,在空闲周期时,虽然 CPU 对总线进入空操作,但 CPU 内部操作仍然进行,例 如 ALU 执行运算,内部寄存器之间数据传输等,即 EU 在工作。 所以,Ti 是 BIU 对 EU 的等待。 8、了解最小模式系统组成和基本周期时序 知道最小模式系统组成芯片名称及功能:8282(地址锁存器) 、8286(双向数据总线收发 器) 、8284(时钟发生器)及主要引脚与 CPU 的连接。 了解基本周期时序: 读操作时:T1 时发地址,T3、T4 时从存储器或 I/O 端口读数据, 写操作时:T1 时发地址,T2 时就写数据等待存储器或外设取走。 T3 时检测 Ready=H?,若为低电平插入 Tw 状态。 思考题: 1. 8086CPU 内部由哪两部分组成?它们的主要功能是什么?
每章复习重点
第一章 、绪论
微型计算机系统的系统组成和技术指标 掌握基本组成 :微处理器、微型计算机、微型计算机系统概念,组成及各部分功能 了解微型计算机性能指标:主频、字长、内存容量、存取周期、运算速度 思考题: 1. 微处理器、微型计算机、微型计算机系统有什么联系与区别? 2. 微处理器有那些主要部件组成?其功能是什么? 3. 画一个计算机系统的方框图,简述各部分主要功能。
--2--
2. 3. 4. 5. 6.
8086CPU 与 8088CPU 的主要区别是什么? 8086 系统中存储器采用什么结构?用什么信号来选中存储体? 说明 8086 系统中“最小模式”和“最大模式”两种工作方式的主要区别是什么? 哪个标志位控制 CPU 的 INTR 引脚? 若当前 SS=3500H,SP=0800H,说明堆栈段在存储器中的物理地址,若此时入栈 10 个字节, SP 内容是什么?若再出栈 6 个字节,SP 为什么值? 7. 某程序数据段中存放了两个字,1EE5H 和 2A8CH,已知 DS=7850H,数据存放的偏移地址为 3121H 及 285AH。试画图说明它们在存储器中的存放情况。若要读取这两个字,需要对存 储器进行几次操作(即需要几个总线周期)? 8. 8284 时钟发生器共给出哪几个时钟信号? 9. 8086CPU 复位后重新启动时,从何处开始执行指令? 10. 8086CPU 的最小模式系统配置包括哪几部分?
第三章
I/O 接口与总线
wk.baidu.com
1、I/O 接口功能 接口电路是在系统总线和 I/O 设备之间,为解决 CPU 与外设之间的不匹配不能协调工作而设置 的,了解其基本功能: 具有对数据缓冲、隔离、锁存功能 有对信号形式、数据格式转换的功能 提供地址译码电路 设置时序控制电路 2、I/O 端口概念 I/O 端口概念:CPU 与外设通信时,传送的信息主要包括数据信息、状态信息和控制信息; 在接口电路中,这些信息分别进入不同的寄存器,通常将这些寄存器和它们的控制逻辑统 称为 I/O 端口。 为了区分这些端口给每个端口分配一个对应的地址编码,称为端口地址。 一般的接口中都要设置:数据端口、状态端口和命令端口。 I/O 端口寻址方法: 2 种方式, I/O 端口与存储器统一编址方式 (存储器映象寻址方式) 、 I/O 单独编址方式 3、I/O 地址译码 熟悉 138 译码器的各输入、输出信号的属性;要会画译码电路。 地址译码包括:地址线、 M / IO 注意:在 8086 系统中,存储器译码时 M / IO 是高电平( M / IO =1) ,I/O 芯片译码时 M / IO 是 低电平( M / IO =0) I/O 奇偶地址的问题 I/O 芯片的数据线通常接 8086 的低 8 位数据线,∴地址总是偶数,即 A0=0 为什么? A0=0 时,低 8 位数据线有效,8086CPU 通过低 8 位数据线与偶地址单元或偶地址端 口交换数据; A0=1 且 BHE =0 时,高 8 位数据线有效,8086CPU 通过高 8 位数据线与奇地址单元或 奇地址端口交换数据。 ∴注意:A0、 BHE ,看课件有关“奇偶存储体”概念(分体结构概念)及 P197“接口部 件和地址总线的错位连接” 明确一点:I/O 芯片的 D7~0 通常接 8086CPU 的数据总线低 8 位; 但接高 8 位也可以,则此时端口地址都是奇地址。
6、总线概念和分类 总线概念:就是将微型计算机系统中的各个部件连接起来的公共的信息传输通道 总线标准有四个特性:物理特性、功能特性、电器特性、时间特性 分类: 按层次(位置)分为: 内部总线:是微处理器内部各个部件之间传送信息的通路。 局部总线:是主板上的信息总线,用于主板上各主要部件的互连线。 系统总线:也叫板级总线,用于微机中各插件板之间的连线,也就是通常所说的微机 总线。 外部总线(通信总线) :用于微机系统之间,或微机系统与其它电子仪器或设备之间 的通信。 按传送信息分类:数据总线、地址总线、控制总线 地址总线:是 CPU 用来向存储器或 I/O 端口传送地址,三态单向,输出。 数据总线:是 CPU 与存储器及外设交换数据的通路,三态双向。 控制总线:是用来传输控制信号,方向依具体信号而定。 常用总线标准:如通信总线(外部总线)USB、RS-232-C 等。 思考题: 1. 什么叫 I/O 端口?一般的接口电路中可以设置哪些端口?计算机对 I/O 端口编址时采用哪 两种方法?在 8086/8088CPU 中一般采用哪种编址方法? 2. CPU 与外设间传送数据主要有哪几种方法? 3. 什么叫总线?总线分哪几类?每类总线的概念及此类总线的常用总线标准有哪些? 第四章、8086/8088 的中断系统 1、8086/8088 中断系统的中断分类 中断源的分类 内部中断(软件中断) :包括几种(INT n 指令、除法错、溢出错、单步、断点中断) 外部中断(硬件中断) :非屏蔽中断 NMI 和 可屏蔽中断 INTR 注意:IF 位只影响“可屏蔽中断” 8086 采用矢量中断结构,它可以处理 256 种中断,类型号范围:0~255(00H~FFH),每个 中断向量占用中断服务程序入口地址表的 4 个单元,中断服务程序入口地址表定位于内存
--3--
4、CPU 与外设之间传送数据的几种方式 CPU 与外设之间数据传送方式有三种:程序控制方式、中断方式、DMA 方式。 程序控制方式又分为无条件传送和条件传送(即查询方式) 。 5、MOV 指令和 IN,OUT 指令的熟练运用 IN,OUT 的格式: (注意指令中不能用 AH) 直接寻址格式: 输入指令:IN AL, 端口地址 输出指令:OUT 端口地址, AL 间接寻址格式: 输入指令:MOV DX,端口地址 IN AL, DX 输出指令:MOV DX,端口地址 OUT DX, AL 直接寻址与间接寻址范围:注意区分什么时候用直接寻址,什么时候间接寻址 直接寻址:端口地址在 00H~FFH 时 间接寻址:端口地址在 0000H~FFFFH 时
4、8086/8088 存储器的分段结构,堆栈的操作 了解为什么分段?如何分段? 因为 8086/8088CPU 直接寻址内存 1MB,但 CPU 内部寄存器只有 16 位,只可寻址 64KB,因此系统把整个存储空间分成许多逻辑段,每段容量不超过 64KB;段和段之间可 以是连续的,也可以是分开的或重叠的。 掌握物理地址、逻辑地址、段基址、偏移量的概念,以及物理地址的计算。 逻辑地址由段基址和偏移量组成。见课件、例题及练习题,掌握物理地址的计算方法。
第二章、8086/8088CPU
1、8086/8088CPU 的内部结构和功能。 8086/8088CPU 由 BIU(总线接口部件)和 EU(指令执行部件)两部分组成 功能: BIU:形成 20 位物理地址、取指令、指令排队、读/写操作数、进行总线控制、完成所有 外部总线操作 EU:从指令队列取指令、指令译码、执行指令 BIU 和 EU 的操作是并行的 8086 和 8088 指令队列的区别: 8086:6 字节指令队列,当有 2 个或 2 个以上字节空余时,BIU 自动将指令取到指令队列 中 8088:4 字节,有 1 个空闲字节,BIU 自动访问存储器,取指令补充指令队列 2、8086/8088 最小模式的管脚功能 掌握最小模式、最大模式概念及区别: 最小模式:单处理器模式,CPU 提供所以总线控制信号,MN/MX*接+5V; 最大模式:多处理器模式,总线控制器 8288 产生总线控制信号,MN/MX*接地。 掌握最小模式主要引脚和功能:注意功能、电平属性; (按课上所讲,分类记忆) 掌握数据总线、地址总线宽度及寻址内存、I/O 的地址范围 8086CPU:是 16 位微处理器,外部 16 根数据线、20 根地址线 A0~A19,直接寻址内存空 间位 220,即 1MB;在访问外设时使用地址线 A0~A15,寻址 I/O 端口 216,即 能寻址 64K 个 8 位的 I/O 端口。 8088CPU:是准 16 位微处理器,外部 8 根数据线。 3、8086 与 8088 的主要区别 1) 8088 指令队列 4 个字节,出现一个空闲字节时,BIU 就自动取指令来补充。 2) 8088CPU 中 BIU 的总线控制电路与外部交换数据的总线宽度是 8 位, 与专用寄存器组间的 数据总线宽度也是 8 位;EU 的内部总线 16 位,所以 16 位数的存储器读/写要两个周期。 3) 8088 分时复用的地址/数据总线为 AD7~AD0 共 8 条,而 A15~A8 只传递地址信息。 4) 5) 8088 为了与 8085 兼容,用 IO/ M 代替 M/ IO ,低电平选通存储器,高电平选通 I/O 接口。 8088 只能 8 位数据传输, BHE 信号不需要,改为 SS 0 ,与 DT/ R 、IO/ M 一起决定最小 模式中的总线操作。
当 8086CPU 用数据总线传输 16 位数据时,低 8 位数据通过数据线 D7~0 传输到较低的偶 地址单元,高 8 位数据通过数据线 D15~8 传输到较高的奇地址单元。8086CPU 访问存储 器时,是以字为单位进行的,并从偶地址开始,所以访问偶地址的一个字需要 1 个总线周 期;访问奇地址的一个字需要 2 个总线周期。 熟悉堆栈的操作: 堆栈是在存储器中开辟一个区域,用来存放需要暂时保存的数据。 堆栈是以 字 为单位进行操作:每次压入或弹出都是一个字,且堆栈中的数据项以低 字节在偶地址,高字节在奇地址的次序存放。 进栈、出栈操作及栈顶指针 SP 的变化: PUSH 时,SP—2 —>SP,低位数据—>(SP) ,高位数据—>(SP+1) ; POP 时,先弹出 SP 和 SP+1 单元的内容,SP+2->SP 看例题及作业 5、8086/8088 系统,系统复位时各寄存器的值。 CS 为 FFFFH,其他都清 0(PSW、IP、DS、SS、ES 等) 、指令队列清空 RESET 信号为高电平时,8086CPU 进入复位态。复位之后重新启动时,因为复位时 CS 的内 容为 FFFFH,IP 的内容为 0,则程序从内存的 FFFF0H 处开始执行指令。 6、CPU 的时钟周期、总线周期(机器周期)、指令周期的概念。 时钟周期:CPU 的时钟频率的倒数,也称 T 状态 总线周期:8086CPU 中,BIU 完成一次访问存储器或 I/O 端口操作所需要的时间称作一个 总线周期。 指令周期:执行一条指令(从取指令到执行指令完毕)所需的时间称为指令周期 不同指令周期的长短不同。 三者的关系:一个指令周期由几个总线周期组成;一个总线周期由几个 T 状态组成,在 8086/8088CPU 中每个总线周期至少包含 4 个时钟周期。 根据 CPU 的主频,会计算则该系统一个时钟周期及一个总线周期为多少。 7、8086/8088 的总线周期。 一个基本总线周期包含 4 个时钟周期(即 T1~T4) Tw 态:等待状态。为什么会有 Tw? T3,T4 间可插入 1 个到多个 Tw 状态 由于慢速外设或存储器,不能及时提供数据时,所以 CPU 处于等待状态。 Ti 空闲状态(空闲周期) CPU 不取指令,不读/写数据时,进入空闲周期。 只有在 CPU 和存储器或 I/O 接口间传输数据时,CPU 占用总线周期,执行总线操作, 当 CPU 不执行总线周期时(指令队列已装满,EU 未申请访问存储器时) ,BIU 不和总线打 交道,就进入 Ti 状态 总线空闲周期时,是否 CPU 不执行指令? 不是,在空闲周期时,虽然 CPU 对总线进入空操作,但 CPU 内部操作仍然进行,例 如 ALU 执行运算,内部寄存器之间数据传输等,即 EU 在工作。 所以,Ti 是 BIU 对 EU 的等待。 8、了解最小模式系统组成和基本周期时序 知道最小模式系统组成芯片名称及功能:8282(地址锁存器) 、8286(双向数据总线收发 器) 、8284(时钟发生器)及主要引脚与 CPU 的连接。 了解基本周期时序: 读操作时:T1 时发地址,T3、T4 时从存储器或 I/O 端口读数据, 写操作时:T1 时发地址,T2 时就写数据等待存储器或外设取走。 T3 时检测 Ready=H?,若为低电平插入 Tw 状态。 思考题: 1. 8086CPU 内部由哪两部分组成?它们的主要功能是什么?
每章复习重点
第一章 、绪论
微型计算机系统的系统组成和技术指标 掌握基本组成 :微处理器、微型计算机、微型计算机系统概念,组成及各部分功能 了解微型计算机性能指标:主频、字长、内存容量、存取周期、运算速度 思考题: 1. 微处理器、微型计算机、微型计算机系统有什么联系与区别? 2. 微处理器有那些主要部件组成?其功能是什么? 3. 画一个计算机系统的方框图,简述各部分主要功能。
--2--
2. 3. 4. 5. 6.
8086CPU 与 8088CPU 的主要区别是什么? 8086 系统中存储器采用什么结构?用什么信号来选中存储体? 说明 8086 系统中“最小模式”和“最大模式”两种工作方式的主要区别是什么? 哪个标志位控制 CPU 的 INTR 引脚? 若当前 SS=3500H,SP=0800H,说明堆栈段在存储器中的物理地址,若此时入栈 10 个字节, SP 内容是什么?若再出栈 6 个字节,SP 为什么值? 7. 某程序数据段中存放了两个字,1EE5H 和 2A8CH,已知 DS=7850H,数据存放的偏移地址为 3121H 及 285AH。试画图说明它们在存储器中的存放情况。若要读取这两个字,需要对存 储器进行几次操作(即需要几个总线周期)? 8. 8284 时钟发生器共给出哪几个时钟信号? 9. 8086CPU 复位后重新启动时,从何处开始执行指令? 10. 8086CPU 的最小模式系统配置包括哪几部分?
第三章
I/O 接口与总线
wk.baidu.com
1、I/O 接口功能 接口电路是在系统总线和 I/O 设备之间,为解决 CPU 与外设之间的不匹配不能协调工作而设置 的,了解其基本功能: 具有对数据缓冲、隔离、锁存功能 有对信号形式、数据格式转换的功能 提供地址译码电路 设置时序控制电路 2、I/O 端口概念 I/O 端口概念:CPU 与外设通信时,传送的信息主要包括数据信息、状态信息和控制信息; 在接口电路中,这些信息分别进入不同的寄存器,通常将这些寄存器和它们的控制逻辑统 称为 I/O 端口。 为了区分这些端口给每个端口分配一个对应的地址编码,称为端口地址。 一般的接口中都要设置:数据端口、状态端口和命令端口。 I/O 端口寻址方法: 2 种方式, I/O 端口与存储器统一编址方式 (存储器映象寻址方式) 、 I/O 单独编址方式 3、I/O 地址译码 熟悉 138 译码器的各输入、输出信号的属性;要会画译码电路。 地址译码包括:地址线、 M / IO 注意:在 8086 系统中,存储器译码时 M / IO 是高电平( M / IO =1) ,I/O 芯片译码时 M / IO 是 低电平( M / IO =0) I/O 奇偶地址的问题 I/O 芯片的数据线通常接 8086 的低 8 位数据线,∴地址总是偶数,即 A0=0 为什么? A0=0 时,低 8 位数据线有效,8086CPU 通过低 8 位数据线与偶地址单元或偶地址端 口交换数据; A0=1 且 BHE =0 时,高 8 位数据线有效,8086CPU 通过高 8 位数据线与奇地址单元或 奇地址端口交换数据。 ∴注意:A0、 BHE ,看课件有关“奇偶存储体”概念(分体结构概念)及 P197“接口部 件和地址总线的错位连接” 明确一点:I/O 芯片的 D7~0 通常接 8086CPU 的数据总线低 8 位; 但接高 8 位也可以,则此时端口地址都是奇地址。
6、总线概念和分类 总线概念:就是将微型计算机系统中的各个部件连接起来的公共的信息传输通道 总线标准有四个特性:物理特性、功能特性、电器特性、时间特性 分类: 按层次(位置)分为: 内部总线:是微处理器内部各个部件之间传送信息的通路。 局部总线:是主板上的信息总线,用于主板上各主要部件的互连线。 系统总线:也叫板级总线,用于微机中各插件板之间的连线,也就是通常所说的微机 总线。 外部总线(通信总线) :用于微机系统之间,或微机系统与其它电子仪器或设备之间 的通信。 按传送信息分类:数据总线、地址总线、控制总线 地址总线:是 CPU 用来向存储器或 I/O 端口传送地址,三态单向,输出。 数据总线:是 CPU 与存储器及外设交换数据的通路,三态双向。 控制总线:是用来传输控制信号,方向依具体信号而定。 常用总线标准:如通信总线(外部总线)USB、RS-232-C 等。 思考题: 1. 什么叫 I/O 端口?一般的接口电路中可以设置哪些端口?计算机对 I/O 端口编址时采用哪 两种方法?在 8086/8088CPU 中一般采用哪种编址方法? 2. CPU 与外设间传送数据主要有哪几种方法? 3. 什么叫总线?总线分哪几类?每类总线的概念及此类总线的常用总线标准有哪些? 第四章、8086/8088 的中断系统 1、8086/8088 中断系统的中断分类 中断源的分类 内部中断(软件中断) :包括几种(INT n 指令、除法错、溢出错、单步、断点中断) 外部中断(硬件中断) :非屏蔽中断 NMI 和 可屏蔽中断 INTR 注意:IF 位只影响“可屏蔽中断” 8086 采用矢量中断结构,它可以处理 256 种中断,类型号范围:0~255(00H~FFH),每个 中断向量占用中断服务程序入口地址表的 4 个单元,中断服务程序入口地址表定位于内存
--3--
4、CPU 与外设之间传送数据的几种方式 CPU 与外设之间数据传送方式有三种:程序控制方式、中断方式、DMA 方式。 程序控制方式又分为无条件传送和条件传送(即查询方式) 。 5、MOV 指令和 IN,OUT 指令的熟练运用 IN,OUT 的格式: (注意指令中不能用 AH) 直接寻址格式: 输入指令:IN AL, 端口地址 输出指令:OUT 端口地址, AL 间接寻址格式: 输入指令:MOV DX,端口地址 IN AL, DX 输出指令:MOV DX,端口地址 OUT DX, AL 直接寻址与间接寻址范围:注意区分什么时候用直接寻址,什么时候间接寻址 直接寻址:端口地址在 00H~FFH 时 间接寻址:端口地址在 0000H~FFFFH 时
4、8086/8088 存储器的分段结构,堆栈的操作 了解为什么分段?如何分段? 因为 8086/8088CPU 直接寻址内存 1MB,但 CPU 内部寄存器只有 16 位,只可寻址 64KB,因此系统把整个存储空间分成许多逻辑段,每段容量不超过 64KB;段和段之间可 以是连续的,也可以是分开的或重叠的。 掌握物理地址、逻辑地址、段基址、偏移量的概念,以及物理地址的计算。 逻辑地址由段基址和偏移量组成。见课件、例题及练习题,掌握物理地址的计算方法。
第二章、8086/8088CPU
1、8086/8088CPU 的内部结构和功能。 8086/8088CPU 由 BIU(总线接口部件)和 EU(指令执行部件)两部分组成 功能: BIU:形成 20 位物理地址、取指令、指令排队、读/写操作数、进行总线控制、完成所有 外部总线操作 EU:从指令队列取指令、指令译码、执行指令 BIU 和 EU 的操作是并行的 8086 和 8088 指令队列的区别: 8086:6 字节指令队列,当有 2 个或 2 个以上字节空余时,BIU 自动将指令取到指令队列 中 8088:4 字节,有 1 个空闲字节,BIU 自动访问存储器,取指令补充指令队列 2、8086/8088 最小模式的管脚功能 掌握最小模式、最大模式概念及区别: 最小模式:单处理器模式,CPU 提供所以总线控制信号,MN/MX*接+5V; 最大模式:多处理器模式,总线控制器 8288 产生总线控制信号,MN/MX*接地。 掌握最小模式主要引脚和功能:注意功能、电平属性; (按课上所讲,分类记忆) 掌握数据总线、地址总线宽度及寻址内存、I/O 的地址范围 8086CPU:是 16 位微处理器,外部 16 根数据线、20 根地址线 A0~A19,直接寻址内存空 间位 220,即 1MB;在访问外设时使用地址线 A0~A15,寻址 I/O 端口 216,即 能寻址 64K 个 8 位的 I/O 端口。 8088CPU:是准 16 位微处理器,外部 8 根数据线。 3、8086 与 8088 的主要区别 1) 8088 指令队列 4 个字节,出现一个空闲字节时,BIU 就自动取指令来补充。 2) 8088CPU 中 BIU 的总线控制电路与外部交换数据的总线宽度是 8 位, 与专用寄存器组间的 数据总线宽度也是 8 位;EU 的内部总线 16 位,所以 16 位数的存储器读/写要两个周期。 3) 8088 分时复用的地址/数据总线为 AD7~AD0 共 8 条,而 A15~A8 只传递地址信息。 4) 5) 8088 为了与 8085 兼容,用 IO/ M 代替 M/ IO ,低电平选通存储器,高电平选通 I/O 接口。 8088 只能 8 位数据传输, BHE 信号不需要,改为 SS 0 ,与 DT/ R 、IO/ M 一起决定最小 模式中的总线操作。