8位串入、并出移位寄存器

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

8 位串入、并出移位寄存器

1. 概述

74HC164、74HCT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器件的引脚兼容。74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。数据通过两个输入端(DSA 或 DSB)之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入端接高电平,一定不要悬空。

时钟 (CP) 每次由低变高时,数据右移一位,输入到 Q0, Q0 是两个数据输入端(DSA 和 DSB)的逻辑与,它将上升时钟沿之前保持一个建立时间的长度。

主复位 (MR) 输入端上的一个低电平将使其它所有输入端都无效,同时非同步地清除寄存器,强制所有的输出为低电平。

2. 特性

•门控串行数据输入

•异步中央复位

•符合JEDEC 标准no. 7A

•静电放电(ESD) 保护:

·HBM EIA/JESD22-A114-B 超过2000 V

·MM EIA/JESD22-A115-A 超过200 V 。

•多种封装形式

•额定从-40 °C 至+85 °C 和-40 °C 至+125 °C 。

3. 功能图

图 1. 逻辑符号

图 2. IEC 逻辑符号图 3. 逻辑图

图 4. 功能图

4. 引脚信息

图 5. DIP14、SO14、SSOP14 和 TSSOP14 封装的引脚配置

引脚说明

符号引脚说明

DSA 1数据输入

DSB 1数据输入

Q0~Q3 3~6输出

GND7 地(0 V)

CP 8时钟输入(低电平到高电平边沿触发)

/M/R 9中央复位输入(低电平有效)

Q4~Q710~13输出

VCC14正电源罗

5. 功能表

输入输出

工作模式

/M/R CP DSA DSB Q0Q1 至Q7

复位(清

L L X X L L 至L 除)

H↑l l L q0 至q6移位

H↑l h L q0 至q6

H↑h l L q0 至q6

H↑h H H q0 至q6

H = HIGH(高)电平

h = 先于低-至-高时钟跃变一个建立时间 (set-up time) 的 HIGH(高)电平

L = LOW(低)电平

l = 先于低-至-高时钟跃变一个建立时间 (set-up time) 的 LOW(低)电平

q = 小写字母代表先于低-至-高时钟跃变一个建立时间的参考输入 (reference d input) 的状态

↑ = 低-至-高时钟跃变

6. 极限值

符合绝对最大额定值体系 (IEC 60134) 的规定。电压参考点为 GND(地 = 0 V)。

[1] 对于 DIP14 封装:Ptot 在超过70 °C 时以 12 mW/K 的速度线性降低。

[2] 对于 SO14 封装:Ptot 在超过70 °C 时以 8 mW/K 的速度线性降低。

对于 SSOP14 和 TSSOP14 封装:Ptot 在超过60 °C 时以 5.5 m W/K 的速度线性降低。

对于 DHVQFN14 封装:Ptot 在超过60 °C 时以 4.5 mW/K 的速度线性降低。

7. 推荐工作条件

相关文档
最新文档