实验3 编码器、译码器和数据选择器应用

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

Si = Ai BiCi−1 • Ai Bi Ci−1 • Ai Bi Ci−1 • Ai BiCi−1
= Y1 •Y2 •Y4 •Y7
Ci = Ai BiCi−1 • Ai BiCi−1 • Ai Bi Ci−1 • Ai BiCi−1 = Y3 •Y5 •Y6 •Y7
C- 1 i1 B 2 i A 3 i 6 +V 5
输 出
CA
× 8 消隐 0 1 3 5 7 9 9 消隐 消隐
5 4 3 7 1 2 6
~EL ~BI ~LT BCD/7SEG DA OA 13 DB OB 12 DC OC 11 DD OD OE OF OG 10 9 15 14
×
A B C D E FG
0 0 0 0 0 0 1 0 0
4511BD_5V
实验3 编码器、 实验3 编码器、译码器和数 据选择器的应用
1、实验目的
1.掌握编码器、译码器和数据选择 掌握编码器、 掌握编码器 器的工作原理。 器的工作原理。 2. 编码器、译码器和数据选择器 编码器、 的应用实现和扩展方式实现。 的应用实现和扩展方式实现。
2、实验设备及器件
数字万用表 数字电路实验箱 集成电路 74LS138 74LS148 74LS153 74LS20 CD4511 3线-8线译码器 线 线译码器 优先编码器 双4选1数据选择器 选 数据选择器 4输入 与非门 输入2与非门 输入 4线-七段译码器/驱动器 线 七段译码器 驱动器
LT 0 1 1 1 1 1 1 1 1 1 1
5 4 3 7 1 2 6
~EL ~BI ~LT BCD/7SEG OA 13 DA DB OB 12 DC OC 11 DD OD OE OF OG 10 9 15 14
A B C D E FG
× 0 0 0 0 0 0 1 0 0
4511BD_5V
× × × L L L L H H H H
× × × L L H H L L H H
× × × L H L H L H L H
H H H L H H H H H H H
H H H H L H H H H H H
H H H H H L H H H H H
H H H H H H L H H H H
H H H H H H H L H H H
A 0 1 0 1 0 1
Y
A B C
&
14 A 2 B 1 ~1G 15 ~2G
7400N
74153N
输 EL BI × 0 1 1 1 1 1 1 1 1 1 LT 0 1 1 1 1 1 1 1 1 1 1 D × × 0 0 0 0 0 1 × 1 1
入 C × × 0 0 0 1 1 0 × 0 1 B × × 0 0 1 0 1 0 × 1 1 A × × 0 1 1 1 1 1 × 0 1
× × × L H H H H H L H H H H H H
3.2
74LS138逻辑功能测试 逻辑功能测试
输 G1 G2 A G2 B 入 C B A Y0 Y1 Y2 输 Y3 Y4 出 Y5 Y6 Y7
× × L H H H H H H H H
H × × L L L L L L L L
× H × L L L L L L L L
3.4 74LS153逻辑功能测试 74LS153逻辑功能测试
电平 0 1C0 1C2 2C1 2C3 1 1C1 1C3 2C0 2C2 输入 B 0 0 1 1 A 0 1 0 1 输出 Y1 Y2
3.5 一位二进制全加器电路设计
要求:使用 要求:使用74LS138和74LS20集成芯片 和 集成芯片
H H H H H H H H L H H
H H H H H H H H H L H
H H H H H H H H H H L
3.3 七段译码/驱动器功能测试 七段译码/
4511是七段译码、锁存、驱动 是七段译码、锁存、 是七段译码 输入为8421-BCD码,输 器,输入为 码 出通过限流电阻直接驱动共阴 极七段显示器 LT——试灯输入,检查显示器 试灯输入, 试灯输入 好坏;低电平有效。 好坏;低电平有效。 BI——消隐输入,使显示器灭; 消隐输入, 消隐输入 使显示器灭; 低电平有效。 低电平有效。 EL——锁存输入,锁存 锁存输入, 锁存输入 锁存BCD 码输入信号;高电平有效。即: 码输入信号;高电平有效。 EL=0,BCD译成七段码显示; 译成七段码显示; = , 译成七段码显示 EL=1,显示之前的 输入。 = ,显示之前的BCD输入。 输入
& A B C 1 5 1 4 1 3 1 2 1 1 1 0 9 7
Y 0 Y 1 Y 2 Y 3 G & Y 1 4 4 ~2 Y GA 5 5 ~2 Y GB 6 Y 7
输入 S i A B C
0 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 0 0
输出 Si Ci
7L 2D 4 S0
× H × × × × L H H H
× H × × × L H H H L
× × × H H H L H H L H H H H
H H L L L L H H H H
H H L L H H L L H H
H H L H L H L H L H
H H L L L L L L L L
H L H H H H H H H H
3、实验内容
3.1 74LS148逻辑功能测试 逻辑功能测试
输 EI I0 I1 I2 入 I3 I4 I5 I6 I7 A2 A1 输 A0 出 GS EO
H L L L L L L L L L
× H × × × × × × × L
× H × × × × × × L H
× H × × × × × L H H
&
C i
1 1 1 1
7L 18 4 S3 D 7L 2D 4 S0
3.6
8选1数据选择器电路设计
6 5 4 3 10 11 12 13
1C0 1C1 1C2 1C3 2C0 2C1 2C2 2C3
1Y
7
&
7400N
2Y 9 &
&
7400N
7400N
C 0 0 0 0 1 1
B 0 0 1 1 0 1
g
f a
a
b
f e
g
b c
d Байду номын сангаас d c
300O
p p

入 D × × 0 0 0 0 0 1 × 1 1 C × × 0 0 0 1 1 0 × 0 1 B × × 0 0 1 0 1 0 × 1 1 A × × 0 1 1 1 1 1 × 0 1
输 出
CA
EL ×
BI × 0 1 1 1 1 1 1 1 1 1
相关文档
最新文档