常用电子器件管脚排列图

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

常用电子器件管脚排列图

附录1 逻辑符号对照示例

附录表1.1 逻辑非、逻辑极性符号对照示例(以反相器为例)

附录表1.2 几种常用逻辑门的逻辑符号比较示例

附录表1.3 逻辑符号、框图、管脚排列比较示列(以74HC390为例)

附录2 集成电路

1. 集成电路命名方法

集成电路命名方法见附录表2.1

附录表2.1 国产半导体集成电路型号命名法(GB3430-82)

2.集成电路介绍

集成电路IC 是封在单个封装件中的一组互连电路。装在陶瓷衬底上的分立元件或电路有时还和单个集成电路连在一起,称为混合集成电路。把全部元件和电路成型在单片晶体硅材料上称单片集成电路。单片集成电路现在已成为最普及的集成电路形式,它可以封装成各种类型的固态器件,也可以封装成特殊的集成电路。

通用集成电路分为模拟(线性)和数字两大类。模拟电路根据输入的各种电平,在输出端产生各种相应的电平;而数字电路是开关器件,以规定的电平响应导通和截止。有时候集成电路标有LM (线性类型) 或DM(数字类型)符号。

集成电路都有二或三个电源接线端:用CC V 、DD V 、SS V 、V +、V -或GND 来表示。这是一般应用所需要的。

双列直插式是集成电路最通用的封装形式。 其引脚标记有半圆形豁口、标志线、标志圆点 等,一般由半圆形豁口就可以确定各引脚的位置。

双列直插式的引脚排列图如附录图2.1所示。

3.使用TFL 集成电路与CMOS 集成电路的注意事项

(1) 使用TYL 集成电路注意事项

① TYL 集成电路的电源电压不能高于V 5.5+。

使用时,不能将电源与地颠倒错接,否则将会因为过大电流而造成器件损坏。

附录图 2.1双列直插式集成电路的引脚排列

②电路的各输入端不能直接与高于V 5.5+和低于V 5.0-的低内阻电源连接,因为低内阻电源能提供较大的电流,导致器件过热而烧坏。 ③除三态和集电极开路的电路外,输出端不允许并联使用。如果将集电极开路的门电路输出端并联使用而使电路具有线与功能时,应在其输出端加一个预先计算好的上拉负载电阻到CC V 端。

④输出端不允许与电源或地短路。否则可能造成器件损坏。但可以通过电阻与地相连,提高输出电平。

⑤在电源接通时,不要移动或插入集成电路,因为电流的冲击可能会造成其永久性损坏。

⑥多余的输入端最好不要悬空。虽然悬空相当于高电平,并不影响与非门的逻辑功能,但悬空容易受干扰,有时会造成电路的误动作,在时序电路中表现更为明显。因此,多余输入端一般不采用悬空办法,而是根据需要处理。例如:与门、与非门的多余输入端可直接接到CC V 上;也可将不同的输入端通过一个公用电阻 (几千欧) 连到CC V 上;或将多余的输入端和使用端并联。不用的或门和或非门等器件的所有输入端接地,也可将它们的输出端连到不使用的与门输入端上。如附录图2.2所示。

对触发器来说,不使用的输入端不能悬空,应根据逻辑功能接人电平。输入端连线应尽量短,这样可以缩短时序电路中时钟信号沿传输线的延迟时间。一般不允许将触发器的输出直接 驱动指示灯、电感负载、长线传输,需要时必须加缓冲门。 (2)使用CMOS 电路的注意事项

CMOS 集成电路由于输入电阻很高,因此极易接受静电电荷。为了防止产生静电击穿,生产CMOS 时,在输入端都要加上标准保护电路,但这并不能保证绝对安全,因此使用CMOS 集成电路时,必须采取以下预防措施。

①存放CMOS 集成电路时要屏蔽,一般放在金属容器中,也可以用金属箔将引脚短路。 ②CMOS 集成电路可以在很宽的电源电压范围内提供正常的逻辑功能,但电源的上限电压(即使是瞬态电压)不得超过电路允许极限值max V ,电源的下限电压(即使是瞬态电压)不得低于系统工作所必需的电源电压最低值min V ,更不得低于SS V 。

③焊接CMOS 集成电路时,一般用20W 内热式电烙铁,而且烙铁要有良好的接地线。也可以利用电烙铁断电后的余热快速焊接。禁止在电路通电的情况下焊接。

④为了防止输入端保护二极管因正向偏置而引起损坏,输入电压必须处在DD V 和SS V 之间,即SS V ≤I u ≤DD V 。

附录图 2.2 TTL 电路多余的处理

⑤调试CMOS 电路时,如果信号电源和电路板用两组电源,则刚开机时应先接通电路板电源,后开信号源电源。关机时则应先关信号源电源,后断电路板电源。即在CMOS 本身还没有接通电源的情况下,不允许有输入信号输入。

⑥多余输入端绝对不能悬空。否则不但容易受外界噪声干扰,而且输入电位不定,破坏了

正常的逻辑关系,也消耗不少的功率。因此,应根据电路的逻辑功能需要分别情况加以处理。例如:与门和与非门的多余输入端应接到DD V 或高电平;或门和或非门的多余输入端应接到SS V 或低电平;如果电路的工作速度不高,不需要特别考虑功耗时,也可以将多余的输入端和使用端并联。如附录图2.3所示。

以上所说的多余输入端,包括没有被使用但已接通电源的CMOS 电路所有输入端。例如,一片集成电路上有4个与门,电路中只用其中一个,其它三个门的所有输入端必须按多余输入端处理。

⑦输入端连接长线时,由于分布电容和分布电感的影响,容易构成LC 振荡,可能使输入保护二极管损坏,因此必须在输入端串接一个12~ K 20的保护电阻只,如附录图2.4所示。

⑧CMOS 电路装在印刷电路板上时,印刷电路板上总有输入端,当电路从机器中拔出时,输入端必须出现悬空,所以应在各输入端接入限流保护电阻,如附录图2.4所示。如果要在印刷电路板上安装CMOS 集成电路,则必须在与它有关的其它元件安装之后再装CMOS 电路,避免CMOS 器件输入端悬空。

⑨插拔电路板插头时,应该注意先切断电源,防止在插拔过程中烧化CMOS 集成电路的输入端保护二极管。

附录图2.3 CMOS 多余端的处理 附录图2.4 输入长线保护电路

相关文档
最新文档