EDA VHDL 4位全加器实验报告
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
姓名:车琳班级:通信1101班
学号:0121109320130
实验一用原理图输入法设计4位全加器
一、实验目的
1)熟悉利用Quartus II 的原理图输入方法设计简单组合电路;
2)掌握层次化设计的方法;
3)通过一个4位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。
二、实验内容
1)完成半加器、全加器和4位全加器的设计,包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试,并将此全加器电路设计成一个硬件符号入库。键1、键2、键3(PIO0/1/2)分别接ain、bin、cin;发光管D2、D1(PIO9/8)分别接sum和cout。
2)建立一个更高的层次的原理图设计,利用以上获得的1位全加器构成的4位全加器,并完成编译、综合、适配、仿真和硬件测试。建议选择电路模式1:键2、键1输入4位加数:键4、键3输入4位被加数:数码6和数码5显示加和:D8显示进位cout。
三、实验仪器
1)计算机及操作系统;
2)QuartusII软件;
3)编程电缆。
四、实验原理
一个4位全加器可以由4个一位全加器
构成,加法器间的进位可以串行方式实现,
即将低位加法器的进位输出 cout 与相邻的
高位加法器的最低进位输入信号 cin 相接。
一个1位全加器可以参考教材介绍的方
法来完成。1位全加器示意图如图1所示。
其中,其中CI 为输入进位位,CO 为输出进位位,输入A 和B 分别为加数和被加数。S 为输出和,其功能可用布尔代数式表示为:
i i i i o i
i i ABC ABC ABC ABC C ABC C B A C B A C B A S +++=+++=
五、实验步骤
1、完成半加器和全加器的设计,包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试,并将此全加器电路设计成一个硬件符号入库。键1、键
2、键3(PIO0/1/2)分别接ain 、bin 、cin ;发光管D2、D1(PIO9/8)分别接sum 和cout 。
2、建立一个更高层次的原理图设计,利用以上获得的1位全加器构成4位全加器,并完成编译、综合、适配、仿真、和硬件测试。建议选择电路模式1(附图F-2):键2、键1输入4位加数:键4、键3输入4位被加数:数码6和数码5显示加和:D8显示进位cout 。
1、一位全加器设计输入
1)创建文件。采用File\new 菜单,创建图形文件。
2)添加元件。采用菜单symbol\enter symbol ,在弹出的对话框中选中相应的库与元件,添加元件,构成一位全加器并保存。
2、一位全加器元件的创建
1)对上述文件编译综合仿真。
2)生成元件。
3)采用菜单FILE\CREATE SYMBOL 生成一位全加器元件。
3、4位全加器设计输入
1)创建文件。采用File\new菜单,创建图形文件。
2)添加元件。采用菜单symbol\enter symbol,选中生成的元件yiweiadder。3)级联。前级1位全加器CO与后级CI相连。
4、添加I/O
5、设计编译
6、器件选择及管脚分配
7、设计仿真
8、时序分析
9、编程下载
六、实验结果及分析
1、半加器原理图如图2所示:
图1 半加器原理图
半加器仿真波形图如下图3所示:
图2 半加器仿真波形图
2、一位全加器原理图如图4所示:
图3 全加器原理图一位全加器仿真波形如图5所示:
图4 全加器仿真波形图3、四位全加器原理图如图6所示:
图5 四位全加器原理图
四位全加器仿真波形图如图7所示。从波形可以得出,输入输出满足表达式S=A+B+CI,S>15时进位位置‘1’,设计电路功能达到设计要求。
图6 四位全加器仿真波形图
结论:采用图形编程法实现了四位全加器的设计,并完成了电路的设计编译、综合、逻辑仿真。
实验二 8位十六进制频率计设计
一、实验目的
1)熟悉原理图输入法中74系列等宏功能元件的使用方法;
2)掌握更复杂的原理层次化设计和数字系统设计方法;
3)完成8位16进制频率计的设计。
二、实验内容
首先完成2位频率计的设计,然后进行硬件测试,建议选择电路模式2(附录图F-3);数码2和1显示输出频率值,带测频率F_IN接clock0;测频控制是
中年CLK接clock2,若选择clock2=8Hz,门控信号CNT_EN的脉宽恰好为1s。然后建立一个新的原理图设计层次,在此基础上将其扩展为8位频率计,仿真测试改频率计待测信号的最高频率,并与硬件实测的结果进行比较。
三、实验仪器
1)计算机及操作系统;
2)QuartusII软件。
3)编程电缆。
四、实验原理
利用教材介绍的2位计数器模块,连接它们的计数进位,用四个计数模块就能完成一个8位有时钟使能的计数器;对于测频控制器的控制信号,在仿真过程中应该注意它们可能的毛刺现象。最后按照设计流程和方法即可完成全部设计。
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉冲宽度为1秒的输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号并为下一测频计数周期做准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即TESTCTL。
TESTCTL的计数是能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA是能端进行同步控制。当CNT_EN高电平时允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要一个锁存信号LOAD的上跳沿将计数器在前1秒钟的计数值锁存进个锁存器REG4B 中,并由外部的7段译码器译出,显示计数值。设置锁存器的好处是数据显示稳定,不会由于周期性的清0信号而不断闪烁。锁存信号后,必须有一清0信号RST_CNT对计数器进行清零,为下1秒的计数操作作准备。数字频率计的关键组成部分包括一个测频控制信号发生器、一个计数器和一个锁存器,另外包含外电路的信号整形电路、脉冲发生器、译码驱动电路和显示电路,其原理框图如图1所示。