时序逻辑电路复习2017

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

6、请使用移位寄存器74194加门电路设计一 个能自启动的四位环形计数器。 (74194见书139页)
7、有四个四位计数器,它们分别为8421BCD 码计数器、环形计数器、扭环形计数器和二 进制加法计数器,状态利用率最高的是( ), 状态利用率最低的是( ),输出有循环码的 是( );
第五章习题
• • • • • 1、分析下图所示的电路,要求: (1)写出驱动方程,输出方程; (2)写出各触发器的状态方程; (3)列出状态表; (4)画出状态转换图。
X “1” CP 1J Q1 =1 1J Q2
>C
1 1K Q1
>C
1 1K Q2 FF2 & Y
FF1
• 2、用边沿D触发器构成一个二分频电路, D=( ); • 3、试用三个下降沿触发的JK触发器设计一 个三位异步二进制加法计数器,画出设计 电路图。
• 3、用JK触发器构成T触发器,则J=( ); K=( ); • 用JK触发器构成T'触发器,则J=( );K= ( ); • 用D触发器构成T'触发器,则D=( );
第五章 知识点
• • • • • • • 1、同步时序逻辑电路的分析与设计 2、计数器 3、寄存器和移位寄存器 4、序列信号发生器 计数型(计数器+组合逻辑电路) 移存型(移位寄存器+组合逻辑电路) 5、移存型计数器:环形、扭环形(特点、 结构、自启动)
• 4、试用3个上升沿触发的D触发器构成一个 三位异步二进制加法计数器。
• 5、试用同步二进制计数器74161设计一个 模11计数器, • 1)要求计数器按下列规律计数: 0,1,2,3,4,5,6,12,13,14,15,0,1… 。 • 2)在上题基础上,设计序列为: 110011011100 的序列信号发生器。 (74161见书129页)
时序逻辑电路复习
• 第四章 知识点
• 1、五种触发器的特性方程,ቤተ መጻሕፍቲ ባይዱ能,工作波 形图 • 2、触发器逻辑功能转换
第四章习题
• • • • • 1、RS触发器的特性方程为( D触发器的特性方程为( JK触发器的特性方程为( T触发器的特性方程为( T’ 触发器的特性方程为( ) ) ) ) )
• 2、由或非门构成的RS触发器的约束条件是 ( );
相关文档
最新文档