最新时序逻辑电路练习题(1)
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
时序逻辑电路习题
班级 姓名 学号
一、 单选题
1.时序逻辑电路在结构上( )
A .必须有组合逻辑电路
B .必须有存储电路
C .必有存储电路和组合逻辑电路
D .以上均正确
2.同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑电路( )
A .没有触发器
B .没有统一的时钟脉冲控制
C .没有稳定状态
D .输出只与内部状态有关
3.图示各逻辑电路中,为一位二进制计数器的是( )
4.从0开始计数的N 进制增量计数器,最后一个计数状态为 ( )
A .N
B .N+1
C .N-1
D .2N
5.由 n 个触发器构成的计数器,最多计数个数为( )
A .n 个
B .2n 个
C .n 2个
D .2n 个
6.若构成一个十二进制计数器,所用触发器至少( ) 。
A .12个
B .3个
C .4个
D .6个
7.4个触发器构成的8421BCD 码计数器,其无关状态的个数为( )
A .6个
B .8个 Q
_A B C
D
C .10个
D .不定
8.异步计数器如图示,若触发器当前状态Q 3 Q 2 Q 1为110,则在时钟作用下,计数器的下一状态为( )
A .101
B .111
C .010
D .000
9.下列器件中,具有串行—并行数据转换功能的是( )
A .译码器
B .数据比较器
C .移位寄存器
D .计数器
10.异步计数器如图示,若触发器当前状态Q 3 Q 2 Q 1为011,则在时钟作用下,计数器的下一状态为( )
A .100
B .110
C .010
D . 000 11.由4位二进制计数器74LS161构成的任意进制计数器电路如图示,计数时的最小状态是( )
A .0000
B .1111
C .0001
D .0110
12.由4位二进制计数器74LS161构成的任意进制计数器电路如图示,计数器的有效状态数为( )
A .16
B .8
C .10
D .12
二、填空题
1.时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且还与
有关。
2.时序逻辑电路在结构上有两个特点:其一是包含由触发器等构成的 电路,其二是内部存在 通路。
3.时序逻辑电路的 “现态” 反映的是 时刻电路状态变化的结果,而 “次态” 则反映的
1
R _
1
是时刻电路状态变化的结果。
4.时序逻辑电路按其不同的状态改变方式,可分为时序逻辑电路和序逻辑电路两种。前者设置统一的时钟脉冲,后者不设置统一的时钟脉冲。
5.时序逻辑电路的输出不仅是当前输入的函数,同时也是当前状态的函数,这类时序逻辑电路称为型时序逻辑电路;时序逻辑电路的输出仅是当前状态的函数,而与当前输入无关,或者不存在独立设置的输出,而以电路的状态直接作为输出,这类时序逻辑电路称为
型时序逻辑电路。
6.根据触发器时钟脉冲作用方式的不同,计数器有计数器和计数器之分。前者所有触发器在同一个时钟脉冲作用下同时翻转,后者触发器状态的翻转并不按统一的时钟脉冲同时进行。
7.根据计数过程中,数字增、减规律的不同,计数器可分为计数器、计数器和可逆计数器三种类型。
8.计数器工作时,对出现的个数进行计数。
9.构成一个2n进制计数器,共需要个触发器。
10.8位移位寄存器,串行输入时需经过CP 脉冲作用后,8 位数码才能全部移入寄存器中。
三、简答题
1、同步计数器中异步置0和同步置0的区别是什么?
2、组合逻辑电路与时序逻辑电路的区别是什么?
3、时序逻辑电路在逻辑功能和电路结构上有什么特点?