电子技术基础数电部分课后答案(第五版康华光3-1少讲解
数电课后答案解析康华光第五版(完整)
第一章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制2 1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。
解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB 解:真值表如下A B A B ⊕ABAB A B ⊕AB +AB0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。
数电第五版_部分课后答案(清晰pdf康光华主编).txt
解:由图知该电路属于漏极开路门的线与输出
L E L4 E L1 L2 L3 E AB BC D
3.1.9 图题 3.1.9 表示三态门作总线传输的示意图,图中 n 个三态门的输出接到数据传 输总线,D1、D2、…、Dn 为数据输入端,CS1、CS2、…、CSn 为片选信号输入端。试问: (1)CS 信号如何进行控制,以便数据 D1、D2、…、Dn 通过该总线进行正常传输;(2)CS 信 号能否有两个或两个以上同时有效?如果 CS 出现两个或两个以上有效,可能发生什么情 况?(3)如果所有 CS 信号均无效,总线处在什么状态?
2 / 31
(3) A ABC ACD (C D) E A CD E
A ABC ACD (C D) E A(1 BC ) ACD (C D) E A(1 CD) ACD CDE A CD CDE A CD(1 E ) CDE A CD E
解: L ACD BCD ABCD ACD( B B) ( A A) BCD ABCD
ABCD ABCD ABCD ABCD ABCD m13 m9 m10 m 2 m15
(2) L A( B C )
L A( B C ) A ( B C ) A( BC BC ) BC ABC ABC BC ( A A) ABC A( B C ) ABC ABC ABC ABC ABC AB (C C ) AC ( B B ) ABC ABC ABC ABC ABC ABC ABC ABC ABC ABC ABC ABC m 7 m 5 m1 m 4 m 6
电子技术基础(数字)康华光课后解答
VNLA(max) =VIL(max) —VOL(max) =0.8V—0.4V=0.4V
2.4
0.4
2
0.8
逻辑门 B
3.5
0.2
2.5
0.6
逻辑门 C
4.2
0.2
3.2
0.8
解:根据表题 3.1.1 所示逻辑门的参数,以及式(3.1.1)和式(3.1.2),计算出逻 辑门 A 的高电平和低电平噪声容限分别为:
VNHA =VOH (min) —VIH (min) =2.4V—2V=0.4V
(2) L D(A C)
(3) L (A B)(C D)
2.2.2 已知函数 L(A,B,C,D)的卡诺图如图所示,试写出函数 L 的最简与 或表达式
解: L(A, B,C, D) BCD BCD BCD ABD 2.2.3 用卡诺图化简下列个式 (1) ABCD ABCD AB AD ABC 解: ABCD ABCD AB AD ABC ABCD ABCD AB(C C)(D D) AD(B B)(C C) ABC(D D) ABCD ABCD ABCD ABCD ABCD ABCD ABCD
解: A ABC ACD (C D)E
A( 1 B C) A C D C D E
A A C D C D E
AB +AB
1 0 0 1
A CD CDE A CD E 2.1.4 用代数法化简下列各式 (3) ABC(B C) 解: ABC(B C) (A B C)(B C)
(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H 1.4 二进制代码 1.4.1 将下列十进制数转换为 8421BCD 码: (1)43 (3)254.25 解:(43)D=(01000011)BCD 1.4.3 试用十六进制写书下列字符繁荣 ASCⅡ码的表示:P28 (1)+ (2)@ (3)you (4)43 解:首先查出每个字符所对应的二进制表示的 ASCⅡ码,然后将二进制码转换 为十六进制数表示。 (1)“+”的 ASCⅡ码为 0101011,则(00101011)B=(2B)H (2)@的 ASCⅡ码为 1000000,(01000000)B=(40)H (3)you 的 ASCⅡ码为本 1111001,1101111,1110101,对应的十六进制数分别为
《电子技术基础》第五版高教康华光版部分课后答案
第一章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制2 1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。
解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB 解:真值表如下A B A B ⊕ABAB A B ⊕AB +AB0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。
康华光《电子技术基础-数字部分》(第5版)笔记和课后习题(含考研真题)详解
第1章 数字逻辑概论1.1 复习笔记一、模拟信号与数字信号 1.模拟信号和数字信号 (1)模拟信号在时间上连续变化,幅值上也连续取值的物理量称为模拟量,表示模拟量的信号称为模拟信号,处理模拟信号的电子电路称为模拟电路。
(2)数字信号 与模拟量相对应,在一系列离散的时刻取值,取值的大小和每次的增减都是量化单位的整数倍,即时间离散、数值也离散的信号。
表示数字量的信号称为数字信号,工作于数字信号下的电子电路称为数字电路。
(3)模拟量的数字表示①对模拟信号取样,通过取样电路后变成时间离散、幅值连续的取样信号; ②对取样信号进行量化即数字化;③对得到的数字量进行编码,生成用0和1表示的数字信号。
2.数字信号的描述方法(1)二值数字逻辑和逻辑电平在数字电路中,可以用0和1组成的二进制数表示数量的大小,也可以用0和1表示两种不同的逻辑状态。
在电路中,当信号电压在3.5~5 V 范围内表示高电平;在0~1.5 V 范围内表示低电平。
以高、低电平分别表示逻辑1和0两种状态。
(2)数字波形①数字波形的两种类型非归零码:在一个时间拍内用高电平代表1,低电平代表0。
归零码:在一个时间拍内有脉冲代表1,无脉冲代表0。
②周期性和非周期性周期性数字波形常用周期T 和频率f 来描述。
脉冲波形的脉冲宽度用W t 表示,所以占空比100%t q T=⨯W③实际数字信号波形在实际的数字系统中,数字信号并不理想。
当从低电平跳变到高电平,或从高电平跳到低电平时,边沿没有那么陡峭,而要经历一个过渡过程。
图1-1为非理想脉冲波形。
图1-1 非理想脉冲波形④时序图:表示各信号之间时序关系的波形图称为时序图。
二、数制 1.十进制以10为基数的计数体制称为十进制,其计数规律为“逢十进一”。
任意十进制可表示为:()10iDii N K ∞=-∞=⨯∑式中,i K 可以是0~9中任何一个数字。
如果将上式中的10用字母R 代替,则可以得到任意进制数的表达式:()iR ii N K R ∞=-∞=⨯∑2.二进制(1)二进制的表示方法以2为基数的计数体制称为二进制,其只有0和1两个数码,计数规律为“逢二进一”。
数字电子技术基础-康华光第五版答案
数字电子技术基础-康华光第五版答案(总36页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--第一章数字逻辑习题1.1 数字电路与数字信号图形代表的二进制数1.1.4 一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%数制将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于2−4(2)127 (4)解:(2)(127)D= 27 -1=()B-1=(1111111)B=(177)O=(7F)H(4)()D=B=O=H二进制代码将下列十进制数转换为 8421BCD 码:(1)43 (3)解:(43)D=(01000011)BCD试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的ASCⅡ码为 0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为 1000000,(01000000)B=(40)H(3)you 的ASCⅡ码为本 1111001,1101111,1110101,对应的十六进制数分别为 79,6F,75(4)43 的ASCⅡ码为 0110100,0110011,对应的十六紧张数分别为 34,33逻辑函数及其表示方法在图题 1. 中,已知输入信号 A,B`的波形,画出各门电路输出 L 的波形。
解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答用真值表证明下列恒等式(3)A⊕ =B AB AB+ (A⊕B)=AB+AB由最右边2栏可知,A⊕B与AB+AB的真值表完全相同。
电子技术基础(数字)康华光课后答案
(A)
(B)
(C)
(D)
解:对于图题 3.1.12(a)所示的 CMOS 电路,当 EN =0 时, TP2 和TN 2 均导通,
TP1 和 TN1 构成的反相器正常工作,L= A ,当 EN =1 时,TP2 和TN 2 均截止,无论
A 为高电平还是低电平,输出端均为高阻状态,其真值表如表题解 3.1.12 所示, 该电路是低电平使能三态非门,其表示符号如图题解 3.1.12(a)所示。
A
L
00Βιβλιοθήκη 1010
1
0
1
1
高阻
3.1.12(a)
A
L
0
0
0
0
1
1
1
0
高阻
1
1
高阻
3.1.12(b)
EN A
0
0
L 高阻
0
1
高阻
1
0
0
1
1
1
3.1.12(c
A
L
0
0
1
0
1
0
1
0
高阻
1
1
高阻
3.1.12(d)
3.2.2 为什么说 TTL 与非门的输入端在以下四种接法下,都属于逻辑 1:(1)输 入端悬空;(2)输入端接高于 2V 的电源;(3)输入端接同类与非门的输出高电 压 3.6V;(4)输入端接 10kΩ 的电阻到地。 解:(1)参见教材图 3.2.4 电路,当输入端悬空时,T1 管的集电结处于正偏,Vcc 作用于 T1 的集电结和 T2,T3 管的发射结,使 T2,T3 饱和,使 T2 管的集电极 电 位 Vc2=VcEs2+VBE3=0.2+0.7=0.9V , 而 T4 管 若 要 导 通 VB2=Vc2≥VBE4+VD=0.7+0.7=1.4V,故 T4
电子技术基础数电部分课后答案(第五版康华光
I
T1
T2
输入全有为低高电电平 深倒饱置和使用的放大 截饱止和
平(0.2(3V.)6V)
状态
T4 截放止大
T3 饱截和止
O
低高电平 (03.26V)
2. TTL或非门
若A、B均为低电平:
T2A和T2B均将截止, T3截止。 T4和D饱和, 输出为高电平。
若A、B中有一个为高电平:
T2A或T2B将饱和, T3饱和,T4截止, 输出为低电平。
可变
很小,约为数 百欧,相当于 开关闭合
2. BJT的开关时间
BJT饱和与截止两种状态的相 互转换需要一定的时间才能完成。 从截止到导通 开通时间ton(=td+tr) 从导通到截止 关闭时间toff(= ts+tf)
3.2.2基本BJT反相器的动态性能
若带电容负载 CL的充、放电过程均需经历一定 的时间,必然会增加输出电压O波 形的上升时间和下降时间,导致基 本的BJT反相器的开关速度不高。
3.2 TTL逻辑门
3.2.1 BJT的开关特性
vI=0V时: iB0,iC0,vO=VCE≈VCC,c、e极之间近似于开路, vI=5V时: iB0,iC0,vO=VCE≈0.2V,c、e极之间近似于短路,
BJT的开关条件
工作状态 条件
截止 iB≈0
放大
0 < iB <
I CS
饱和 iB > ICS
输入 低电平
T1
T2
饱和 截止
T3
D4
截止 导通
T4 导通
输出
高电平
(2)当输入为高电平(I = 3.6 V) T2、T3饱和导通
T1:倒置的放大状态。 T4和D截止。
电子技术基础数电部分课后答案(第五版康华光--
反馈延迟环节( RC电路):利用RC电路的充放电特路 的输出状态,以获得脉冲波形输出。
RC延时环节
开 关 电 路
8.3.1 由CMOS门电路组成的多谐振荡器
1. 电路组成
υo1与υo 反相,电容接在υo与υI之间:
C
0
t
2. 工作原理
(2)第二暂稳态电容放电,电路自动翻转到第一暂稳态
电容放电
vC
vI
当 v I =VTH 时,
vI
v O1
D1
vI
D2
G1
TP D3
vO1
TN
D4
R
v O 迅速使得G1截止、G2导通
υ O1 =1υ O =0 电路返回第一暂稳态
G2 VDD TP
vI VDD
VDD+V+
放电
VTH
导通
不变
3、555定时器功能表
阈值输入 (VI1)
×
2 3 VCC
2 3 VCC
2 3 VCC
输入
输出
触发输入
(VI2)
×
1 3 VCC
1 3 VCC
1 3 VCC
复位(RD) 0 1 1 1
输出 (VO)
0 1
0
不变
放电管 T
导通 截止
导通
不变
8.4.2 用555定时器组成施密特触发器
555
双555型号的最后几位数码
556
7555 7556
优点
驱动能力较大 低功耗、高输入阻抗
电源电压工作范围
5~16V
3~18V
负载电流
可达200mA
可达4mA
8.4.1 555定时器
电子技术基础(数字部分)第五版答案康华光电子技术基础第五版康华光课后答案
电子技术基础(数字部分)第五版答案康华光电子技术基础第五版康华光课后答案第一章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSBLSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 42.(2)127 (4)2.718解:(2)(127)D=-1=(10000000)B-1=(1111111)B=(177)O=(7F)H 72(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1 在图题 1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。
解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3)ABABAB?=+(A?B)=AB+AB解:真值表如下ABAB?ABABAB?AB+AB 111111111111由最右边2栏可知,与AB+AB的真值表完全相同。
电子技术基础数字部分第五版康光华主编第3章习题答案
第三章作业答案3.1.2(2)求74LS 门驱动74ALS 系列门电路的扇出数解:首先分别求出拉电流工作时的扇出数N OH 和灌电流工作时的扇出数N OL ,两者中的最小值就是扇出数。
从教材附录A 可查得74LS 系列门电路的输出电流参数为I OH =0.4mA,I OL =8mA ,74ALS 系列门电路的输入电流参数为I IH =0.02mA,I IL =0.1mA拉电流工作时的扇出数..0420002OH OH IH I mAN I mA===灌电流工作时的扇出数.88001OL OL IL I mAN I mA===因此,74LS 门驱动74ALS 系列门电路的扇出数N O 为20。
3.1.4已知图题3.1.4所示各MOSFET 管的∣V T ∣=2V ,忽略电阻上的压降,试确定其工作状态(导通或截止)。
解:图(a )和(c )为N 沟道场效应管,对于图(a ),V GS =5V>V T ,因此管子导通对于图(c ),V GS =0V<V T ,因此管子截止图(b )和(d )为P 沟道场效应管,对于图(b ),V GS =5V-5V=0>V T ,因此管子截止对于图(d ),V GS =0V-5V=-5V<V T ,因此管子导通3.1.7写出图题3.1.7所示电路的输出逻辑表达式.解:L AB BC D E=A A A 3.1.12试分析图题3.1.12所示的CMOS 电路,说明他们的逻辑功能。
解:从图上看,这些电路都是三态门电路,分析这类电路要先分析使能端的工作情况,然后再分析逻辑功能。
(a )当=0时,T P2和T N2均导通,由T P1和T N1组成的反相器正常工作,;EN L A =当=1时,T P2和T N2均截止,此时无论输入端A 为高电平还是低电平,输出端均EN 为高阻态;因此该电路为低电平使能三态非门。
(b )当=0时,或门的输出为,T P2导通,由T P1和T N1组成的反相器正常工作,EN A ;L A =当=1时,或门的输出为0,T P2和T N1均截止,此时无论输入端A 为高电平还是低EN 电平,输出端均为高阻态;因此该电路为低电平使能三态缓冲器。
《电子技术基础》数字部分第五版课后答案
第一章数字逻辑习题1.1数字电路与数字信号1.1.2图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0121112(ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制2−1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127(4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43(3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+(2)@(3)you(4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1.6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。
解:(a)为与非,(b)为同或非,即异或第二章逻辑代数习题解答2.1.1用真值表证明下列恒等式(3)A B AB AB ⊕=+(A⊕B)=AB+AB 解:真值表如下A B A B⊕ABAB A B⊕AB +AB00010110110000101000011111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。
《电子技术基础》第五版课后答案 高教 康华光版
1.11.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSBLSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.21.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 42?(2)127 (4)2.718解:(2)(127)D=-1=(10000000)B-1=(1111111)B=(177)O=(7F)H 72(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.41.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.61.6.1在图题1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。
课后答案网 课后答案网解: (a)为与非, (b)为同或非,即异或课后答案网 课后答案网(3)ABABAB⊕=+(A⊕B)=AB+AB解:真值表如下A B AB⊕ ABAB AB⊕ AB+AB0 0 0 1 0 1 10 1 1 0 0 0 01 0 1 0 0 0 01 1 0 0 1 1 1由最右边2栏可知,AB⊕与AB+AB的真值表完全相同。
数电课后答案解析康华光第五版(完整)
数电课后答案解析康华光第五版(完整)第⼀章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的⼆进制数0101101001.1.4⼀周期性数字波形如图题所⽰,试计算:(1)周期;(2)频率;(3)占空⽐例MSB LSB0 1 2 11 12 (ms)解:因为图题所⽰为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空⽐为⾼电平脉冲宽度与周期的百分⽐,q=1ms/10ms*100%=10%1.2数制2 1.2.2将下列⼗进制数转换为⼆进制数,⼋进制数和⼗六进制数(要求转换误差不⼤于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4⼆进制代码1.4.1将下列⼗进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试⽤⼗六进制写书下列字符繁荣ASCⅡ码的表⽰:P28(1)+ (2)@ (3)you (4)43解:⾸先查出每个字符所对应的⼆进制表⽰的ASCⅡ码,然后将⼆进制码转换为⼗六进制数表⽰。
(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的⼗六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的⼗六紧张数分别为34,331.6逻辑函数及其表⽰⽅法1.6.1在图题1. 6.1中,已知输⼊信号A,B`的波形,画出各门电路输出L的波形。
解: (a)为与⾮, (b)为同或⾮,即异或第⼆章逻辑代数习题解答2.1.1 ⽤真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB 解:真值表如下A B A B ⊕ABAB A B ⊕AB +AB0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
15
高速CMOS
+5
8
1×10-3
8 ×10-3
1.0 1.5
5
3.1.3 MOS开关及其等效电路
当υI < VT 当υI > VT
: MOS管截止,iD=0, 输出高电平 :MOS管工作在可变电阻区,输出低电平
5.74LS系列——为低功耗肖特基系列。 6.74AS系列——为先进肖特基系列,它是74S系列的后继产品。 7.74ALS系列——为先进低功耗肖特基系列,是74LS系列的后继产品。
3.1.2 逻辑门电路的一般特性
1. 输入和输出的高、低电平
1 vO
vI 1
驱动门 G1
vO
输出
高电平
+VDD VOH(min)
平均传输延迟时间
tpd
tPLH tPHL 2
上升时间tr、下降时间tf
50% 输入
t PHL
50% tPLH
输出 90%
50%
10%
t
f
90%
50% 10%
tr
类型 参数
tPLH或tPHL(ns)
74HC VDD=5V
74HCT VDD=5V
74LVC VDD=3.3V
74AUC VDD=1.8V
3. 逻辑门电路
教学基本要求: 1、了解半导体器件的开关特性。 2、熟练掌握基本逻辑门(与、或、与非、或非、异或 门)、三态门、OD门(OC门)和传输门的逻辑功能。 3、学会门电路逻辑功能分析方法。 4、掌握逻辑门的主要参数及在应用中的接口问题。
3.1 MOS逻辑门
3.1.1 数字集成电路简介
1 、逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。
各类数字集成电路主要性能参数的比较
电路类型
电源电 压/V
传输延 迟时间
/ns
静态功耗 功耗-延迟积 直流噪声容限
/mW
/mW-ns VNL/V VNH/V
输出逻 辑摆幅
/V
CT54/74
+5
10
15
TTL
CT54LS/74LS +5 7.5
2
150
1.2 2.2 3.5
15
0.4 0.5 3.5
HTL
2、 逻辑门电路的分类 分立门电路
逻辑门电路 集成门电路
二极管门电路 三极管门电路
MOS门电路
TTL门电路
NMOS门 PMOS门 CMOS门
1.CMOS集成电路: 广泛应用于超大规模、甚大规模集成电路
4000系列
速度慢 与TTL不兼容 抗干扰 功耗低
74HC 74HCT
速度加快 与TTL兼容 负载能力强 抗干扰 功耗低
是速度功耗综合性的指标.延时功耗积,用符号DP表示
6. 扇入与扇出数
DP=tpd PD
扇入数:取决于逻辑门的输入端的个数。
扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。
(a)带拉电流负载 当负载门的个数增加时,总的拉电流将增加,会引起输出高电压 的降低。但不得低于输出高电平的下限值,这就限制了负载门的 个数。
负载门 G2
+VDD
vI
输入
高电平
VIH(min)
输出 低电平
VOL(max) 0
ห้องสมุดไป่ตู้
G1 门 vO 范围
VIL(max)
输入 低电平
0 G2 门 vI 范围
输入低电平的上限值 VIL(max)
输入高电平的下限值 VIH(min)
输出高电平的下限值 VOH(min)
输出低电平的上限值 VOL(max)
2. 噪声容限 在保证输出电平不变的条件下,输入电平允许波动的范围。它表 示门电路的抗干扰能力
CMOS电路传输延迟时间
形的作用下,其输出波形相对于输入 波形延迟了多长的时间。
50% 输入
t PHL
50% tPLH
输出 90%
50%
10%
t
f
90%
50% 10%
tr
导通延迟时间tPHL——从输入波形上升沿的中点到输出波形 下降沿的中点所经历的时间。
截止延迟时间tPLH——从输入波形下降沿的中点到输出波形 上升沿的中点所经历的时间。
+15 85
30
2550
7
7.5
13
CE10K系列 -5.2 2
25
ECL
CE100K系列 -4.5 0.75
40
50
0.155 0.125 0.8
30
0.135 0.130 0.8
VDD=5V
+5
45 5×10-3 225 ×10-3 2.2 3.4
5
CMOS
VDD=15V
+15
12 15×10-3 180 ×10-3 6.5 9.0
高电平扇出数:
N OH
IOH ( 驱 动 门) I IH (负 载 门)
IOH :驱动门的输出高电平电流 IIH :负载门的输入高电平电流
(b)带灌电流负载
当负载门的个数增加时,总的灌电流IOL将增加,同时也将引起 输出低电压VOL的升高。当输出为低电平,并且保证不超过输 出低电平的上限值。
N OL
74VHC 74VHCT
速度两倍于74HC 与TTL兼容 负载能力强 抗干扰 功耗低
74LVC 74VAUC
低(超低)电压 速度更加快 与TTL兼容 负载能力强 抗干扰功耗低
2.TTL 集成电路: 广泛应用于中大规模集成电路
74系列
74LS系列
74AS系列
74ALS
TTL集成逻辑门电路系列简介
1.74系列——为TTL集成电路的早期产品,属中速TTL器件。 2.74L系列——为低功耗TTL系列,又称LTTL系列。 3.74H系列——为高速TTL系列。 4.74S系列——为肖特基TTL系列,进一步提高了速度。
负载门输入高电平时的噪声容限: VNH —前级门输出高电平的最小 值允许负向噪声电压的最大值。
VNH =VOH(min)-VIH(min)
负载门输入低电平时的噪声容限:
VNL —前级门输出低电平的最大 值允许正向噪声电压的最大值
VNL =VIL(max)-VOL(max)
3.传输延迟时间
传输延迟时间是表征门电路开关速度 的参数,它说明门电路在输入脉冲波
I OL ( 驱 动 门) I IL (负 载 门)
IOL :驱动门的输出低电平电流 IIL :负载门输入低电平电流
说明:
(1)若IOH≠IOL,则NOH≠NOL,常取小值 (2)CMOS门电路扇出系数的计算分两种情况 (3)若负载门有两个以上的输入接入驱动门,则 NO等于输入端数目 (4)当负载为CMOS门时,其输入电容不能忽略
7
8
2.1
0.9
4. 功耗 静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时
电源总电流ID与电源电压VDD的乘积。 动态功耗:指的是电路在输出状态转换时的功耗。
PD = PT + PL 对于TTL门电路来说,静态功耗是主要的。 CMOS电路的静态功耗非常低,CMOS门电路有动态功耗 5. 延时功耗积