基于寄存器传输级时钟门的低功耗设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于寄存器传输级时钟门的低功耗设计
杨影;肖莹莹
【期刊名称】《中国集成电路》
【年(卷),期】2017(26)8
【摘要】现如今,低功耗成为VLSI设计中主要考虑的因素.尤其在消费类电子产品,已经选择使用电池来供电(主要是锂电池).由于电池设备(尤其是可充电池)的物理性质,使得电池无法做的很小,同时电池容量还要很大,因此低功耗优化设计就变得尤为重要.本文基于低功耗优化设计思想出发,主要对寄存器传输级时钟门进行了具体的分析.在没有启动信号的情况下使用的总线专用时钟门控(BSC)、基于阈值的时钟门控(TCG)、优化总线专用时钟门控(OBSC).另外,通过实验对比分析得知OBSC相比于非CG电路减少了26.95%电源电路.与门隔离式给出的最大功率在减少,减少到17.67%,只有3.17%的延迟增加.最终,通过对寄存器传输级时钟门的改进,希望能够对VLSI的低功耗设计提供一定的帮助.
【总页数】5页(P53-57)
【作者】杨影;肖莹莹
【作者单位】大连东软信息学院电子工程系,大连,116023;大连东软信息学院电子工程系,大连,116023
【正文语种】中文
【中图分类】TN43
【相关文献】
1.基于超低功耗单片机的RTC时钟的设计实现 [J], 刘玉秀;郭建强;李金龙
2.数字后端低功耗设计策略探讨——基于Synopsys EDA工具对时钟树功耗进行分析及优化 [J], 高旭
3.基于时钟控制技术的低功耗三值D触发器设计 [J], 耿亮;沈继忠;许聪源
4.基于时钟芯片的低功耗待机电路设计与应用 [J], 陈基伟
5.基于5P1105的低功耗时钟设计 [J], 罗剑;孙淼;昌畅;李晓龙
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档