3组合逻辑电路习题解答
组合逻辑电路习题解答
自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。
2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。
3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。
输入输出均为低电平有效。
当输入7I 6I 5I …0I 为时,输出2Y 1Y 0Y 为 010 。
4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 。
5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。
6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。
7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B ) 、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用超前进位的目的是简化电路结构 × 。
(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。
A .电路未达到最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。
A .01→10B .00→10C .10→11D .11→0113.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。
A .011 B .100 C .101 D .01014.数据分配器和 有着相同的基本电路结构形式。
组合逻辑电路习题解答
(2)习题写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。
习题图解:F AB AB AB AB A B 该电路实现异或门的功能 分析图所示电路,写出输出函数F 。
解:F (A B) B B A B已知图示电路及输入 A 、B 的波形,试画出相应的输出波形F ,不计门的延迟.A 」_丨丨— iiiI*iI;BI I I I I I IIJI | [iF i I i i n ii ~I HIai i解:F A? AB ?B ? AB A? AB ?B ?AB AB? AB A B 由与非门构成的某表决电路如图所示。
其中A 、B 、CD 表示4个人,L=1时表示决议通过。
(1) 试分析电路,说明决议通过的情况有几种。
(2)分析A B C 、D 四个人中,谁的权利最大。
解:(1) L CD?BC?ABD CD BC ABDABCD L ABCD L 0000 0 1000 0 0001 0 1001 0 0010 0 1010 0 00111 10111A B习题图A BD C B ALABC F 000 0 00i 1 0i0 1 0ii 1 i00 1 i0i 1 ii0 1111 0(3) 根据真值表可知,四个人当中 C 的权利最大。
分析图所示逻辑电路,已知 S 、S o 为功能控制输入,A 、B 为输入信号,L 为输出,求电路所 具有的功能。
⑶ 当SS 0=00和S i S o =ii 时,该电路实现两输入或门,当S i S o =0i 时,该电路实现两输入或非门,当S I S D =10时,该电路实现两输入与非门。
(2)0i00 0 ii00 0 0i0i 0 ii0i 1 0ii01 iii0 1 0iii1 11111解:(1) L A S i ?B S i(A S i BS i )S 0S1S 0 L 00A+B0ii0ABA+B11AS i习题图S 0电路逻辑功能为:“判输入ABC是否相同”电路。
第3章组合逻辑电路习题解答
第3章组合逻辑电路习题解答复习思考题3-1组合逻辑电路的特点?从电路结构上看,组合电路只由逻辑门组成,不包含记忆元件,输出和输入之间无反馈。
任意时刻的输出仅仅取决于该时刻的输入,而与电路原来的状态无关,即无记忆功能。
3-2什么是半加?什么是全加?区别是什么?若不考虑有来自低位的进位将两个1位二进制数相加,称为半加。
两个同位的加数和来自低位的进位三者相加,称为全加。
半加是两个1位二进制数相加,全加是三个1位二进制数相加。
3-3编码器与译码器的工作特点?编码器的工作特点:将输入的信号编成一个对应的二进制代码,某一时刻只能给一个信号编码。
译码器的工作特点:是编码器的逆操作,将每个输入的二进制代码译成对应的输出电平。
3-4用中规模组合电路实现组合逻辑函数是应注意什么问题?中规模组合电路的输入与输出信号之间的关系已经被固化在芯片中,不能更改,因此用中规模组合电路实现组合逻辑函数时要对所用的中规模组合电路的产品功能十分熟悉,才能合理地使用。
3-5什么是竞争-冒险?产生竞争-冒险的原因是什么?如何消除竞争-冒险?在组合逻辑电路中,当输入信号改变状态时,输出端可能出现虚假信号----过渡干扰脉冲的现象,叫做竞争冒险。
门电路的输入只要有两个信号同时向相反方向变化,这两个信号经过的路径不同,到达输入端的时间有差异,其输出端就可能出现干扰脉冲。
消除竞争-冒险的方法有:接入滤波电容、引入选通脉冲、修改逻辑设计。
习题3-1试分析图3.55所示各组合逻辑电路的逻辑功能。
解:(a)图(1)由逻辑图逐级写出表达式:Y(AB)(CD)(2)化简与变换:令Y1ABY2CD则YY1Y2(4)分析逻辑功能:由真值表可知,该电路所能完成的逻辑功能是:判断四个输入端输入1的情况,当输入奇数个1时,输出为1,否则输出为0。
(b)图(1)由逻辑图逐级写出表达式:BA(2)化简与变换:Y=1由此可见,无论输入是什么状态,输出均为1 3-2试分析图3.56所示各组合逻辑电路的逻辑功能,写出函数表达式。
习题3 组合逻辑电路分析与设计 数字电子技术 含答案
1习 题 3组合逻辑电路分析与设计数字电子技术[题3.1] 分析图题3.1所示电路,列出真值表,写出输出函数表达式,并说明电路的逻辑功能。
解:由电路图得真值表如下所示:所以:AB 时,11Y = A B 时,31Y = A B =时,21Y =电路实现比较器的功能。
A ,B 是输入;Y 1,Y 2,Y 3分别是A<B ,A=B ,A>B 时的输出。
[题3.2] 分析图题3.2所示电路,说明电路的逻辑功能。
2解:电路的逻辑函数表达式为:(10Y S EN A S EN B EN Y EN ⎧=⋅⋅+⋅⋅=⎪⎨=⎪⎩时);输出高阻态(时)电路的逻辑功能是:在使能条件EN=1且S=0时,输出A ;在使能条件EN=1且S=1时,输出B ;使能条件EN=0时,输出高阻态。
电路实现数据选择器的功能。
[题3.3] 图题3.3是一个密码锁控制电路。
开锁条件是必须将开锁开关闭合,且要拨对密码。
如果以上两个条件都得到满足,开锁信号为1,报警信号为0,即锁打开而不报警。
否则,开锁信号为0,报警信号为1。
试分析该电路的密码是多少。
解:1Y S ABCD =⋅2Y S ABCD =⋅分析电路可知:电路的密码是1001。
[题3.4] 图题3.4所示电路由4位二进制比较器7485和4位二选一数据选择器74157组成。
其中74157控制端B A /的控制作用为:B A /=0时,Y i =A i ,否则,Y i =B i 。
试分析图示电路的逻辑功能。
3解:当A B ≤时,输出A ;当A B 时,输出B ;所以电路的功能是输出A ,B 中较小的数。
[题3.5] 某建筑物的自动电梯系统有五个电梯,其中三个是主电梯(设为A 、B 、C ),两个备用电梯。
当上下人员拥挤,主电梯全被占用时,才允许使用备用电梯。
现需设计一个监控主电梯的逻辑电路,当任何两个主电梯运行时,产生一个信号(Y 1),通知备用电梯准备运行;当三个主电梯都在运行时,则产生另一个信号(Y 2),使备用电梯主电源接通,处于可运行状态。
(完整)3组合逻辑电路习题解答
(完整)3组合逻辑电路习题解答自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。
2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。
3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。
输入输出均为低电平有效。
当输入7I 6I 5I …0I 为11010101时,输出2Y 1Y 0Y 为 010 .4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 11111101 。
5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。
6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。
7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B )、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用超前进位的目的是简化电路结构 × 。
(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。
A .电路未达到最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的? A .在输出级加正取样脉冲 B .在输入级加正取样脉冲 C .在输出级加负取样脉冲 D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。
A .01→10B .00→10C .10→11D .11→01 13.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。
A .011 B .100 C .101 D .01014.数据分配器和 有着相同的基本电路结构形式。
组合逻辑电路习题解答
自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。
2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。
3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。
输入输出均为低电平有效。
当输入7I 6I 5I …0I 为时,输出2Y 1Y 0Y 为 010 。
4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 。
5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。
6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。
7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B ) 、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用超前进位的目的是简化电路结构 × 。
(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。
A .电路未达到最简 B .电路有多个输出 C .电路中的时延 D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲 12.当二输入与非门输入为 变化时,输出可能有竞争冒险。
A .01→10B .00→10C .10→11D .11→01 13.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。
A .011 B .100 C .101 D .010 14.数据分配器和 有着相同的基本电路结构形式。
数字电子技术基础第三版第三章答案
题3.10数据选择器和数据分配器各具有什么功能?若想将一组并行输入的数据转换成串行输出,应采用哪种电路?
答:数据选择器根据控制信号的不同,在多个输入信号中选择其中一个信号输出。数据分配器则通过控制信号将一个输入信号分配给多个输出信号中的一个。若要将并行信号变成串行信号应采用数据选择器。
试设计符合上述要求的逻辑电路(器件不限)。
解:题目中要求控制信号对不同功能进行选择,故选用数据选择器实现,分析设计要求,得到逻辑表达式:
。
4选1数据选择器的逻辑表达式:
。
对照上述两个表达式,得出数据选择器的连接方式为:
A0=C1,A1=C2, , , , 。
根据数据选择器的连接方程,得到电路如习题3.3图所示。
1
0
0 0
1 0 0 0
1
0
1 0
1 0 0 1
1
1
1 1
1 0 1 0
1
1
0 1
1 0 1 1
1
0
0 0
1 1 0 0
0
0
1 1
1 1 0 1
0
1
1 0
1 1 1 0
0
1
1 0
1 1 1 1
0
0
0 1
(3)由真值表,作函数卡诺图如习题3.1图(b)所示。
卡诺图化简函数,得到最简与或式:
变换F2的表达式
(2)定义逻辑变量0、1信号的含义。无论输入变量、输出变量均有两个状态0、1,这两个状态代表的含义由设计者自己定义。
(3)再根据设计问题的因果关系以及变量定义,列出真值表。
(完整版)组合逻辑电路习题及答案.
1.组合电路如图所示,分析该电路的逻辑功能。
解:(1)由逻辑图逐级写出逻辑表达式ABC P =CP BP AP L ++=ABC C ABC B ABC A ++= (2)化简与变换CB A ABC C B A ABC C B A ABC L +=+++=++=)((3)由表达式列出真值表(4)分析逻辑功能由真值表可知,当A 、B 、C 三个变量不一致时,电路输出为“1”,所以这个电路称为“不一致电路”。
2.由3线-8线译码74LS138(输出低电平有效)和4选1数据选择器(74LS153)组成如图所示的电路,B 1、B 2和C 1、C 2为二组二进制数,试列出真值表,并说明功能。
真值表A B CL解: 输出表达式: 212101122321F D C C D C C D C C D C C =+++021*********Y C C Y C C Y C C Y C C =⋅+⋅+⋅+⋅21021210212102121021A A A C C A A A C C A A A C C A A A C C =⋅+⋅+⋅+⋅2121212121212121B BC C B B C C B B C C B B C C =⋅+⋅+⋅+⋅功能说明:由地址码C 2C 1选择B 2B 1的最小项的反变量输出3.设计一个监视交通信号灯工作状态的逻辑电路。
正常情况下,红、黄、绿灯只有一个亮,否则视为故障状态,发出报警信号,提醒有关人员修理。
要求:(1)用门电路实现(2)用3-8线译码器实现(3)用4选1数据选择器实现。
解:(1)用门电路实现真值表B 2C 1C 0 00 11 01 1F21B B 21B B 21B 21B B①逻辑抽象输入变量:R 、A 、G ,红、黄、绿灯;灯亮为1,不亮为0。
输出变量:Z--故障信号,正常工作Z 为0,发生故障Z 为1。
列出真值表②写出函数式并化简 Z R A G RAG RA G RAG RAG =++++ 经卡诺图化简得: Z R A G RA RG AG =+++ ③画出电路图(2)用3-8线译码器实现①标准与或式 03567 Z R A G RAG RA G RAG RAG m m m m m =++++=++++ ②化成与非-与非式 0356703567Z m m m m m m m m m m =++++=⋅⋅⋅⋅ ③设R =A 2、A =A 1、G =A 0 则03567Z Y Y Y Y Y =⋅⋅⋅⋅ ④画连线图(3)用4选1数据选择器实现①标准与或式 Z R A G RAG RA G RAG RAG =++++S =1时 4选1 010*********Y D A A D A A D A A D A A =+++ ②确定输入变量和地址码的对应关系令A =A 1,G = A 0 ( )()()1Z R A G R AG R AG AG =+++⋅ 则:0D R = 12D D R == 31D =4.分别用74LS153(4选1数据选择器)和74LS152(8选1)实现函数F=AB+BC+AC 。
组合逻辑电路练习题及答案.
第三章 组合逻辑电路练习题及答案[3.1] 分析图P3.1电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。
[解]BCAC AB Y BC AC AB C B A ABC Y ++=+++++=21)(B 、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。
[3.2] 图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。
[解](1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。
3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++=(2)COMP=0、Z=0时,Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。
COMP =0、Z=0的真值表从略。
[3.3] 用与非门设计四变量的多数表决电路。
当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。
[解] 题3.3的真值表如表A3.3所示,逻辑图如图A3.3所示。
ABCD D ABC D C AB CD B A BCD A Y ++++=BCD ACD ABC ABC +++=B C D A C D A B D A B C ⋅⋅⋅=[3.4] 有一水箱由大、小两台泵M L 和M S 供水,如图P3.4所示。
水箱中设置了3个水位检测元件A 、B 、C 。
水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。
现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。
试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。
[解] 题3.4的真值表如表A3.4所示。
组合逻辑电路习题解答
文档()自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。
2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。
3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。
输入输出均为低电平有效。
当输入7I 6I 5I …0I 为11010101时,输出2Y 1Y 0Y 为010 。
4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 11111101 。
5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。
6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。
7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B ) 、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用超前进位的目的是简化电路结构 × 。
(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。
A .电路未达到最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。
A .01→10B .00→10C .10→11D .11→0113.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。
A .011 B .100 C .101 D .01014.数据分配器和 有着相同的基本电路结构形式。
3组合逻辑电路习题解答79304
自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。
2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。
3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。
输入输出均为低电平有效。
当输入7I 6I 5I …0I 为11010101时,输出2Y 1Y 0Y 为010 。
4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 11111101 。
5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。
6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。
7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B ) 、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用超前进位的目的是简化电路结构 × 。
(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。
A .电路未达到最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。
A .01→10B .00→10C .10→11D .11→0113.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。
A .011 B .100 C .101 D .01014.数据分配器和 有着相同的基本电路结构形式。
组合逻辑电路题解
组合逻辑电路题解3.1 写出如图3.12所示各电路的逻辑表达式,并化简之。
分析根据逻辑图写逻辑表达式的方法是:从输入端到输出端,逐级写出各个门电路的逻辑表达式,最后写出各个输出端的逻辑表达式。
解对图3.12(a)所示电路,从输入端开始的3个与非门的输出分别为、和,输出端F的逻辑表达式为:对图3.12(b)所示电路,从输入端开始的3个与非门的输出分别为、和,输出端F的逻辑表达式为:(a)(b)图3.12 习题3.1的图3.2 写出如图3.13所示各电路的逻辑表达式,并化简之。
(a)(b)图3.13 习题3.2的图分析在逻辑图比较简单的情况下,可一次性写出输出端的逻辑表达式。
解对图3.13(a)所示电路,逻辑表达式为:对图3.13(b)所示电路,逻辑表达式为:3.3 证明如图3.14所示两个逻辑电路具有相同的逻辑功能。
(a)(b)图3.14 习题3.3的图分析如果两个逻辑电路的逻辑表达式或真值表完全相同,则它们具有相同的逻辑功能。
解对图3.14(a)所示电路,逻辑表达式为:对图3.14(b)所示电路,逻辑表达式为:因为两个逻辑电路的逻辑表达式完全相同,所以它们具有相同的逻辑功能。
3.4 分析如图3.15所示两个逻辑电路的逻辑功能是否相同?要求写出逻辑表达式,列出真值表。
(a)(b)图3.15 习题3.4的图解对图3.15(a)所示电路,逻辑表达式为:对图3.15(b)所示电路,逻辑表达式为:真值表如表3.12所示。
因为两个逻辑电路的逻辑表达式以及真值表完全相同,所以它们具有相同的逻辑功能。
表3.12 习题3.4的真值表A B C F1F20 0 0 0 0 1 0 1 00 1 11 0 0 1 0 1 1 1 0 1 1 1 011113.5 分析如图3.16所示两个逻辑电路,要求写出逻辑式,列出真值表,然后说明这两个电路的逻辑功能是否相同。
(a)(b)图3.16 习题3.5的图解对图3.16(a)所示电路,逻辑表达式为:对图3.16(b)所示电路,逻辑表达式为:真值表如表3.13所示。
第章组合逻辑电路习题解答
复习思考题3-1 组合逻辑电路的特点从电路结构上看,组合电路只由逻辑门组成,不包含记忆元件,输出和输入之间无反馈。
任意时刻的输出仅仅取决于该时刻的输入,而与电路原来的状态无关,即无记忆功能。
3-2 什么是半加什么是全加区别是什么若不考虑有来自低位的进位将两个1位二进制数相加,称为半加。
两个同位的加数和来自低位的进位三者相加,称为全加。
半加是两个1位二进制数相加,全加是三个1位二进制数相加。
3-3 编码器与译码器的工作特点编码器的工作特点:将输入的信号编成一个对应的二进制代码,某一时刻只能给一个信号编码。
译码器的工作特点:是编码器的逆操作,将每个输入的二进制代码译成对应的输出电平。
3-4 用中规模组合电路实现组合逻辑函数是应注意什么问题中规模组合电路的输入与输出信号之间的关系已经被固化在芯片中,不能更改,因此用中规模组合电路实现组合逻辑函数时要对所用的中规模组合电路的产品功能十分熟悉,才能合理地使用。
3-5 什么是竞争-冒险产生竞争-冒险的原因是什么如何消除竞争-冒险在组合逻辑电路中,当输入信号改变状态时,输出端可能出现虚假信号----过渡干扰脉冲的现象,叫做竞争冒险。
门电路的输入只要有两个信号同时向相反方向变化,这两个信号经过的路径不同,到达输入端的时间有差异,其输出端就可能出现干扰脉冲。
消除竞争-冒险的方法有:接入滤波电容、引入选通脉冲、修改逻辑设计。
习 题3-1试分析图所示各组合逻辑电路的逻辑功能。
解: (a)图 (1) 由逻辑图逐级写出表达式:)()(D C B A Y ⊕⊕⊕=(2) 化简与变换:令DC Y B A Y ⊕=⊕=21则 21Y Y Y ⊕=(3)由表达式列出真值表,见表。
输入中间变量中间变量 输出 A B C DY 1 Y 2Y0 0 0 011 1 01 1 011 1 11 1 11(4)分析逻辑功能:由真值表可知,该电路所能完成的逻辑功能是:判断四个输入端输入1的情况,当输入奇数个1时,输出为1,否则输出为0。
第3章习题解答
思考题与习题与题解3-1 填空题1.若要实现逻辑函数BC AB F +=,可以用一个 1 与或 门;或者用 三 个与非门;或者用 四 个或非门。
2.半加器有 2 个输入端, 2 个输出端;全加器有 3 个输入端, 2 个输出端。
3. 半导体数码显示器的内部接法有两种形式:共 阴极 接法和共 阳极 接法。
4. 对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。
3-2 单项选择题1.组合逻辑电路的输出取决于( A )。
A .输入信号的现态B .输出信号的现态C .输入信号的现态和输出信号变化前的状态 2.编码器译码器电路中,( A )电路的输出是二进制代码。
A .编码 B .译码 C .编码和译码 3.全加器是指( C )。
A .两个同位的二进制数相加B .不带进位的两个同位的二进制数相加C .两个不同位的二进制数及来自低位的进位三者相加 4.二-十进制的编码器是指( B )。
A .将二进制代码转换成0~9十个数字B .将0~9十个数字转换成二进制代码电路C .二进制和十进制电路 5.二进制译码器指( A )。
A .将二进制代码转换成某个特定的控制信息B .将某个特定的控制信息转换成二进制数C .具有以上两种功能6. 组合电路的竞争冒险是指( B )。
A .输入信号有干扰时,在输出端产生了干扰脉冲B .输入信号改变状态时,输出端可能出现的虚假信号C .输入信号不变时,输出端可能出现的虚假信号3-3 组合电路如图图3.45所示,分析该电路的逻辑功能。
图3.45 题3-3图图(a) C B A ABC C B A ABC ABC CABC B ABC A L +=++=++=)( 图(b)[][][][][][]))(())(()()()()(D C D C B A AB D C CD B A B A D C D C B A B A D C B A Y +++++=+⊕+=⊕⊕⊕=(2)由表达式列出真值表,见表3-1 (a)、(b)。
组合逻辑电路习题解答
A
=1
&
B
=1
=1
L
S1
S0
习题 4.5 图
解:(1) L = A ⊕ S1 • B ⊕ S1 ⊕ S0 = ( A ⊕ S1 + B ⊕ S1 ) ⊕ S0
=C+D+ A+B+C+ A+B+C+B+D
即可用或非门实现。
(3) 由上步可继续做变换:
F = CD + ABC + ABC + BD
根据最简与或非式画出用与或非门实现的最简逻辑电路。(图略)
4.9、设计一个由三个输入端、一个输出端组成的判奇电路,其逻辑功能为:当奇数个输入 信号为高电平时,输出为高电平,否则为低电平。要求画出真值表和电路图。 解:(1)根据题意,设输入逻辑变量为 A、B、C,输出逻辑变量为 F,列出真值表为:
F = BC D + AD + BC D + ABC = BC D + AD + BC D + ABC = BC D • AD • BC D • ABC
根据最简与非式画出用与非门实现的最简逻辑电路:电路略。
(2 )由上述卡偌图还可得到最简或与表达式:
F = (C + D)( A + B + C)( A + B + C)(B + D)
习题
4.1 写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。
习题 4.1 图
(电子技术对口升学考试)组合逻辑电路的分析习题与解答
组合逻辑电路的分析(习题与解答)组合逻辑电路的分析,是指基于逻辑电路图、分析、明确该电路的基本功能的过程。
理论上讲,逻辑电路图本身就是逻辑功能的一种表达方式,但在许多情况下,用逻辑电路图表达的逻辑功能不够直观、形象,往往需要将其转化为逻辑表达式的形式,以使逻辑功能更加直观、确定。
组合逻辑电路的分析一般可按如下步骤进行。
(1)根据逻辑电路图,由输入到输出逐级输出逻辑表达式。
(2)化简逻逻辑表达式,得到最简逻辑表达式。
(3)根据最简的逻辑表达式列出真值表。
(4)根据列真值表,分析、确定逻辑电路的基本功能。
习题1.分析如图所示的三人表决器的逻辑电路的逻辑功能。
解:(1)根据逻辑电路逐级写出逻辑表达式AB Y=1BCY=2ACY=3ACBCABYYYY••=••=321(2)化简逻辑表达式ACBCABACBCABY++=••==(3)根据化简后的逻辑表达式列出真值表输入输出输入输出A B C Y A B C Y0 0 0 0 1 0 0 00 0 1 0 1 0 1 10 1 0 0 1 1 0 10 1 1 1 1 1 1 1 (4)由真值表可知,3个输入中至少有两个或两个以上的输入为1时,输出才为1,否则输出为0。
此电路为一个少数服从多数的三人表决器。
习题2.分析如图所示的逻辑电路的逻辑功能。
解:(1)根据逻辑电路逐级写出逻辑表达AB Y=1ABAY•=2ABBY•=3ABBABAYYY•••=•=32(2)化简逻辑表达式ABBABAYYY•••=•=32ABBABA•+•=BABA+=(3)根据化简后的逻辑表达式列出真值表输入输出A B Y0 0 00 1 11 0 11 1 0(4)由真值表可知,可知逻辑电路的功能:输入一致时,输出为0,输入不一致时,输出为1。
此电路的逻辑功能为同出0,异出1。
习题3.分析如图所示的逻辑电路的逻辑功能。
解:(1)根据逻辑电路逐级写出逻辑表达式BA Y=1ABY=2ABBAYYY+=+=21(2)化简逻辑表达式ABBAY+=此函数表达式已为最简与或表达式。
组合逻辑电路《模拟电路与数字电路》第3版 寇戈 第9章习题解答
1)根据所给电路图,写出逻辑函数表达式、进行化简:
———————
———————
———————
F= A*B*C *A+ A*B*C *B+ A*B*C *C
———————
= B*C *(A+B+C)
————————
=A*B*C+ A+B+C
—— —— ——
——
= A *(B○+ C)+A*B○+ C
=A○+ B○+ C
4)根据化简后的逻辑函数表达式列出真值表:
A
B
C
F
0
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
0
0
1
1
0
1
0
1
1
0
0
1
1
1
1
5)根据真值表分析可知,该电路实现的是三个输入变量
的 1 的个数为偶数时,输出信号为 0;当三个输入变量的
1 的个数位奇数时,输出信号为 1;因此,该电路可用于
Y8 Y9 Y10 Y11 Y12 Y13 Y14 Y15
74LS138
U3
1 2 3
A B C
6 4 5
E1 E2 E3
Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
15 14 13 12 11 10 9 7
Y16 Y17 Y18 Y19 Y20 Y21 Y22 Y23
74LS138
U4
1 2 3
组合逻辑电路练习题和答案
第2章习题一、单选题1.若在编码器中有50个编码对象,则输出二进制代码位数至少需要( B )位。
A)5 B)6 C)10 D)502.一个16选1的数据选择器,其选择控制(地址)输入端有( C )个,数据输入端有( D )个,输出端有( A )个。
A)1 B)2 C)4 D)163.一个8选1的数据选择器,当选择控制端S2S1S0的值分别为101时,输出端输出( D )的值。
A)1 B)0 C)D4D)D54.一个译码器若有100个译码输出端,则译码输入端至少有( C )个。
A)5 B)6 C)7 D)85.能实现并-串转换的是( C )。
A)数值比较器B)译码器C)数据选择器D)数据分配器6.能实现1位二进制带进位加法运算的是( B )。
A)半加器B)全加器C)加法器D)运算器7.欲设计一个3位无符号数乘法器(即3×3),需要()位输入及( D )位输出信号。
A)3,6 B)6,3 C)3,3 D)6,68.欲设计一个8位数值比较器,需要()位数据输入及( B )位输出信号。
A)8,3 B)16,3 C)8,8 D)16,169. 4位输入的二进制译码器,其输出应有( A )位。
A)16 B)8 C)4 D)1二、判断题1. 在二——十进制译码器中,未使用的输入编码应做约束项处理。
()2. 编码器在任何时刻只能对一个输入信号进行编码。
()3. 优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。
()4. 编码和译码是互逆的过程。
()5. 共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
()6. 3位二进制编码器是3位输入、8位输出。
()7. 组合逻辑电路的特点是:任何时刻电路的稳定输出,仅仅取决于该时刻各个输入变量的取值,与电路原来的状态无关。
()8. 半加器与全加器的区别在于半加器无进位输出,而全加器有进位输出。
()9. 串行进位加法器的优点是电路简单、连接方便,而且运算速度快。
组合逻辑电路课后习题答案
第8章思考题与习题8.1 在题8.1图所示电路中,A 、B 是数据输入端,K 是控制输入端,试分析在控制输入K 的不同取值下,数据输入A 、B 和输出间的关系。
(a ) (b )题8.1图解:(a )F a =ABK+(A+B)K当K=0时,F a =(A+B) 与逻辑关系当K=1时,F a =AB 或逻辑关系(b )一位二进制数比较器,低电平有效AB Kb1 b2 F b2 AB A K F 1b ⋅⋅=B A K ⋅=BA K +=AB B K F b ⋅⋅=3B A K ⋅=BA K +=312b b b F F K F ⋅⋅=BA K ⊕+=8.2设计一组合逻辑电路,输入为三位二进制数,输出为F 。
其功能是:输入的三位数码中有奇数个“1”时,电路的输出F 为1,否则为0。
要求用“异或”门实现该电路。
解:设三位二进制数分别为A 、B 、C由真值表可得F=m 1+ m 2 + m 4 + m 7 =A ⊕B ⊕CC B A F8.3 试用三个一位半加器实现下列函数,且不附加任何其它门。
(1)F 1(X ,Y ,X )=Σm (1,2,4,7)(2)F 1(X ,Y ,Z )Z Y X YZ X += (3)F 3(X ,Y ,X )=Σm (1,3,5,6) (4)F 4(X ,Y ,X )=X Y Z解:8.4某工厂有三个车间,每个车间各需1KW的电力。
这三个车间由两台发电机组供电,一台是1KW,另一台是2KW。
此三车间经常不同时工作,为了节省能源,又保证电力的供应,试设计一个逻辑电路,能自动完成配电任务。
解:设三个车间为A、B、C:“1”工作;“0”不工作1KW发电机为F1,2KW发电机为F2:“1”工作;“0”不工作列真值表:A B C F1F2 A B C F1F20 0 0 0 0 1 0 0 1 00 0 1 1 0 1 0 1 0 10 1 0 1 0 1 1 0 0 10 1 1 0 1 1 1 1 1 1CBAF⊕⊕=1ACBCABF2++=C8.5用两片CC4512八选一数据选择器分别生成逻辑函数Y 1和Y 2,画出接线图。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
3组合逻辑电路习题解答 33自我检测题1.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。
2.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。
3.8线—3线优先编码器74LS148的优先编码顺序是7I 、6I 、5I 、…、0I ,输出为2Y 1Y 0Y 。
输入输出均为低电平有效。
当输入7I 6I 5I …0I 为11010101时,输出2Y 1Y 0Y 为 010 。
4.3线—8线译码器74HC138处于译码状态时,当输入A 2A 1A 0=001时,输出07Y ~Y = 11111101 。
5.实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。
6.根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。
7.一位数值比较器,输入信号为两个要比较的一位二进制数,用A 、B 表示,输出信号为比较结果:Y (A >B ) 、Y (A =B )和Y (A <B ),则Y (A >B )的逻辑表达式为B A 。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用超前进位的目的是简化电路结构 × 。
(√,× ) 10.组合逻辑电路中的冒险是由于 引起的。
A .电路未达到最简 B .电路有多个输出C .电路中的时延D .逻辑门类型不同11.用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?A .在输出级加正取样脉冲B .在输入级加正取样脉冲C .在输出级加负取样脉冲D .在输入级加负取样脉冲12.当二输入与非门输入为 变化时,输出可能有竞争冒险。
A .01→10B .00→10C .10→11D .11→0113.译码器74HC138的使能端321E E E 取值为 时,处于允许译码状态。
A .011 B .100 C .101 D .01014.数据分配器和 有着相同的基本电路结构形式。
A .加法器B .编码器C .数据选择器D .译码器 15.在二进制译码器中,若输入有4位代码,则输出有 个信号。
A .2 B .4 C .8 D .1616.比较两位二进制数A=A 1A 0和B=B 1B 0,当A >B 时输出F =1,则F 表达式是 。
3组合逻辑电路习题解答 34A .B A F = B .0101B B A A F ++=D .0011B A B A F ++=17.集成4位数值比较器74LS85级联输入I A <B 、I A=B 、I A >B 分别接001,当输入二个相等的4位数据时,输出F A <B 、F A=B 、F A >B 分别为 。
A .010 B .001 C .100 D .01118.实现两个四位二进制数相乘的组合电路,应有 个输出函数。
A . 8 B .9 C .10 D .1119.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要 个异或门。
A .2B .3C .4D .520.在图T3.20中,能实现函数C B B A F +=的电路为 。
A B FCB AC F(a )(b ) (c )图T3.20A .电路 (a )B .电路(b )C .电路(c )D .都不是习 题1.分析图P3.1所示组合逻辑电路的功能,要求写出与-或逻辑表达式,列出其真值表,并说明电路的逻辑功能。
A B CS图P3.13组合逻辑电路习题解答 35解: CO =AB +BC +ACAC BC AB C B A ABC CO C B A ABC S +++++=+++=)()(AC BC AB C B A ABC )(+++=AC BC AB C AC BC AB B AC BC AB A ABC +++= A B AB C AC C A B C BC B A ABC +++= C B A C B A C B A ABC +++=真值表电路功能:一位全加器,A 、B 为两个加数,C 为来自低位的进位,S 是相加的和,CO 是进位。
2.已知逻辑电路如图P3.2所示,试分析其逻辑功能。
AB C图P3.2解:(1)逻辑表达式ABC P =1,ABC B BP P ==12,ABC A AP P ==13,ABC C CP P ==14432P P P F =ABC C ABC A ABC B =ABC C ABC A ABC B ++=)(C B A ABC ++= ))((C B A C B A ++++=C AB C B A C B A BC A C B A C B A +++++=3组合逻辑电路习题解答 36(2)真值表(3)功能从真值表看出,ABC =000或ABC =111时,F =0,而A 、B 、C 取值不完全相同时,F =1。
故这种电路称为“不一致”电路。
6.试设计一个全减器组合逻辑电路。
全减器是可以计算三个数X 、Y 、BI 的差,即D =X -Y -CI 。
当X <Y +BI 时,借位输出BO 置位。
解:设被减数为X ,减数为Y ,从低位来的借位为BI ,则1位全减器的真值表如图 (a)所示,其中D 为全减差,BO 为向高位发出的借位输出。
(1)真值表0101110100011110XY BID 0111010100011110XY BIBO由卡诺图得I B Y X D ⊕⊕=Y X B X YB B I I O ++=电路图3组合逻辑电路习题解答 37Y XDBOBI7.设计组合逻辑电路,将4位无符号二进制数转换成格雷码。
G 3G 2G 1G 0简后,得33B G =,232B B G ⊕=,121B B G ⊕=,010B B G ⊕=00001111000011110001101100011011B 3B 2B 1B 0G 20011110011000110001101100011011B 3B 2B 1B 0G 10101010101010110001101100011011B 3B 2B 1B 0G 0(3)由逻辑表达式得电路实现,如图所示。
3组合逻辑电路习题解答 38B 3B 2B 0B 0G 3G 2G 0G 011.试用卡诺图法判断逻辑函数式Y (A ,B ,C ,D )=∑m (0,1,4,5,12,13,14,15)是否存在逻辑险象,若有,则采用增加冗余项的方法消除,并用与非门构成相应的电路。
解:卡诺图如图(a )所示。
最简逻辑函数式为:AB C A Y +=此函数存在逻辑险象。
只要如图所示增加冗余项C B 即可,逻辑式变为:C B AB C A C B AB C A Y ⋅⋅=++=用与非门构成的相应电路如图 (b)所示。
AL 2C100011110AB CD00011110100110011110Y B(a ) (b )12.已知∑∑+=)14,2,1()13,12,11,10,9,8,7,3,0(),,,(d m D C B A Y ,求Y 的无竞争冒险的最简与-或式。
解:卡诺图如图所示:3组合逻辑电路习题解答 391×1000101110001111000011110ABCDY×11×0C B A CD A D B C A Y +++=上式中C B A 为冗余项,以消除竞争冒险。
13.某一组合电路如图P3.13所示,输入变量(A ,B ,D )的取值不可能发生(0,1,0)的输入组合。
分析它的竞争冒险现象,如存在,则用最简单的电路改动来消除之。
F图P3.13解:解法1:从逻辑图得到以下表达式: AC D C B C B A F ++=根据表达式得到卡诺图:1100100010110110001111000011110AB CD F3组合逻辑电路习题解答 40但由于从卡诺图可见,包围圈有两处相切,因此存在竞争冒险现象。
可以通过相切点位置增加一个乘积项,得D AB D C A AC D C B C B A F ++++=进一步分析,当ACD =000时, B B F +=,由于输入变量(A ,B ,D )的取值不可能发生(0,1,0)的输入组合,因此,当ACD =000时,B 必然为0,不会产生竞争冒险。
因此,D C A 这一项不需要增加,只需要增加D AB 。
电路图为:F解法二:如果逻辑表达式在某种取值下,出现A A F +=、B B F +=、C C F +=、D D F +=,就有可能出现竞争冒险。
根据逻辑表达式AC D C B C B A F ++=,A A F +=和D D F +=不会出现。
当A =C =D =0,出现B B F +=,但由于输入变量(A ,B ,D )的取值不可能发生(0,1,0)的输入组合,因此,当ACD =000时,B 必然为0,因此也不会产生竞争冒险。
只有当A =B =1,D =0,出现C C F +=,存在竞争冒险问题,加冗余项D AB 可消除竞争冒险。
14.电路如图P3.14所示,图中①~⑤均为2线—4线译码器。
(1)欲分别使译码器①~④处于工作状态,对应的C 、D 应输入何种状态(填表P3.12-1);(2)试分析当译码器①工作时,请对应A 、B 的状态写出1310Y ~Y 的状态(填表P3.12-2); (3)说明图P3.14的逻辑功能。
表P3.14-1 表P3.14-23组合逻辑电路习题解答 4113Y 12Y 11Y 10Y 23Y 22Y 21Y 20Y 33Y 32Y 31Y 30Y 43Y 42Y 41Y 40Y图P3.14解:逻辑功能:由74LS139构成的4线—16线译码器15.图P3.15所示电路是由3线-8线译码器74HC138及门电路构成的地址译码电路。
试列出此译码电路每个输出对应的地址,要求输入地址A 7A 6A 5A 4A 3A 2A 1A 0用十六进制表示。
3组合逻辑电路习题解答 42A 3A 4A 5A 6A 7图P3.15解:由图可见,74HC138的功能扩展输入端必须满足E 1=1、032==E E 才能正常译码,因此E 1=A 3=1;542A A E =,即A 4=1,A 5=1; 0763=+=A A E ,即A 6=0,A 7=0。
所以,该地址译码器的译码地址范围为A 7A 6A 5A 4A 3A 2A 1A 0=00111A 2A 1A 0=00111000~00111111,用十六进制表示即为38H ~3FH 。
输入、输出真值表如表1所示。
表1 地址译码器的真值表16.写出图P3.16所示电路的逻辑函数,并化简为最简与-或表达式。
10B AC L图P3.163组合逻辑电路习题解答 43解:由图(a )写出逻辑函数并化简,得CC AB C B A C B A C B A Y Y Y Y Y Y Y Y L =+++=+++==6420642017.试用一片3线-8线译码器74HC138和最少的门电路设计一个奇偶校验器,要求当输入变量ABCD 中有偶数个1时输出为1,否则为0。