威盛电子杭州公司硬件研发工程师职位笔试

合集下载

硬件工程师面试笔试之嵌入式篇(华为、威盛等)

硬件工程师面试笔试之嵌入式篇(华为、威盛等)

1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。

(仕兰微面试题目)2、数字滤波器的分类和结构特点。

(仕兰微面试题目)3、IIR,FIR滤波器的异同。

(新太硬件面题)4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n) a.求h (n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知)5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图。

(信威dsp软件面试题)6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题)7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题)8、请写出【-8,7】的二进制补码,和二进制偏置码。

用Q15表示出0.5和-0.5.(信威dsp软件面试题)9、DSP的结构(哈佛结构);(未知)10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系统方面偏CS方向了,在CS篇里面讲了;(未知)11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项目?12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系统(300M CPU,50M SDRAM)中是否还需要优化?(Intel)13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。

(仕兰微面试题目)14、说出OSI七层网络协议中的四层(任意四层)。

(仕兰微面试题目)15、A)(仕兰微面试题目)#i ncludevoid testf(int*p){*p+=1;}main(){int *n,m[2];n=m;m[0]=1;m[1]=8;testf(n);printf("Data value is %d ",*n);}------------------------------B)#i ncludevoid testf(int**p){*p+=1;}main(){int *n,m[2];n=m;m[0]=1;m[1]=8;testf(&n);printf(Data value is %d",*n);}下面的结果是程序A还是程序B的?Data value is 8那么另一段程序的结果是什么?16、那种排序方法最快? (华为面试题)17、写出两个排序算法,问哪个好?(威盛)18、编一个简单的求n!的程序。

威盛ASIC笔试题及心得文档

威盛ASIC笔试题及心得文档

威盛ASIC笔试题及心得文档Written test questions and experience documents of via ASIC威盛ASIC笔试题及心得文档前言:个人简历是求职者给招聘单位发的一份简要介绍,包括个人的基本信息、过往实习工作经验以及求职目标对应聘工作的简要理解,在编写简历时,要强调工作目标和重点,语言精简,避免可能会使你被淘汰的不相关信息。

写出一份出色的个人简历不光是对找工作很有用处,更是让陌生人对本人第一步了解和拉进关系的线。

本文档根据个人简历内容要求和特点展开说明,具有实践指导意义,便于学习和使用,本文下载后内容可随意调整修改及打印。

1、用给出的一些门电路,搭出表达式output=en_try? ennomask : en这一表达式entry,en,nomask是输入2、给出电路,将时钟域1的脉冲传到时钟域2,两个时钟域的关系未知3、给出三分频的电路4、用pmos和nmos表示f=ab+cd(表达式与原题有点出入,记不清了,大概就这个意思)5、两段verilog程序,判断哪一段会产生latch,并修改6、给出了电路图,问在做dft测试时可能产生什么问题,并修改7、给了张电路图,是功放与d触发器相连,问如何减少功耗(这个我一点都不懂)8、触发器s1、组合电路c1、触发器s2、组合电路c2依次相连,问的是时延、时钟等之间的关系(是不是要考虑hold,setup时间呢?)9、这个实在想不出了:(10、用方块表示cpu,硬盘,显卡,南桥(iobridge),北桥(memory bridge),usb控制器,键盘,内存,画出计算机的结构。

11、关于计算机内存页面管理的东西,画图示意虚拟地址与物理地址的关系,简单介绍块表可怜我都不会做贴贴题目积攒一下rp,祝xdjm们好运先说说题目吧第一题:给你一堆逻辑门再给你一个逻辑表达式,让你用这些门实现这个表达式第二题:关于时钟域的,要求把一个时钟域中的信号传递到另外一个时钟域中第三题:画出三分频1:1的电路图第四题:用pmos和nmos搭出一个表达式,表达式中只有与和或第五题:两个verilog代码,问哪个编译的时候会产生latch,如何修改才能去掉第六题:给你个逻辑电路图,问会有什么问题,该如何修改第七题:给一个电路图,问如何修改才能使功耗最低,但功能不变第八题:给一个电路图,两个flip-flop,两个逻辑门窜联,输出信号反馈回来已知门的延时和flip-flop所加时钟的skew问正常工作的时钟需要满足什么条件第九题:忘记了,谁补充一下吧第十题:画出计算机体系结构简图第十一题:问的使关于虚拟内存和物理内存再说说感受:1、我硕士做一些数字电路的设计和仿真,用vhdl多一些,这个职位和我硕士的工作不是很对口,但是上海没有逻辑的职位,因此就申了这个2、via严重鄙视vhdl,写代码的读代码的全部是verilog3、该职位要求有比较扎实的数字电路知识4、要求对个人计算机的结构和原理有一定的认识5、题目比较有针对性,应该是针对他们工作的需要,因此只要有一部分会做就可以了,好累啊~要面两次,第一次是技术面试,有些技术问题,不过我看去面我的都是win ce的行家,被我一句话把他们关于wince的问题都噎回去了 ^_^只好问windows的,关于进程通讯,进程访问空间,......很明显他们对windows知道的也不多,第二次是一个以前做过research的,不知道现在干吗,最后谈了一下我什么时候可以上班,我说是明年4月肯定可以。

硬件工程师笔试及面试题

硬件工程师笔试及面试题

硬件工程师笔试及面试题硬件工程师是一种专门从事硬件设计与开发的技术职业。

他们负责设计、测试和维护各种计算机硬件设备,包括电路板、芯片和硬件系统等。

作为硬件工程师,他们需要具备扎实的电子技术知识和丰富的工程实践经验。

在笔试和面试中,硬件工程师通常需要回答与电子原理、电路设计、硬件编程、设备测试等相关的问题。

以下是一些常见的硬件工程师笔试及面试题:1. 请简要介绍一下你的工作经验和技能。

2. 请你描述一下你参与设计的一个硬件项目,并详细说明你在其中扮演的角色。

3. 请解释什么是硬件描述语言(HDL)?你是否有使用过HDL进行硬件设计?举例说明。

4. 在硬件设计中,什么是时序逻辑和组合逻辑?请简要说明二者的区别。

5. 请解释什么是双向数据总线?如何实现数据的双向传输?6. 请列举几种常见的数字信号接口协议,并简要介绍它们的特点。

7. 在PCB设计中,如何解决信号完整性和噪声问题?8. 请解释什么是冗余冗延检测(CRC)和校验和,并说明二者的区别。

9. 请描述一下你对于EMC设计和测试的了解和实践经验。

10. 你有使用过哪些EDA工具(如Altium Designer、Cadence等)?请简要介绍你对其中一个工具的使用经验。

以上是一些常见的硬件工程师笔试及面试题,通过这些问题的回答,面试官可以了解到应聘者的基本知识水平、项目经验和解决问题的能力。

此外,硬件工程师在实际工作中还需要具备良好的团队合作能力、问题分析能力和学习能力等。

对于应聘者来说,准备这些问题的答案,并在实践中不断提升自己的技能,是成功面试的重要因素。

并且,在硬件工程师行业中,不断学习新技术和跟进行业发展也是非常重要的,这样才能保持竞争力并在职业发展中获得更多机会。

硬件工程师笔试及面试题

硬件工程师笔试及面试题

硬件工程师笔试及面试题硬件工程师是现代科技领域中非常重要的职业之一。

作为硬件工程师,他们负责设计、开发、测试和维护各种电子、计算机和通信设备。

他们需要掌握电子学、计算机科学、物理学以及相关工程知识,并且具备解决问题和创新的能力。

在笔试和面试中,考官通常会通过提问来评估候选人的知识水平和技能。

以下是一些可能出现在硬件工程师笔试和面试中的问题,供大家参考:1. 请介绍一下你的学术背景和工作经验。

2. 你能解释一下硬件和软件之间的关系吗?3. 你了解什么是集成电路吗?它在硬件工程中的应用是什么?4. 什么是逻辑门?请举例说明。

5. 你熟悉哪些编程语言?你最擅长的编程语言是哪个?6. 请描述一下你设计和开发过的硬件项目。

7. 在硬件设计中,你是如何处理电路噪声和干扰的?8. 你有使用过EDA软件吗?请举例说明你使用过的软件和其功能。

9. 在设计数字电路时,你会使用哪些方法来提高性能和减少功耗?10. 你了解什么是嵌入式系统吗?你有经验在嵌入式系统设计中吗?11. 在硬件测试中,你会使用什么方法来确认电路设计的正确性和稳定性?12. 请描述一下你在解决复杂问题时的思考和解决方法。

13. 你有参与过多人合作的项目吗?你在团队合作中扮演的角色是什么?这些问题只是硬件工程师面试中的一部分,面试官还可能会询问一些专业细节或者要求候选人解决实际问题。

因此,作为一名准备参加硬件工程师面试的候选人,除了对基础知识进行充分准备外,还需要注重解决问题的能力和实际项目经验的阐述。

此外,除了面试问题,面试官还可能要求候选人在面试过程中进行一些实际操作或者解决某个特定问题的思考过程。

在这种情况下,候选人需要有一定的实操能力,并能利用所学知识解决实际问题。

总结起来,硬件工程师的笔试和面试主要考察候选人的专业知识、实际操作能力和解决问题的能力。

通过准备这些常见问题的答案,并结合实际操作经验,候选人可以在面试中展示自己的能力,从而获得这一职位。

硬件工程师笔试题及答案(FPGA相关)

硬件工程师笔试题及答案(FPGA相关)

硬件工程师笔试面试题及答案(FPGA相关)1.同步电路和异步电路的区别是什么?异步电路:主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但它同时也用在时序电路中,此时它没有统一的时钟,状态变化的时刻是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。

也就是说一个时刻允许一个输入发生变化,以避免输入信号之间造成的竞争冒险。

电路的稳定需要有可靠的建立时间和持时间,待下面介绍。

同步电路:是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。

这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。

比如D触发器,当上升延到来时,寄存器把D端的电平传到Q输出端。

在同步电路设计中一般采用D触发器,异步电路设计中一般采用Latch修改.2.什么是同步逻辑和异步逻辑?同步逻辑:是时钟之间有固定的因果关系。

异步逻辑:是各时钟之间没有固定的因果关系。

3.什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?线与逻辑是两个输出信号相连可以实现与的功能。

在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。

(线或则是下拉电阻)4.什么是Setup 和Holdup时间?5、setup和holdup时间的区别.6、解释setup time和hold time的定义和在时钟信号延迟时的变化。

7、解释setup和hold time violation,画图说明,并说明解决办法。

Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。

建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。

输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time。

如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

硬件工程师招聘笔试题及解答

硬件工程师招聘笔试题及解答

招聘硬件工程师笔试题及解答(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、以下哪种元件不属于半导体器件?A、二极管B、晶体管C、电阻D、电容2、在数字电路中,以下哪种逻辑门可以实现“非”功能?A、与门(AND Gate)B、或门(OR Gate)C、异或门(XOR Gate)D、非门(NOT Gate)3、在数字电路设计中,以下哪种逻辑门可以实现与或非(NAND)功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 或非门(NOR)4、在微处理器中,以下哪个寄存器通常用于存储指令的地址?A. 数据寄存器(Data Register)B. 累加器(Accumulator)C. 程序计数器(Program Counter,PC)D. 指令寄存器(Instruction Register,IR)5、在数字电路中,以下哪种电路能够实现逻辑或(OR)功能?A. 与门(AND Gate)B. 非门(NOT Gate)C. 异或门(XOR Gate)D. 或门(OR Gate)6、在下列存储器中,哪一种存储器的数据在断电后会丢失?A. 只读存储器(ROM)B. 随机存取存储器(RAM)C. 闪存(Flash Memory)D. 硬盘驱动器(HDD)7、以下哪个不属于硬件工程师在PCB(印刷电路板)设计中需要考虑的关键因素?A. 元器件的布局和布线B. 信号完整性C. 元件的温度特性D. 软件编程8、在硬件电路设计中,以下哪种测试方法主要用于验证电路的电气性能?A. 功率测试B. 耐压测试C. 功能测试D. 耐久性测试9、在硬件设计中,以下哪个是用于描述电路元件在电路中相互连接的方式?A. 逻辑门B. 电路图C. 电路板布局D. 元件规格书二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些元件属于数字电路中的基本逻辑门?()A、电阻B、二极管C、三极管D、与门(AND gate)E、或门(OR gate)2、以下关于电路板设计的描述,哪些是正确的?()A、电路板设计应遵循最小化走线长度原则B、电源和地线应设计为粗线以减少电阻C、高电流路径应避免与其他信号线并行D、电路板设计应考虑电磁兼容性(EMC)E、元件布局应尽量紧凑,以提高电路板的密度3、以下哪些技术或工具通常用于硬件工程师的日常工作中?()A. PCB设计软件(如Altium Designer、Eagle)B. 仿真软件(如SPICE、LTspice)C. C语言编程D. 2D/3D机械设计软件(如SolidWorks、AutoCAD)E. 固件编程(如嵌入式C/C++)4、以下关于电子元器件的说法正确的是哪些?()A. 电容器的电容值与其极板面积成正比,与其极板间距成反比。

硬件工程师笔试、面试题与答案详细版

硬件工程师笔试、面试题与答案详细版

一.浪潮笔试考察的主要是数电、模电和微机原理的基础知识。

1.有源、无源滤波器答案:最初的滤波器主要是由电阻、电感和电容等无源器件构成的无源滤波器,无源滤波器虽然有电路结构简单、使用方便、价格低廉等优点,但它对有用信号成分也会有很大的衰减作用,本身不具备放大能力,而且带负载能力差,性能不够理想。

后来,出现了由运放和RC元件等构成的性能优良的有源滤波电路。

相继出现了开关电容滤波器、单片集成有源滤波器、数字滤波器。

五种滤波器类型:低通滤波器LPF、高通滤波器HPF、全通滤波器APF、带通滤波器BPF、带阻滤波器BEF。

有源滤波器是一种重要的信号处理电路,它可以突出有用频段的信号,衰减无用频段的信号,抑制干扰和噪声信号,达到选频和提高信噪比的目的。

利用开关电容积分器可以构成开关电容滤波器,除了工作频率外,其精度和其他性能均超过了常规的有源滤波器,达到了实用水平。

扩展:active power filter,APF利用可关断电力电子器件,产生与负荷电流中谐波分量大小相等、相位相反的电流来抵消谐波的滤波装置。

一、基本概念:顾名思义该装置需要提供电源,其应用可克服LC滤波器等传统的谐波抑制和无功补偿方法的缺点(传统的只能固定补偿),实现了动态跟踪补偿,而且可以既补谐波又补无功;三相电路瞬时无功功率理论是APF发展的主要基础理论;APF有并联型和串联型两种,前者用的多;并联有源滤波器主要是治理电流谐波,串联有源滤波器主要是治理电压谐波等引起的问题。

有源滤波器同无源滤波器比较,治理效果好,主要可以同时滤除多次及高次谐波,不会引起谐振,但是价位相对高!二、基本原理:有源电力滤波器,是采用现代电力电子技术和基于高速DSP器件的数字信号处理技术制成的新型电力谐波治理专用设备。

它由指令电流运算电路和补偿电流发生电路两个主要部分组成。

指令电流运算电路实时监视线路中的电流,并将模拟电流信号转换为数字信号,送入高速数字信号处理器(DSP)对信号进行处理,将谐波与基波分离,并以脉宽调制(PWM)信号形式向补偿电流发生电路送出驱动脉冲,驱动IGBT或IPM功率模块,生成与电网谐波电流幅值相等、极性相反的补偿电流注入电网,对谐波电流进行补偿或抵消,主动消除电力谐波。

硬件工程师笔试题 附答案

硬件工程师笔试题 附答案

硬件工程师笔试题附答案标题:硬件工程师的工作职责及技术要求第一篇:硬件工程师是一种专业人才,他们在电子与计算机工业中扮演着关键的角色。

他们负责设计、开发和测试硬件设备和系统,以确保其性能和可靠性。

本文将介绍硬件工程师的工作职责和他们需要具备的技术要求。

首先,硬件工程师的主要职责之一是设计硬件电路和电子系统。

他们使用CAD(计算机辅助设计)软件创建电路图,并确保它们满足指定的功能和性能要求。

此外,硬件工程师还负责选择并集成各种电子元件,如处理器、存储器、传感器和电源,以构建完整的硬件系统。

其次,硬件工程师需要进行硬件设备和电路的测试和验证。

他们使用设备和工具对电路进行测量和分析,以确保其工作正常,并且符合设计要求。

在测试过程中,他们可能会遇到问题并进行故障诊断和修复。

此外,硬件工程师还需要编写测试报告,并与团队成员共享测试结果。

除了设计和测试,硬件工程师还需要进行系统集成和调试。

他们负责将不同的硬件组件和子系统集成到整个系统中,并确保它们之间的通信和协同工作。

在系统调试阶段,硬件工程师会检查故障并进行修复,以确保整体系统的性能和稳定性。

此外,硬件工程师还需要进行性能优化和问题解决。

他们通过分析电路和硬件系统的性能,寻找潜在的瓶颈,并提出改进措施。

他们还负责解决硬件故障和问题,以确保系统的连续运行。

与技术要求相关的是,硬件工程师需要具备扎实的电子和计算机知识,包括电路设计、数字电子学、模拟电子学、通信原理等。

他们还需要熟悉CAD软件和硬件设计工具,例如Altium Designer、Proteus、OrCAD等。

此外,对于高级硬件工程师,他们还需要了解嵌入式系统、EDA(电子设计自动化)工具和FPGA(现场可编程门阵列)技术。

总结起来,硬件工程师的工作职责包括设计、测试、集成和优化硬件设备和系统。

他们需要具备扎实的电子和计算机知识,并熟悉相关的CAD软件和工具。

在不断变化和发展的科技领域中,硬件工程师的工作显得尤为重要,他们为电子与计算机产品的发展和创新作出了不可或缺的贡献。

硬件工程师笔试题 附答案

硬件工程师笔试题 附答案

硬件工程师笔试题附答案硬件工程师是一种专门从事硬件设计、开发和调试的职业。

他们负责设计和开发各种电子设备、计算机硬件和嵌入式系统的工作。

硬件工程师的工作范围广泛,涉及到电路设计、PCB布局、模拟信号处理、嵌入式系统设计等多个领域。

通过将电子元件组装在一起,他们能够创建出实际可用且具有特定功能的设备。

接下来,本文将介绍一些常见的硬件工程师笔试题目,并提供答案解析。

1. 什么是布线?请简要描述。

答:布线是指在电子设备中,按照一定的规则和方法将各个电子元件之间连接起来的过程。

这个过程基本上就是将电子元件的引脚相互连接,形成电气和信号的传输路径。

布线的目的是确保电子设备的各个部件之间能够正常通信和协作,以实现设备的功能。

2. 请简要解释什么是PCB设计?答:PCB设计是针对电子设备的主要组成部分之一——印制电路板(PCB)进行的设计工作。

PCB设计师需要根据设备的功能需求和电路设计师提供的原理图,将电子元件的引脚路径、电源线、信号线、地线等布局在PCB上,并通过专用软件完成图形布局、连线和网络连接的任务。

最终得到的PCB设计文件将被用于制造实际的PCB板。

3. 什么是EDA软件?请列举一些能够进行电路设计的EDA软件。

答:EDA是指电子设计自动化(Electronic Design Automation),是指使用计算机辅助的方法来设计、分析和验证电子设备的软件工具。

常见的EDA软件包括Cadence Allegro、Mentor Graphics PADS、Altium Designer等。

4. 什么是PLC?它的作用是什么?答:PLC是可编程逻辑控制器(Programmable Logic Controller)的简称。

它是一种专门用于工业自动化控制的硬件设备。

PLC的作用是根据预定的程序和输入信号,通过输出信号控制各种工业设备的运行。

PLC通常用于自动化生产线和机械设备的控制,能够实现自动控制、逻辑判断、数据采集等功能。

常见电子类硬件笔试面试试题整理+答案

常见电子类硬件笔试面试试题整理+答案

硬件笔试题模拟电路1、基尔霍夫定理的内容是什么?基尔霍夫定律包括电流定律和电压定律电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。

电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。

2、描述反馈电路的概念,列举他们的应用。

反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。

反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。

负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。

电压负反馈的特点:电路的输出电压趋向于维持恒定。

电流负反馈的特点:电路的输出电流趋向于维持恒定。

3、有源滤波器和无源滤波器的区别无源滤波器:这种电路主要有无源组件R、L和C组成有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。

集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。

但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。

数字电路1、同步电路和异步电路的区别是什么?同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。

异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。

2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?将两个门电路的输出端并联以实现与逻辑的功能成为线与。

在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。

由于不用OC门可能使灌电流过大,而烧坏逻辑门。

3、解释setup和hold time violation,画图说明,并说明解决办法。

(威盛VIA2003.11.06上海笔试试题)Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。

(完整版)硬件工程师笔试题附答案

(完整版)硬件工程师笔试题附答案

一、填空题(每题5分,8题,共40分)1.二极管的导通电压一般是0.7V 。

2.MOS管根据掺杂类型可以分为NMOS 、PMOS 。

3.晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和状态。

4.二进制数(11010010)2转换成十六进制数是D2 。

5.贴片电阻上的103代表10k 。

6.输出使用OC门或OD门实现线与功能。

7.假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相连,那么它们之间的反射系数是0.4。

(-0.4也可以是正确答案)8.假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。

二、问答题(每题10分,6题,共60分)1.单片机上电后没有运转,首先要检查什么?(10分)答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。

2.请分别画出BUCK和BOOST电路的原理框图。

(10分)BUCK电路:BOOST电路:3.请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。

(10分)SAR型ADC包括采样保持电路(S/H)、比较器(COMP ARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER)和逻辑控制单元(SAR L OGIC)。

模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR L OGIC 控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。

由比较器对VIN和VDAC进行比较,若VIN>VDAC,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VN<VDAC,则比较器输出“0”电平,N位寄存器的MSB被置为“0”电平。

硬件工程师常用笔试题

硬件工程师常用笔试题

1.我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPG等的概念)。

(仕兰微面试题目)2、FPGA和ASIC的概念,他们的区别。

(未知)FPGA是可编程ASIC。

ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。

根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。

与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点模拟电路3、基尔霍夫定律的内容是什么?(仕兰微电子)基尔霍夫定律(Kirchhoff Law)基尔霍夫电流定律(KCL):对任一集总参数电路中的任一节点,在任一瞬间,流出该节点的所有电流的代数和恒为零。

基尔霍夫电压定律(KVL):对任一集总参数电路中的任一回路,在任一瞬间,沿此回路的各段电压的代数和恒为零。

4、平板电容公式C=εS/4πkd5、三极管曲线特性。

(未知)6、描述反馈电路的概念,列举他们的应用。

(仕兰微电子)反馈是将放大器输出信号(电压或电流)的一部分或全部,回授到放大器输入端与输入信号进行比较(相加或相减),并用比较所得的有效输入信号去控制输出,这就是放大器的反馈过程.凡是回授到放大器输入端的反馈信号起加强输入原输入信号的,使输入信号增加的称正反馈.反之则反.按其电路结构又分为:电流反馈电路和电压反馈电路.正反馈电路多应用在电子振荡电路上,而负反馈电路则多应用在各种高低频放大电路上.因应用较广,所以我们在这里就负反馈电路加以论述.负反馈对放大器性能有四种影响: 1.负反馈能提高放大器增益的稳定性. (温度稳定性)2.负反馈能使放大器的通频带展宽. 3.负反馈能减少放大器的失真. 4.负反馈能提高放大器的信噪比. 5.负反馈对放大器的输出输入电阻有影响。

硬件工程师面试笔试题

硬件工程师面试笔试题

硬件工程师面试笔试题笔试是一种与面试对应的测试,是用以考核应聘者特定的知识、专业技术水平和文字运用能力的一种书面考试形式。

这种方法可以有效的测量应聘人的基本知识、专业知识、管理知识、综合分析能力和文字表达能力等素质及能力的差异。

下面是硬件工程师面试笔试题。

硬件工程师笔试问题1.基尔霍夫定理的内容是什么?(仕兰微电子)2.a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零3.b.基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为零。

2.平板电容公式(C=εS/4πkd)。

Ε为介质常数, S为平板面积 d为两平板间距3.三极管曲线特性。

静态工作点直流和交流饱和失真和截止失真死区电压交越失真4.描述反馈电路的概念,列举他们的应用。

反馈,就是在电子系统中,把放大电路中的输出量(电流或电压)的一部分或全部,通过一定形式的反馈取样网络并以一定的方式作用到输入回路以影响放大电路输入量的过程。

包含反馈作用的放大电路称为反馈放大电路。

反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。

负反馈对放大器性能有四种影响:a.降低放大倍数b.提高放大倍数的稳定性,由于外界条件的变化(T℃,Vcc,器件老化等),放大倍数会变化,其相对变化量越小,则稳定性越高。

C.减小非线性失真和噪声 d 改变了放大器的输入电阻Ri和输出电阻Ro 。

对输入电阻ri的影响:串联负反馈使输入电阻增加,并联负反馈使输入电阻减小。

对输出电阻ro的影响:电压负反馈使输出电阻减小,电流负反馈使输出电阻增加。

负反馈的应用:电压并联负反馈,电流串联负反馈,电压串联负反馈和电流并联负反馈。

电压负反馈的特点:电路的输出电压趋向于维持恒定。

电流负反馈的特点:电路的输出电流趋向于维持恒定。

引入负反馈的一般原则为:a. 为了稳定放大电路的静态工作点,应引入直流负反馈;为了改善放大电路的动态性能,应引入交流负反馈(在中频段的极性)。

电子硬件工程师笔试题

电子硬件工程师笔试题

下列是自己整理的各个公司电子硬件工程师笔试的题目与答案:汉王笔试1.什么是建立时间和保持时间?建立时间(Setup Time)和保持时间(Hold time)。

建立时间是指在触发器时钟沿到来前,数据信号保持不变的时间。

保持时间是指在触发器时钟沿到来以后,数据信号保持不变的时间。

如果不满足建立和保持时间的话,那么 DFF 将不能正确地采样到数据,将会出现 metastability 的情况。

如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

2.什么是竞争与冒险现象?怎样判断?如何消除?在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。

产生毛刺叫冒险。

如果布尔式中有相反的信号则可能产生竞争和冒险现象。

解决方法:一是接入滤波电容,二是引入选通脉冲,三是增加冗余项(只能消除逻辑冒险而不能消除功能冒险)。

3.请画出用 D 触发器实现 2 倍分频的逻辑电路?什么是状态图?答 D 触发器的输出端加非门接到 D 端,实现二分频。

状态图是以图形方式表示输出状态转换的条件和规律。

用圆圈表示各状态,圈内注明状态名和取值。

用→表示状态间转移。

条件可以多个Verilog 语言:module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule4.什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?线与逻辑是两个输出信号相连可以实现与的功能。

在硬件上,要用OC/OD 门来实现,由于不用 OC 门可能使灌电流过大,而烧坏逻辑门。

杭州海康威视数字技术股份有限公司硬件工程师岗位笔试题目之三

杭州海康威视数字技术股份有限公司硬件工程师岗位笔试题目之三

杭州海康威视数字技术股份有限公司硬件工程师岗位笔试题目(精选)以下是一些杭州海康威视数字技术股份有限公司硬件工程师岗位的笔试题目:选择题:1. 下列哪一种电子元器件是海康威视产品中常用的?(多选)A. 二极管B. 三极管C. 电阻D. 变压器E. 晶振答案:ABCDE2. 在设计电路板时,选择哪种类型的布线方式能最大程度地减小电磁干扰?(单选)A. 单边布线B. 双边布线C. 网格布线D. 环绕布线答案:D3. 海康威视的产品中,以下哪个部件是负责数据处理和信号转换的?(单选)B. 处理器C. 存储器D. I/O接口答案:B4. 在进行硬件电路设计时,我们通常需要考虑到电路的哪些基本性能参数?(多选)A. 电阻B. 电压C. 电流D. 频率E. 功率答案:BCDE5. 海康威视的产品中,以下哪个部件是负责信号接收和发送的?(单选)A. 传感器B. 处理器C. 存储器D. I/O接口答案:D6. 在设计电路板时,我们需要注意哪些环境因素?(多选)A. 温度B. 湿度D. 电磁干扰E. 日照答案:ABD7. 海康威视的产品中,以下哪个部件是负责收集原始数据的?(单选)A. 传感器B. 处理器C. 存储器D. I/O接口答案:A8. 对于电路板上的过孔,以下哪种说法是正确的?(单选)A. 过孔会导致电路板的导电性能下降B. 过孔是为了连接电路板的不同层而设计的C. 过孔会导致电路板的机械强度下降D. 过孔是为了美观而设计的答案:B9. 海康威视的产品中,以下哪个部件是负责存储数据的?(单选)A. 传感器B. 处理器C. 存储器D. I/O接口答案:C10. 在设计电路板时,以下哪种布线方式能最大程度地减小信号干扰?(单选)A. 单边布线B. 双边布线C. 网格布线D. 环绕布线答案:C问答题:1. 请简述硬件工程师在海康威视工作中的主要职责是什么?2. 请详细解释一下什么是硬件的可靠性和稳定性,以及在设计和制造硬件时如何保证其可靠性和稳定性?3. 请描述一下硬件工程师在处理电路板故障时的一般步骤。

威盛电子技术类笔试篇.doc

威盛电子技术类笔试篇.doc

威盛电子技术类笔试篇
【转载】
职位记不得了,每个人发了很厚的一本试题,所有职位的试题都包含在内,全英文,有的职位对应的试题也有性格测试和IQ题。

去之前查了下自己网申的职位,找到对应的试卷,好似考得是电路分析和信号系统里的内容,完全不记得了无从下手~无聊就翻看整本试题,内容覆盖很广,硬件类的会考数字电路和模拟电路和单片机,软件类当然还是C/C++/数据库,也有JAVA 这个是可选的。

笔试是在南大就业指导中心进行的,一大早赶过去,拿到试题就昏了,那时候根本没开始看书,也只是玩票的性质拉。

但据说威盛的待遇还是比拟不错的,有志于研发技术类的XD拿到笔试通知后还是要好好珍惜哦。

首先是网申的时候,公司会有很多的职位可供申请,我觉得这个阶段其实也很关键的,直接影响到后续阶段甚至最后Offer的完美度,比方职位/工作性质/开展前景/工作地点。

在网申的时候,那些职位说明最好仔细研究一下,如果自己看下来觉得不是很明白(绝大多数时候是看不明白的拉,呵呵),可以充分调动可用的资源询问和调查,比方BBS/百度/已工作的师兄师姐~技术类的职位一般是有技术笔的,所以申请的时候最好是申跟自己专业相关或比拟相近的职位,不然~你拿到试题就知道了,专业名词完全不认识,蒙都没得蒙因为根本上都是主观题和计算题~总结下就是申的时候自信阅读下职位说明,申请与自己专业相近的职位,笔试时机一般都会给,收到笔试通知后就要抓紧时间看书了,临时佛脚还是要抱的:)当然其实确定找工作而不考研的人可以从就开始看书了,专业根底课到大三的专业课都先过一遍,后面时间其实很多的,很多门课需要反复的研究。

硬件工程师面试经历之笔试篇

硬件工程师面试经历之笔试篇

分钟,紧接着综合面,有英语,也许也要 20 分钟。的并且笔试一般会
试着做做。应当说好好看看数电,可以做出一大半出来。
和射频,天线,微波,通信的一起考,所以卷子一般只用做自己熟识的
3). Given a list (5, 1, 17, 8), write aprocedure to return
部分就好了。CMOS 不用输入管脚该怎么处理(不能悬空)。串联负反馈
a sorted list in ascending order (1,5,8,17).
和并联负反馈的作用。PCB 走线特性阻抗的影响因素(线宽,介电常数,
5). Please use Binary Gray Code to designa 4 bits 10 states
铜箔厚度,PCB 板材等)。差分信号线阻抗匹配一般是(100 欧姆~120 欧

第3页共3页

第1页共3页
本文格式为 Word 版,下载可任意编笔试题有很 大的相像处,具体的笔试题可以看我上一篇博客。 5 、CVTE: (18w)这家公司比较奇怪,首先不让投简历,他有一系列测评,包 括规律,数字,硬件基础学问的题目,只有通过了才有资格投简历。网 上测试的题目很基础。然后,一面是一对三,面试官会问一些问题,让 大家依次回答,不涉及技术,一面一般刷掉三分之二的人。笔试题有对 采样定理的描述。给一个线性电源计算效率。还有两个稳压管并联,问 输出。三极管放大状态特点,和计算。单片机工作的几个要素。给三个 电压问是什么三极管。几种功放性能的比较。LC 谐振电路。恒流源和 恒压源的比较。三端集成稳压器的计算。
6 、思科: 今年没有硬件岗位,投了一个硬件支持的'岗位,笔试时发觉都是 软件的题目,一共六部分,选择作两部分,C/C++,数据库,操作系统, Python, 网络,Java。并且答题要求挺坑的,答对一题得 1 分,答错 一题扣 0.5 分。招人很少,题目大部分都不会,做了炮灰。 7、 阿尔卡特朗讯: 笔试,主要是高速电路设计,信号完好性方面的题目,然后技术 面,2 对 1,也许 25 分钟,有英语。最终 HR 面,英语聊天十分钟,但 也有做自我介绍,项目之类的,因人而异。 解决串扰问题(3W 规则)。电磁干扰 EMC。OC 门要加上拉电阻缘由。 振铃的考察。Watchdog 的原理。LVDS 电平的特点以及优势(大题)。IIC 总线的 verilog 实现并画出时钟的对应波形(告知从设备地址,寄存器 地址,写入数据)那么顺序是:起始位—从设备地址—ACK 位—寄存器 地址—ACK 位—写入数据—ACK 位—停止位。

杭州海康威视数字技术股份有限公司硬件工程师岗位笔试题目之二

杭州海康威视数字技术股份有限公司硬件工程师岗位笔试题目之二

杭州海康威视数字技术股份有限公司硬件工程师岗位笔试题目(精选)1. 选择题:下列选项中,海康威视数字技术股份有限公司的硬件工程师岗位需要具备哪些技能?(多选)A. 熟悉硬件设计工具,如Altium Designer或EagleB. 熟练掌握C语言和汇编语言C. 了解数字电路和模拟电路的设计D. 熟悉嵌入式系统的开发,如ARM或MIPSE. 了解网络协议和网络编程答案:ABCDE2. 选择题:在海康威视数字技术股份有限公司的硬件工程师岗位中,下列哪个选项是用于测试硬件性能的主要工具?A. JTAGB. I2CC. SPID. RS-232答案:A3. 选择题:海康威视数字技术股份有限公司的硬件工程师岗位,在调试硬件过程中,遇到一个问题,下列哪个选项可能是导致问题的原因?A. 硬件设计错误B. 嵌入式程序有bugC. 电路板制作问题D. 芯片本身有问题答案:A4. 选择题:下列哪个选项是海康威视数字技术股份有限公司的硬件工程师岗位必须要了解的?A. 操作系统原理B. 网络编程C. 数据库设计D. 软件测试技术答案:A5. 选择题:海康威视数字技术股份有限公司的硬件工程师岗位,下列哪个工具主要用于编程?A.示波器B. 万用表C. 逻辑分析仪D. 编译器答案:D6. 问答题:请简述海康威视数字技术股份有限公司的硬件工程师岗位的主要职责。

答案:海康威视数字技术股份有限公司的硬件工程师岗位的主要职责包括但不限于以下几个方面:根据产品需求进行硬件设计、参与硬件方案讨论、电路原理图和PCB设计、样机调试和测试、与软件工程师协同工作保证产品的整体性能等。

7. 问答题:请简述海康威视数字技术股份有限公司的硬件工程师岗位需要遵循的基本工作流程。

答案:海康威视数字技术股份有限公司的硬件工程师岗位的基本工作流程包括:需求分析、方案设计、电路设计、样机制作、测试与调试、优化与改进、产品发布等环节。

8. 问答题:请简述海康威视数字技术股份有限公司的硬件工程师岗位在产品开发过程中如何保证质量。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
5.场效应管的本质是什么?场效应管
现在越来越多的电子电路都在使用场效应管,特别是在音响领域更是如此,场效应管与晶体管不同,它是一种电压控制器件(晶体管是电流控制器件),其特性更象电子管,它具有很高的输入阻抗,较大的功率增益,由于是电压控制器件所以噪声小.
场效应管是一种单极型晶体管,它只有一个P-N结,在零偏压的状态下,它是导通的,如果在其栅极(G)和源极(S)之间加上一个反向偏压(称栅极偏压)在反向电场作用下P-N变厚(称耗尽区)沟道变窄,其漏极电流将变小,(如图C1-b),反向偏压达到一定时,耗尽区将完全沟道"夹断",此时,场效应管进入截止状态如图C-c,此时的反向偏压我们称之为夹断电压,用Vpo表示,它与栅极电压Vgs和漏源电压Vds之间可近以表示为Vpo=Vps |Vgs|,这里|Vgs|是Vgs的绝对值.
4、放大器的开环增益有限,会影响到负反馈的精度
2.在逻辑电路中,三极管工作在哪两种状态?
1 截止状态 相当于开关断开
2 饱和状态 相当于开关闭合
3.A/D转换的四个过程
1先把模拟信号滤波;
2加入时间脉冲;
3分相位;
4然后储存起来,等待输出.
4.为了减小零点漂移,输入级电路通常采用什么放大?差动放大电路
11.各类音频放大器的优缺点是什么?【重点,25分】
12.什么是信号回流路径?信号回流路径,即return current。高速数字信号在传输时,信号的流向是从驱动器沿PCB传 输线到负载,再由负载沿着地或电源通过最短路径返回驱动器端。这个在地或电源上的返回 信号就称信号回流路径。Dr.Johson在他的书中解释,高频信号传输,实际上是对传输线与 直流层之间包夹的介质电容充电的过程。SI分析的就是这个围场的电磁特性,以及他们之间的耦合。
绝缘栅型场效应管又分为增强型和耗尽型两种,我们称在正常情况下导通的为耗尽型场效应管,在正常情况下断开的称增强型效应管.增强型场效应管特点:当Vgs=0时Id(漏极电流)=0,只有当Vgs增加到某一个值时才开始导通,有漏极电流产生.并称开始出现漏极电流时的栅源电压Vgs为开启电压.
耗尽型场效应管的特点,它可以在正或负的栅源电压(正或负偏压)下工作,而且栅极上基本无栅流(非常高的输入电阻).
在制造场效应管时,如果在栅极材料加入之前,在沟道上先加上一层很薄的绝缘层的话,则将会大大地减小栅极电流,也大大地增加其输入阻抗,由于这一绝缘层的存在,场效应管可工作在正的偏置状态,我们称这种场效应管为绝缘栅型场效应管,又称MOS场效应管,所以场效应管有两种类型,一种是绝缘栅型场效应管,它可工作在反向偏置,零偏置和正向偏置状态,一种是结型栅型效应管,它只能工作在反向偏置状态.
13.解释PDM和PWM的含义和区别,PDM是脉冲密度调制(pulse modulation),PWM是脉冲宽度调制(pulse width modulation),与PWM类似 ,PDM也是通过改变高电平与低电平时间的比值得到不同的输出电压 ,芯片外围只需使用简单的 RC 滤波器. 但从输出波形看,PWM波形的周期是固定的 ,改变的是占空比 ,也就是高电平的宽度;而PDM的脉冲的宽度是固定的 ,改变的是脉冲的密度. 脉冲密集 ,则输出的模拟电压就高; 脉冲稀疏 ,则输出的模拟电压就低.相对于PWM来说,由于PDM高电平和低电平的分布较为均匀,高频分量的比重较大,故只需用带宽较宽的低通滤波器,也就是较小的电阻和电容就
结型栅场效应管应用的电路可以使用绝缘栅型场效应管,但绝缘栅增强型场效管应用的电路不能用结型 栅场效应管代替
6.用图形解释setup,hold time violation
7.关于三极管的特性曲线
8.计算存储单元,地址线和数据线所需要的位数
9.放大电路的判断和放大倍数的计算
10.单片机系统耗能主要转化成什么能量?如何降低系统温度?
可以滤除足够多的交流分量,克服了PWM对外围电阻电容要求高的缺点.
[笔试] 威盛电子杭州公司硬件研发工程师职位笔试
1.负反馈放大器的种类和优点,电压电流反馈,串联并联反馈又分
电压并联负反馈放大器电路;
电压串联负反馈放大器电路;
电流并联负反馈放大器电路;
电流串联负反馈放大器电路;
下面来总结一下负反馈的优点和缺点:
优点:
1、减小失真
2、扩展频响
3、稳定放大器的静态输出电压
4、降低放大器的动态输出阻抗,适应不同的负载
5、通过负反馈可以比较方便地调整放大器的闭环增益。
缺点:
1、为放大器自激提供了可能性
2、产生瞬态失真
3、对容性、感性负载的驱动有一定局限性。
相关文档
最新文档