数字电子技术基础试卷试题下载

合集下载

数字电子技术基础试题A卷

数字电子技术基础试题A卷

第 1 页 共 6 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、 和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要班级 姓名 学号 ――――――装――――――――――订――――――线―――――――――――第 2 页 共 6 页知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( )三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +· ,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电子技术基础习题及答案

数字电子技术基础习题及答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。

8.实现A/D 转换的主要方法有 , , 。

三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。

2.逻辑代数中逻辑变量得取值为 0、1 。

3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。

4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。

5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。

2套 《数字电子技术》期末考卷+答案

2套 《数字电子技术》期末考卷+答案

第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电子技术基础试卷及答案套

数字电子技术基础试卷及答案套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。

设各触发器初态为“0”。

二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。

三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5-1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。

并计算出V 01波形的周期T=?。

数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。

(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。

三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。

(完整版)数电试题及答案

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。

A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。

(完整word版)数电试题及答案

(完整word版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九总成绩得分一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。

A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1A B C F 0 0 0 0 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 0 1 1 0 01 1 1 19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。

数字电子技术基础习题及答案.pdf

数字电子技术基础习题及答案.pdf

数字电子技术基础考题
一、填空题:(每空 3 分,共15 分)
)。

)和(
)电平。

not )和(
最高)位。

)、(主从型
(积分型单稳态)触发器
TTL )电路和
2)个稳定状态.,多谐振荡器有(
17.根据不同需要,在集成计数器芯片的基础上,通过采用
T 触发器的逻辑效用;若J K ,则二.数制转换( 5 分):
2、(8F.FF)=(
3、(25.7)=(
5、(-101010B)=()=(
三.函数化简题:(5 分)
1、化简等式
Y AB AC BC
1
电路的状态转换图。

(20)
3. 1)据逻辑图写出电路的驱动方程:
(2)说出电路的效用。

(74161的效用见表)
2 票或
3 票同意,表决就通过(要求有真值表等)。

2. 试用JK 触发器和门电路设计一个十三进制的计数器
分)
7.
同步型、主从型;
2、(8F.FF)=(10001111.11111111)=(143.9960937)
1、利用摩根定律证明公式
2、画出卡诺图。

数字电子技术_4套期末试卷_含答案综述

数字电子技术_4套期末试卷_含答案综述

《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。

数字电子技术基础试卷及答案8套

数字电子技术基础试卷及答案8套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。

设各触发器初态为“0”。

AA B 1 0L2AENENB CL3A X1X1CP D Rd QQL4JKCP QQL5BL11 111&&X2二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F 的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=Σm i D i ,其中m i 是S 2S 1S 0最小项。

D7D6 D5 D4 D3 D2 D1 D0 S1YS2 S074LS151M2 M1A1 1 0 0FB&M 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。

Y 0=G1(G2A+G2B )A2A1A0Y 1=G1(G2A+G2B )A2A1A0。

Y 7=G1(G2A+G2B )A2A1A0五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D 触发器实现该计数器。

要求按步骤设计。

CPQ2 Q1 Q0六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

CPQ 0Q 1Q 2J KCP CPCPKK J J Q QQ QQ QF1F2F0图5-1BCCP AEpE TLDDQ0Q1Q3Q274LS163Rd1M&1计数脉冲001图5-2七.八.(10分)电路下如图所示,按要求完成下列问题。

数字电子技术基础试卷及答案8套

数字电子技术基础试卷及答案8套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5.设各触发器初态为“0”。

二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式.八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项.三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A〉B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。

要求用三个3输入端与门和一个或门实现.四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数.74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持—阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5—1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动.2.分析图5—2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5—1图5—2七.八.(10分)电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称。

2.对应画出V C、V01、A、B、C的波形。

并计算出V01波形的周期T=?。

数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0。

7v。

(1)求电路的静态工作点;(2) 画出微变等效电路图,求Au、r i和r o;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势。

二.(15分)求图示电路中、、、及。

三.(8分)逻辑单元电路符号和具有“0"、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。

设各触发器初始状态为“0"态。

数字电子技术基础试题及答案92350

数字电子技术基础试题及答案92350

D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11. AB )。

12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11. =(AB )。

12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。

(完整版)数字电子技术基础期末考试试卷及答案

(完整版)数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 1 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为8 条。

1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。

2 . 1。

3 . 高电平、低电平和高阻态。

4 . 。

5 . 四。

6 . 12、 8二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。

A、或非门B、与非门C、异或门D、OC门)。

3.对CMOS与非门电路,其多余输入端正确的处理方法是(DA、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、 D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。

A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。

A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、 D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D)。

数字电子技术基础考试试卷(附答案)

数字电子技术基础考试试卷(附答案)

数字电子技术基础考试试卷(附答案)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为( )、( )。

2.将2004个“1”异或起来得到的结果是( )。

3.半导体存储器的结构主要包含三个部分,分别是( )、( )、( )。

4.8位D/A 转换器当输入数字量10000000为5v 。

若只有最低位为高电平,则输出电压为( )v ;当输入为10001000,则输出电压为( )v 。

5.就逐次逼近型和双积分型两种A/D 转换器而言,( )的抗干扰能力强,( )的转换速度快。

6.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。

7.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1. 1. 将逻辑函数 P=AB+AC 写成与或非型表达式,并用集电极开路门来实现。

2.2.图1、2中电路均由CMOS 门电路构成,写出P 、Q 的表达式,并画出对应A 、B 、C 的P 、Q 波形。

三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。

图Y AB C =+中所用器件是8选1数据选择器74LS151。

(10分)四、设计一位十进制数的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

数字电子技术基础试题和答案

数字电子技术基础试题和答案

DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11. 下图所示电路中 AB )。

12. 某计数器的输出波形如图1所示,该计数器是(5 )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如图3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

逻辑代数中三个基本运算规
则 , , 。

3、逻辑函数的化简有 , 两种方法。

4、A+B+C= 。

5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与非门 ,输出 。

6、组合逻辑电路没有 功能。

7、竞争冒险的判断方法 , 。

8、触发器它有 稳态。

主从RS 触发器的特性方程 ,
主从JK 触发器的特性方程 ,D 触发器的特性方程 。

一、 选择题(每题1分,共10分)
1、相同为“0”不同为“1”它的逻辑关系是 ( )
A 、或逻辑
B 、与逻辑
C 、异或逻辑
2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( )
A 、Y=AB+BC+ABC
B 、Y=A+B
C 、Y=A
3、
A 、Y=A
B B 、Y 处于悬浮状态
C 、Y=B A +
4、下列图中的逻辑关系正确的是 ( )
A.Y=B A +
B.Y=B A +
C.Y=AB
5、下列说法正确的是 ( )
A 、主从JK 触发器没有空翻现象
B 、JK 之间有约束
C 、主从JK 触发器的特性方程是CP 上升沿有效。

6、下列说法正确的是 ( )
A 、同步触发器没有空翻现象
B 、同步触发器能用于组成计数器、移位寄存器。

C 、同步触发器不能用于组成计数器、移位寄存器。

7、下列说法是正确的是 ( )
A 、异步计数器的计数脉冲只加到部分触发器上
B 、异步计数器的计数脉冲同时加到所有触发器上
C 、异步计数器不需要计数脉冲的控制
8、下列说法是正确的是 ( )
A 、施密特触发器的回差电压ΔU=U T+-U T-
B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱
C 、施密特触发器的回差电压越小,电路的抗干扰能力越强
9、下列说法正确的是 ( )
A、多谐振荡器有两个稳态
B、多谐振荡器有一个稳态和一个暂稳态
C、多谐振荡器有两个暂稳态
10、下列说法正确的是()
A、555定时器在工作时清零端应接高电平
B、555定时器在工作时清零端应接低电平
C、555定时器没有清零端
二、判断题(每题1分,共10分)
1、A+AB=A+B ()
2、当输入9个信号时,需要3位的二进制代码输出。

()
3、单稳态触发器它有一个稳态和一个暂稳态。

()
4、施密特触发器有两个稳态。

()
5、多谐振荡器有两个稳态。

()
6、D/A转换器是将模拟量转换成数字量。

()
7、A/D转换器是将数字量转换成模拟量。

()
8、主从JK触发器在CP=1期间,存在一次性变化。

()
9、主从RS触发器在CP=1期间,R、S之间不存在约束。

()
10、所有的触发器都存在空翻现象。

()
三、化简逻辑函数(每题5分,共10分)
1、
2、Y(A,B,C,)=∑m(0,1,2,3,4,6,8,9,10,11,14)
四、画波形图(每题5分,共10分)
1、
2、
五、设计题(每题10分,共20分)
1、某车间有A、B、C、D四台发电机,今要求(1)A必须开机(2)其他三台电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。

试用与非门完成此电路。

2、试用CT74LS160的异步清零功能构成24进制的计数器。

六、 数制转换(10分)
(156)10=( )2=( )8=( )16
(111000.11)2=( )10=( )8
七、 分析题(10分)
由555定时器组成的多谐振荡器。

已知V DD =12V 、C=0.1μF 、R 1=15K Ω、R 2=22K Ω。

试求:
(1) 多谐振荡器的振荡频率。

(2) 画出的u c 和u o 波形。

答案(七)
一、填空题
1、与运算、或运算、非运算。

2、代入规则、反演规则、对偶规则。

3、公式法、卡诺图法。

4、C B A ++= A B C
5、关闭、高电平、开通、低电平。

6、记忆
7、代数方法、卡诺图法。

8、两个稳态、 Q n+1=S+RQ n
RS=0 (约束条件) (CP 下降沿)
n n n Q K Q J Q +=+1 (CP 下降沿)
Q n+1=D (CP 上升沿)
二、选择题
1、C
2、C
3、A
4、A
5、A
6、C
7、A
8、A
9、C 10、A
三、判断题
1、 ⅹ
2、 ⅹ
3、 √
4、 √
5、 ⅹ
6、 ⅹ
7、 ⅹ
8、 √
9、 ⅹ 10、 ⅹ
四、化简逻辑函数
1、
2、
五、画波形图
1、
2、
六、设计题
1、
2、
七、数制转换
(156)10=(10011100)2=(234)8=(9C)16(111000.11)2=(56.75)10=(70.6)8
八、分析题
T=0.7(R1+2R2)C=0.7×(15+2×22)
×0.1=4.13 s。

相关文档
最新文档