数字电子技术考试题及答案
数字电路试题五套(含答案)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
数字电子技术考试题及答案
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术习题和答案
习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。
2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。
4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。
5.( 2分) C A AB Y +=,Y 的最简与或式为 。
6.( 2分) 电路如图1,电路的逻辑表达式F 。
图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。
8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。
如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。
9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。
10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。
11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。
15.请写出下图S 的表达式 。
CO 的表达式 。
二、选择题1、是8421BCD 码的是( )。
A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。
A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。
数字电子技术复习题及参考答案
数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。
在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。
A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。
A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。
A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。
A.6B.16C.32D.647、设计计数器时应选用()。
A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。
A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。
A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。
《数字电子技术》习题及答案
第1章 数制和码制 一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。
2.数制转换:(35)10 =( )2 =( )8 =( )16。
3.数制转换:(251)8 =( )2 =( )16 =( )10。
4.数制转换:(4B )16 =( )2 =( )8 =( )10。
5.数制转换:(69)10 =( )2 =( )16 =( )8。
6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。
7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。
一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。
第2章 逻辑代数基础 一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。
2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。
3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。
4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。
5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。
6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。
7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。
一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。
大学数字电子技术试题答案
大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
数字电子技术习题及答案
第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。
已知A 、B 的波形如图题1-5所示。
试画出Y 1、Y 2、Y 3对应A 、B 的波形。
图题1-51-6选择题1.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。
(完整版)数电试题及标准答案(五套)。
《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
数字电子技术试卷及答案五套
数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 B 。
数字电路试题五套(含答案)
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电子技术试卷及答案
第1页(共10页) 第2页(共10页)DC B AD C A B ++一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93)。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =6. 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5)V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为(3-18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为(10111111)。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有(11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为(100)位。
11. 下图所示电路中, Y 1=(AB );Y 2 =(AB+AB );Y 3 =(AB )。
12. 某计数器的输出波形如图1所示,该计数器是(5)进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为(低)有效。
1.逻辑函数有四种表示方法,它们分别是(真值表、)、(逻辑图式)、(逻辑表达 )和(卡诺图)。
2.将2004个“1”异或起来得到的结果是(0)。
3.由555定时器构成的三种电路中,(施密特触发器和单稳态触发器)是脉冲的整形电路。
4.TTL 器件输入脚悬空相当于输入(高)电平。
数字电子技术试题及答案
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
数字电子技术试题和答案
一、填空题 (16分)1.( 1分) 一个10位地址码、8位输出的ROM ,其存储容量为 。
2.( 1分) 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y应为 。
3.( 1分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
4.( 1分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。
5.( 1分) 集成十进制计数器74160,初态为1001,经过6个CP 脉冲作用后的状态为 。
6.(1分) 4位D/A 转换器当输入数字量1000时,输出电压为5V 。
若输入数字量0100时,则输出电压为 V 。
7.( 1分) C A AB Y +=,Y 的最简与或式为 。
8.( 1分) 74LS148是驱动共阴数码管的显示译码器,当输入A 3A 2A 1A 0为0010时,输出abcdefg 的逻辑状态为 。
9.( 1分) 电路如图1,电路的逻辑表达式F 。
图1 图210.(1分) 由555定时器组成的电路如图2,回差电压是 V 。
11.(1分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。
图3 图412.(1分) 图3电路中,F 的与或式是 。
13.(1分) 图4电路中,复位端是 端。
14.(1分) 表达式C B C B A F+=能否产生竞争冒险 。
15.(1分) 表达式C AB F +=,用与非门实现的表达式是 。
16.(1分) 高电平的噪声容限越大,表明与非门输入高电平时抗干扰能力越 。
二.( 10分) 化简题用卡诺图法化简函数,写出它们的最简与或表达式。
1.()()∑=10,8,5,2,0,,,m D C B A Y ,约束条件0=+CD AB 2.C B A D A B A D C AB CD B A F ++++=三.作图题(6分) 电路如图所示,请画出在输入信号A 、B 作用下,输出Q 的波形。
《数字电子技术》习题参考答案
《数字电子技术》答案1一、填空题1、301100002、11011111111000003、11101111111100004、F=Σm(0,1,2,……,15)5、0001001001110100010110106、+0111二、单选题1、②2、③3、②4、③5、①三、判断题1、√2、×3、√四、(1)参见课件(2)课件五、计算题1.试简化函数(5分)解:(配项加AB)(消因律)(消项AB)六、设计题《数字电子技术》答案2一、填空题1、-0.10112、Q n+1=D3、16.54、15、+01116、81.77、卡诺图8、A(B+C)9、16二、单选题1、③2、②三、判断题1、 x2、 x四、名词解释1、位权:——表示某种进位制的数中,不同位置上的数字所具有的单位数值2、必要质蕴涵项——若函数的某个质蕴涵项至少包含了一个其它任何质蕴涵项都不包含的标1最小项,则此质蕴涵项称为必要质蕴涵项。
3、正逻辑——高电平用“1”表示,低电平用“0”表示。
4、同步时序网络——具有统一的起同步作用的时钟脉冲,只有当某个时钟脉冲到来时,电路的状态才发生改变,且每个时钟脉冲只能使电路的状态改变一次,这种时序网络称同步时序网络。
5、真值——用“+”与“-”表示数的符号的数据表示形式。
五、简答题1、简述机器数表示法中原码、反码和补码的优缺点。
答:①原码表示法的优点是简单、直观,易于和真值转换。
缺点是加、减运算复杂。
②反码的优点是加、减运算比原码简单,但循环进位问题降低了加法运算速度。
③补码的优点是加、减运算简单,没有循环进位问题,运算速度快。
其缺点是负数补码与真值转换时,要按位取反后,末位加“1”,不如原码、反码直观。
2、什么是原始状态图,一个正确的原始状态图应满足何条件?把对时序电路的一般文字描述变成电路的输入、输出及状态关系的图形说明而形成的状态图,原始状态图可能包含多余的状态。
在正确的原始状态图中状态个数不能少,状态之间的转移关系不能错。
(完整版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术试题及答案
数字电子技术试题及答案### 数字电子技术试题及答案#### 一、选择题1. 数字电路中,最基本的逻辑关系是:- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案: A2. 以下哪个不是数字电子技术中的逻辑门:- A. AND门- B. OR门- C. NOT门- D. ADD门答案: D3. 在数字电路中,触发器的主要用途是:- A. 存储信息- B. 放大信号- C. 转换信号- D. 滤波答案: A4. 以下哪个是组合逻辑电路的特点:- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案: B5. 在数字电路中,一个二进制数“1010”转换为十进制数是:- A. 8- B. 10- C. 14- D. 16答案: C#### 二、简答题1. 简述数字电路与模拟电路的区别。
- 数字电路主要处理数字信号,以二进制形式表示,具有离散性、抗干扰性强、易于集成等特点。
模拟电路则处理模拟信号,以连续变化的电压或电流表示,适合处理连续变化的物理量。
2. 解释什么是二进制数,并给出一个例子。
- 二进制数是一种数制,使用两个数字0和1来表示所有数值。
例如,二进制数“1101”表示十进制数13。
3. 描述一个基本的逻辑门如何工作。
- 一个基本的逻辑门,如AND门,接收两个或多个输入信号,并根据其逻辑功能产生一个输出信号。
例如,AND门只有在所有输入都为高电平时才输出高电平。
#### 三、计算题1. 给定逻辑表达式 Y = A'B + AB',求当A=0, B=1时的Y值。
- 首先计算A'和B'的值,A' = 1,B' = 0。
然后将这些值代入表达式,Y = 1*1 + 0*0 = 1。
2. 一个4位二进制计数器从0000开始计数,求它第10次计数后的二进制状态。
- 4位二进制计数器的计数序列是0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001。
数电试题及答案
数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。
7. 一个4位二进制计数器可以表示的最大十进制数是_________。
8. 一个D触发器具有_________个稳定状态。
9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。
10. 一个完整的数字钟电路至少需要_________个计数器。
三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。
13. 说明什么是寄存器,并描述其在数字系统中的作用。
14. 什么是二进制计数器?简述其工作原理。
四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。
16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。
五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。
18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
太原科技大学
数字电子技术 课程试卷 B 卷
一、单选题(20分,每小题1分)请将本题答案全部写在下表中
1、8421BCD 码10000001转化为十六进制数是( )。
A 、15
B 、51
C 、81
D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。
A 、21n
- B 、2n C 、1
2
n - D 、2n
3、TTL 与非门多余输入端的处理是( )。
A 、接低电平
B 、任意
C 、 通过 100电阻接地
D 、通过 100k
电阻接地
4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态. A 、高电平 B 、低电平 C 、开路 D 、不确定
5、与()Y A B A 相等的逻辑函数为( )。
A 、Y
B B 、Y A
C 、Y A B
D 、Y A B
6、下列(,,)F A B C 函数的真值表中1Y 最少的为( )。
A 、Y C = B 、Y ABC = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点.
A 、输出仅取决于该时刻的输入
B 、后级门的输出连接前级门的输入
C 、具有存储功能
D 、由触发器构成 8、半加器的两个加数为A 和B,( )是进位输出的表达式。
A 、AB B 、A B C 、AB D 、AB
9、欲使JK 触发器1
n Q Q ,J 和K 取值正确的是( ).
A 、,J
Q K Q B 、J K Q C 、0J K D 、,1J Q K
10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。
A 、8,8 B 、8,7 C 、4,7 D 、4,8
11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。
A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。
A 、 3线—8线
B 、2线-4线
C 、1线—2线
D 、4线-16线
13、施密特触发器可以把( )波形变换成( )波形。
A 、正弦,三角
B 、矩形,三角
C 、三角,方波
D 、正弦,矩形
14、555定时器可以组成的多谐振荡器,Vcc=9V ,则电容器电压Uc 最大为( ),可以通过改变( )改变Uc 的大小。
A 、6V ,充电回路电阻、电容值 B 、3V ,充电回路电阻、电容值 C 、6V ,Vcc D 、3V ,Vcc 15、八位的逐次比较式A/D 转换器完成一次转换的时间为0.08 s ,其时钟信号频率( )Hz A .60 B .80 C .100 D .120 二、化简题(10分,每小题5分)要求有详细的解题步骤
1、用公式法将函数式1F 化简为最简与或式;
2、用卡诺图化简法化简2F
1()()()F ABCD AB AB C AD BC =++
(2分)
三、(10分)判断图题3所示各电路为TTL 或CMOS 结构时的输出是高电平还是低电平,并将结果填入表 题3中。
=1
V 50K Ω500IH V Ω
50k V Y
2
Y
34
5
(a)
(b)(d)(c)
图 题3.1
V
V V (e)
1
100k Ω
表 题3。
1
四、(10分)M 为三位二进制数,设计一个具有数据范围指示功能的组合逻辑电路,使之能区分下列三种情况:①0≤M ≤2;②3≤M ≤5;③6≤M ≤7;设构成M 的三位二进制数分别为A 、B 、C,其中A 为高位,C 为地位;对应与①、②、③三种情况的输出为X 、Y 、Z ,且高电平(逻辑“1")代表M 在范围内。
要求: 1、根据题目要求进行逻辑抽象,列写逻辑真值表和函数式;
2、在图 题4。
1中用3线—8线译码器74LS138实现逻辑函数.
解:1、逻辑真值表如表 题4.1所示(2分);函数式为下式。
2、74LS138实现逻辑函数如图 题4。
1所示。
(5分)
,,X
ABC ABC ABC Y ABC ABC ABC Z ABC ABC (3分)
()()()()(2)
()0(3)
ABC ABC AD BC ABC AD BC ABC AD BC ABCD ABC ABC
=++=+++=++=分分2(,,,)(0,1,2,8,10,12,13,14,15)
F A B C D m AB BD ABC
==++∑(3分)
F 2
表 题4.1
五、(15分)写出如图2所示电路的驱动方程、状态方程、输出方程、状态表和状态图,并按照所给波形画出输出端Y 的波形(Q
初值为0),并说明是何种状态机(摩尔、梅里)。
A
图 题5.1
A Q 图 题5.2
Y
表 题5.2 解:驱动方程:J K A Q ==⊕(2分) 状态方程:1
n Q
A Q Q +=⊕⊕(2分)
输出方程Y Q A =+(2分) 梅里型(2分)
状态表如表题5。
2所示:(2分)
状态图如图题5.3所示。
(2分)输出的波形图如图题5。
2所示。
(3分。
Q : 2分;Y : 1分)
六、(10分)试用JK 触发器设计一个同步2位二进制(四进制)加法计数器。
要求画出状态图、列写状态表、写出驱动方程并在图题6。
1中完成逻辑图。
表 题6.1
Q 1Q 0
图 题6.2
图 题6.1
CLK
图 题5.3图题4.1
74LS138
解:状态图如图题6.2所示(2分);状态表如表题6。
1所示(2分); 驱动方程为1
1
110
100101011022
,(2),1(2)
n
n
Q Q Q Q Q Q Q Q Q Q J K Q J K 分分;逻辑图如图题6。
1所示(2分)。
七、(10分)试说明图题7。
1所示由十进制计数器74LS160(异步清零,同步置数功能)构成的计数器为多少进制,为同步级联还是异步级联方式?试使用两片16进制计数器74LS161(异步清零,同步置数功能)采用异步级联、整体清零法组成相同进制数的计数器,设计数器初始状态Q D Q C Q B Q A =0000.
图 题7.1
解:图题7。
1为21进制计数器(3分),采用的是同步级联方式(2分);用74LS161实现相同的进制数如图题7。
2所示.(5分)
图 题7.2
八、(20分)电路如图 题8。
1所示,要求做如下分析计算:
1、试计算定时器555的输出信号的周期T 1为多少ms (小数点后保留1位)?(2分)
2、根据图 题8.2所示定时器555的输出信号CLK 的波形画出74LS160的Q B 输出端的波形,并确定其周期T.(3分);
3、试确定74LS161组成的计数器是多少进制(2分),并画出其状态图;(2分)
4、通过查表 题8。
1ROM 地址和数据对应表,计算出图
题8。
1中74LS161构成的计数器每一个输出状态所对应的DAC0832的输出电压值(V REF =−2.56V );(3分)
5、在图 题8。
3中按照横纵坐标单位标注横纵坐标值(2分),画出输出V o 的波形(3分)图并确定其周期(3分)。
(两个计数器初始状态均为Q D Q C Q B Q A =0000)。
Q 图 题8.2
表题7.1
74LS160
74LS161
功能表
2.22.2k k 图 题8.1
表 题8。
1
解:1、312
112(2)ln 244103300100.690.1T R R C ms -=+=⨯⨯⨯⨯=
2、Q B 波形如图题8。
2所示。
T=4 T 1=0.4ms
3、74LS161组成的计数器是11进制;状态图如图题8。
3所示。
4、计
数器状
态与输出电压分为:
32108888888(1)22.56
00000000(0)022.56
00010001(1)1022.56
00100011(3)3022.56
00110111(7)7022.56
01001111(15)15022.56
01011111(15)15022.56
01101111(15)152D C B A O O O O O O O Q Q Q Q D D D D V V V mV
V mV
V mV
V mV
V mV
V =
=============分(分)888802.56
01111111(15)15022.56
1000
0111(7)7022.56
1001
0011(3)3022.56
1010
0001
(1)102O O O O mV
V mV
V mV
V mV
V mV
========
5、图形如图题8。
4所示,波形周期为4.4ms
ms 图题8.4
图题8.3。