最新南师数字电子技术基础试题及答案
数字电子技术基础考试试题(附答案)
数字电子技术基础考试试题(附答案)
一、填空题 : (每空1分,共10分)
1.八进制数 (34.2 ) 8 的等值二进制数为() 2 ;十进制数 98 的
8421BCD 码为() 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入电平。
3 .下图所示电路中的最简逻辑表达式为。
4. 一个 JK 触发器有个稳态,它可存储位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1
A B F 1 F 2 F 3
0 0 1 1 0
0 1 0 1 1
1 0 0 1 1
1 1 1 0 1
F 1 ;F 2 ;F 3 。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )
1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()
A、m 1与m 3
B、m 4与m6
C、m 5 与m 13
D、m 2 与m 8
2、 L=AB+C 的对偶式为:()
A 、 A+BC ;
B 、( A+B )
C ; C 、 A+B+C ;
D 、 ABC ;
3、半加器和的输出端与输入端的逻辑关系是()
A、与非
B、或非
C、与或非
D、异或
4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。
A . 00100000 B. 11011111 C.11110111 D. 00000100
5、属于组合逻辑电路的部件是()。
数字电子技术试卷试题答案汇总(完整版)
数字电子技术基础试卷试题答案汇总
一、
填空题(每空1分,共20分)
1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)
1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑
2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A
3、 A 、Y=
AB B 、Y 处于悬浮状态 C 、Y=
B A +
4、下列图中的逻辑关系正确的是 ( ) A.Y=
B A + B.Y=B A + C.Y=AB
5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )
A 、同步触发器没有空翻现象
B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( )
A 、异步计数器的计数脉冲只加到部分触发器上
B 、异步计数器的计数脉冲同时加到所有触发器
数字电子技术基础期末考试试卷及答案
1、Y=A+B
2、用卡诺图圈0的方法可得:Y=( +D)(A+ )( + )
四、 1、 该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。
2、B=1,Y=A,
B=0Y呈高阻态。
五、 u 0=u A·u B ,输出波形 u 0 如图 10所示:
图 10
六、如图 11所示:
图4
七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。(CT74LS161如图5所示,其LD端为同步置数端,CR为异步复位端)。(10分)
图5
八、电路如图6所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 源自文库 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。
D
图11
七、接线如图 12所示:
图 12
全状态转换图如图 13 所示:
( a )
( b )
图 13
八、 , , 波形如图 14所示:
图2
五、判断如图3所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形 (8分)
t
图3
六、用如图4所示的8选1数据选择器CT74LS151实现下列函数。(8分)
数字电子技术基础试卷及答案套
数字电子技术基础1
一.1.(15分)
试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。
二.(15分)
已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
三.(8分)
试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。
四.(12分)
试按步骤用74LS138和门电路产生如下多输出逻辑函数。
74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)
已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。
六.(18分)
按步骤完成下列两题
1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1
图5-2
七.
八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.
2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。
数字电子技术基础2
一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点;
《数字电子技术基础》试题及参考答案
试卷一
一、填空题(每空1分,共20分)
1、与非门的逻辑功能为。(全1出0,有0出1)
2、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1和0 来表示。
3、三态门的“三态”指高电平,低电平和高阻状态。
4、逻辑代数的三个重要规则是代入规则、
反演规则、对偶规则。
5、为了实现高的频率稳定度,常采用石英晶体振荡器;单稳态触发器受到外触发时进入暂稳态
6、同步RS触发器中R、S为高电平有效,基本R、S触发器中R、S 为低电平有效
7、在进行A/D转换时,常按下面四个步骤进行,采样、保持、量化、编码。
1. 全1出0,有0出1
2.时间、幅值、1、0
3.高电平,低电平,高阻状态
4.代入规则对偶规则反演规则
5.石英晶体暂稳态
6.高低
7.采样保持量化编码
二、选择题(每题1分,共10分)
1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;
B、16;
C、256;
D、64
2、下列触发器中上升沿触发的是()。
A、主从RS触发器;
B、JK触发器;
C、T触发器;
D、D触发器
3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;
B、Y=AB;
C、Y=B
A+;D、Y=AB
4、十二进制加法计数器需要()个触发器构成。
A、8;
B、16;
C、4;
D、3
5、逻辑电路如右图,函数式为()。
A、F=AB+C;
B、F=AB+C;
AB+;D、F=A+BC
C、F=C
6、逻辑函数F=AB+BC的最小项表达式为()
A、F=m2+m3+m6
B、F=m2+m3+m7
C、F=m3+m6+m7
D、F=m3+m4+m7
《数字电子技术基础》课后习题及参考答案
第1章习题与参考答案
【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。(1)25;(2)43;(3)56;(4)78
解:(1)25=(11001)2=(31)8=(19)16
(2)43=(101011)2=(53)8=(2B)16
(3)56=(111000)2=(70)8=(38)16
(4)(1001110)2、(116)8、(4E)16
【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177
(2)10101010=170
(3)11110001=241
(4)10001000=136
【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF
解:(1)(FF)16=255
(2)(3FF)16=1023
(3)(AB)16=171
(4)(13FF)16=5119
【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF
解:(1)(11)16=(00010001)2
(2)(9C)16=(10011100)2
(3)(B1)16=(1011 0001)2
(4)(AF)16=(10101111)2
【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101
解:(1)(1110.01)2=14.25
(2)(1010.11)2=10.75
数电试题及答案(共11套)
《数字电子技术基础》试题一
一、 填空题(22分 每空2分)
1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.
4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)
2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程
3)________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、 画图题(10分 每题5分)
据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、
2、
四、 分析题(17分)
1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)
2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)
数字电子技术试卷试题答案汇总(完整版)
《数字电子技术基础》试题及答案汇总
第一套
一、填空题(每空1分,共20分)
1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。主从RS 触发器的特性方程 ,
主从JK 触发器的特性方程 ,D 触发器的特性方程 。 二、选择题(每题1分,共10分)
1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑
2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A
3、
A 、Y=A
B B 、Y 处于悬浮状态
C 、Y=B A +
4、下列图中的逻辑关系正确的是 ( )
A 、Y=
B A + B 、Y=B A +
C 、Y=AB 5、下列说法正确的是( )
A 、主从JK 触发器没有空翻现象
B 、JK 之间有约束
C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是( )
A 、同步触发器没有空翻现象
B 、同步触发器能用于组成计数器、移位寄存器。
C、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是()
A、异步计数器的计数脉冲只加到部分触发器上
B、异步计数器的计数脉冲同时加到所有触发器上
数字电子技术基础期末试题及答案
数字电子技术基础期末试题
一、选择题(本大题共12个小题,每小题2分,共24分。在每小题给出的四个选项中,只有一项是符合题目要求的,请将所选的答案标号填在题后的括号中内。)
1、逻辑函数F (A 、B 、C )=A ⊙B +A C 的最小项表达式为( )
A 、F=Σm (0、2、5、7)
B 、F=AB
C +A C
C 、F=Σm (1、3、6)
D 、F=Σm (0、1、2、6、7)
2、逻辑函数F (A 、B 、C 、D )=Σm (1、4、5、9、13)+Σd (12、14、15)的最简与或式为( )
A 、F =AB+C D
B 、F =B
C +C
D C 、F=C D +B C D 、F=A C +C D
3、逻辑函数F =)(A D C C B ++的反函数是( )
A 、F =)()(A D C C
B +⋅+ B 、F =)(DA
C C B +⋅+ C 、F =)(A
D C BC +⋅+ D 、F =A D C C B +⋅+
4、已知逻辑变量A 、B 、F 的波形图如图4所示,F 与A 、B 的逻辑关系是( )
A 、F=A
B B 、F=A ⊕B
C 、F=A ⊙B
D 、F=A+B
5、已知逻辑函数F 的卡诺图如图5所示,能实现该函数功能的电路是( )
图5
6、三态门电路如图6所示,输出F为()
A、低阻
B、高阻
C、AB
D、1
7、OC门电路图如图7所示,该电路可完成的功能是()
A、F=AB
B、F=AB+C
C、F=1
D、F=AB·C
8、一个十六选一的数据选择器,其地址输入端的个数为()
A、2个
B、3个
数字电子技术基础试题和答案
D C B A D C A B ++《数字电子技术》试卷
姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD
码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数⎪⎭
⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =
( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7
)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出
01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。
12.
13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
数字电子技术基础测试题及其答案.
数字电子技术基础测试题
测试题A
一、填空题
1.晶体管作为开关使用,是指它的工作状态处于()状态和()状态。
2.TTL逻辑门电路的典型高电平值是()V,典型低电平值是()V。
3.触发器的特点是()和()。
③画逻辑图。如图【解A7】。
【解A7】真值表
八、
1.十进制数513对应的二进制数( ),对应的8421BCD 码是( ),对应的十六进制数是( )。
2.平时的负载。
3.CMOS 当接到( )电平。
4.施密特触发器有(
5.JK 二、单项选题
1.在图B.1 ①1种;②2种;③3
2.
3.③D/A 转换器;④JK
4.( )。 ①异或门;②同或门;③
5.电路和波形如图B.2形是( )。 1.C B BC A AC Y +++=
2. ∑∑
(d
,
,
,
m
D
Y
A
B
C
)
,
12
=)
+
,9,8,5,4,3,1,0(
11
10
,2(
,
)
14
四、数据表B.1所示真值表写出最简与非表达式,并画出逻辑图。
真值表B.1
②函数表达式。
8403210321032101m m m A A A A A A A A A A A A Y ++=++=
97531321032103210321032102m m m m m A A A A A A A A A A A A A A A A A A A A Y ++++=++++=。
③将21,Y Y 与4线-10线译码输出函数比较。
令D A C A B A A A ====3210,,,,
则有8401Y Y Y Y '+'+'=;975312Y Y Y Y Y Y '+'+'+'+'=。 ④连线图。如图【解B6】。
数电试题及答案(共11套)
《数字电子技术基础》试题一
一、 填空题(22分 每空2分)
1、=⊕0A A , =⊕1A 。
2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。
3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.
4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。
6、一个四选一数据选择器,其地址输入端有 2 个。
二、 化简题(15分 每小题5分)
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)
2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程
3)________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、 画图题(10分 每题5分)
据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、
2、
四、 分析题(17分)
1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)
2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)
数字电子技术基础考试试卷(附答案)
数字电子技术基础考试试卷(附答案)
一、填空题:(每空1分,共15分)
1.逻辑函数Y AB C
=+的两种标准形式分别为
()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)
1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”
来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应
A、B、C的P、Q波形。
三、分析图3所示电路:(10分)
1)试写出8选1数据选择器的输出函数式;
2)画出A2、A1、A0从000~111连续变化时,Y的波形图;
3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)
五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)
数字电子技术基础习题及答案
数字电子技术试卷(1)
一.填空(16)
1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.100001100001是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。 三.化简逻辑函数(14)
1.用公式法化简-
-
+++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=-
2.用卡诺图化简∑∑=
m
d
D C B A Y ),,,,()+,,,,
(84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)
解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q
n +=-
+1
,(2)、A Q
n =+1
六.试用触发器和门电路设计一个同步的五进制计数器。(15)
七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)
数字电子技术基础期末考试试卷及答案
数字电子技术基础试题(一)
一、填空题: (每空1分,共10分)
1.(30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。
二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)
1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。
2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。
A、或非门
B、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
B、D、通过电阻接V CC
4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路(C )。
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
B、D、双积分A/D转换器
7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C)。
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器
(完整版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)
一、填空题 : (每空1分,共10分)
1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 1
2.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门
B、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
D、通过电阻接V CC
4.图2所示电路为由555定时器构成的()。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路()。图2
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器
8.要将方波脉冲的周期扩展10倍,可采用()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
南京师范大学2012-2013学年 第一学期
计算机学院计算机专业《数字电子技术》试卷 A
姓名:__ _______ 班级:__________ 学号:___________ 成绩:____________
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为
8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =
( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有(
)根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)
(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)
1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)
2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。
A .111 B. 010 C. 000 D. 101
3.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.8
4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000
B. 1011--0101--0010--0001--0000
C. 1011--1100--1101--1110--1111
D. 1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101
B. 10111111
C. 11110111
D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写
8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。 A.N B.2N C.N 2
D.2N
9.某计数器的状态转换图如下, 其计数的容量为( )
A . 八 B. 五 C. 四 D. 三
10.已知某触发的特性表如下(A 、B
( )。
A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q
B Q A Q +=+ D. Q n+1 = B
11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( )。
A . 8.125V B.4V C. 6.25V D.9.375V 12.函数F=AB+BC ,使F=1的输入ABC 组合为( ) A .ABC=000
B .ABC=010
C .ABC=101
D .ABC=110
13.已知某电路的真值表如下,该电路的逻辑表达式为( )。
A .C Y = B. A
B
C Y = C .C AB Y +=
D .C C B Y +=
14.四个触发器组成的环行计数器最多有( )个有效状态。 A.4 B. 6 C. 8 D. 16
三、判断说明题(本大题共2小题,每小题5分,共10分)
(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。) 1、逻辑变量的取值,1比0大。( )
2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( )。 3.八路数据分配器的地址输入(选择控制)端有8个。( ) 4、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。( )
5、利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态S N 只是短暂的过渡状态,不能稳定而是立刻变为0状态。( ) 6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( )