实验四 基本rs触发器及D触发器
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验四基本RS触发器和D触发器
一、实验目的
1.熟悉并验证触发器的逻辑功能。
2.掌握RS和D触发器的使用方法和逻辑功能的测试方法。
二、实验仪器
数字电路实验台、数字万用表、74LS74,74ls20
三、实验原理
触发器是一个具有记忆功能的二进制信息存储器件,是构成多种时序电路的最基本逻辑单元。触发器具有两个稳定状态,即"0"和"1",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。
1.基本RS触发器
基本RS触发器具有置"0"、置"1"和"保持"三种功能。通常称S为置"1"端,因为R=1、S =0时,触发器被置"1";R为置"0"端,因为R=0、S=1时触发器被置"0",当R=S=1
时状态保持。基本RS触发器可以用二个“与非门”或“或非门”组成,此时为高电平触发器。
图3-1基本RS触发器
2.D触发器
D触发器的状态方程为:Q n+1=D。其状态的更新发生在CP脉冲的边沿,74LS74(CC4013),74LS175(CC4042)等均为上升沿触发,故又称之为上升沿触发器的边沿触发器,触发器的状态只取决于时针到来前D端的状态。D触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等,其逻辑符号如下:
图3-2 双D触发器 D触发器逻辑符号
三、实验步骤
1.测试基本RS触发器的逻辑功能
按图3-1连接电路,用两个与非门组成基本RS触发器,输入端接逻辑开关的输出插口,输出端接逻辑电平显示输入接口,按表的要求测试,并记录;