数电实验报告—触发器及其应用

合集下载

触发器及其应用实验报告

触发器及其应用实验报告

触发器及其应用实验报告一、实验目的通过本次实验,我们的目标是:1.了解触发器的基本原理。

2.学习触发器的分类及其应用场景。

3.通过实验了解触发器的使用方法。

二、实验器材1.示波器。

2.信号发生器。

3.逻辑门芯片。

4.电源。

5.电线、面包板等。

三、实验原理触发器是由逻辑门电路组成的电子器件,具有存储和控制的功能,它能够接收一个或多个输入信号,通过逻辑门电路进行处理,并输出结果。

因为具有存储和控制的功能,所以可以被广泛应用于数字电路中。

触发器分为锁存触发器和触发器两种。

锁存触发器存在一个叫做钟脉冲的输入信号,这个输入信号决定了锁存触发器是否工作。

当输入一个高电平的钟脉冲时,锁存触发器将会把它的输入信号“锁定”,并输出相应的结果;当钟脉冲为低电平时,锁存触发器会维持自己的状态不变。

触发器一般也有两个输入信号,分别是时钟和数据。

当时钟为高电平的时候,数据会被写入到触发器中,并且继续保存下来;当时钟为低电平的时候,触发器会维持自己的状态不变。

四、实验步骤1、搭建RS锁存器电路图将R、S两个输入端接到逻辑门芯片上,并将输出端接上示波器,调整示波器参数,实时观察输出波形。

在示波器上显示R、S各种输入波形,了解电路的工作原理和特性。

4、测试D触发器电路五、实验结果通过本次实验,我们成功地实现了RS锁存器和D触发器的搭建和测试。

我们通过不同的输入信号波形测试了电路的各种工作特性,如RS锁存器的存储和控制特性以及D触发器的时序控制特性等。

六、实验分析触发器是数字电路中的关键元件之一,它可以实现数字信号的存储和控制。

本次实验通过搭建RS锁存器和D触发器电路,并通过逻辑门芯片实现,得出了两种触发器的不同工作原理和特性。

同时,我们还通过不同的输入波形测试了它们的各种工作状态,进一步了解和掌握触发器的应用技巧和调试方法。

这对于我们深入理解和掌握数字电路原理以及实际应用具有重要意义。

同时,我们还通过实际操作锻炼了自己的实验技能,深入理解了数字电路的原理和应用。

数字电路实验报告触发器

数字电路实验报告触发器

一、实验目的1. 理解触发器的概念、原理和功能。

2. 掌握触发器的分类、结构和逻辑功能。

3. 通过实验,验证触发器的逻辑功能,加深对触发器原理的理解。

二、实验原理触发器是一种具有记忆功能的电路,可以存储1个二进制位的信息。

它有两个稳定的状态:SET(置位)和RESET(复位)。

触发器的基本结构是RS触发器,由两个与非门组成,其逻辑功能可用真值表表示。

触发器按触发方式可分为同步触发器和异步触发器;按逻辑功能可分为RS触发器、D触发器、JK触发器和T触发器等。

三、实验仪器与材料1. 74LS74双D触发器芯片2. 74LS02四2输入与非门芯片3. 74LS00四2输入或非门芯片4. 74LS20四2输入或门芯片5. 74LS32四2输入与门芯片6. 74LS86四2输入异或门芯片7. 74LS125八缓冲器芯片8. 74LS126八缓冲器芯片9. 电源10. 示波器11. 信号发生器12. 逻辑笔四、实验内容1. RS触发器实验(1)搭建RS触发器电路:将74LS74芯片的Q1端与Q2端连接,Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。

(2)观察RS触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端S和R的值。

(3)分析RS触发器逻辑功能:根据真值表分析RS触发器的逻辑功能,得出结论。

2. D触发器实验(1)搭建D触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

将74LS02的输出端分别连接到74LS20的输入端和74LS32的输入端。

(2)观察D触发器逻辑功能:通过逻辑笔观察Q1端和Q2端的输出状态,记录下不同输入端D的值。

(3)分析D触发器逻辑功能:根据真值表分析D触发器的逻辑功能,得出结论。

3. JK触发器实验(1)搭建JK触发器电路:将74LS74芯片的Q1端接与非门74LS02的输入端,Q2端接与非门74LS02的输入端。

数字逻辑实验报告:触发器及其作用

数字逻辑实验报告:触发器及其作用

数字逻辑实验报告:触发器及其作用一、实验目的1. 学习触发器的基本概念、类型及其工作原理;2. 掌握触发器的电路实现方法;3. 掌握使用触发器进行时序逻辑设计的方法。

二、实验原理触发器(Flip-flop)是数字逻辑电路中最基本的存储元件。

它可以在电路中实现数据的存储、时序的生成、状态的转移等功能。

触发器从功能上分为两大类:时序逻辑触发器和状态逻辑触发器。

时序逻辑触发器是指根据输入信号的时序变化来激发触发器输出端口状态变化的触发器,常见的有SR触发器、D触发器和JK触发器等。

状态逻辑触发器是指触发器的输出值与输入值中的某些形式的关系有关,常见的有T触发器和R-S触发器等。

此实验主要介绍SR触发器、D触发器、JK触发器的实现及其作用。

1. SR触发器SR触发器也称为RS触发器,它的英文全称是Set-Reset Flip-flop。

SR触发器的输入有两个:S、R。

当S=1,R=0时,Q输出为1;当S=0,R=1时,Q输出为0;当S=R=1时,Q的状态就不确定了。

具有这个不确定状态的原因是因为在SR触发器中,S和R是可以同时为1的,这种情况会导致电路出现失效或过度充电的问题,故SR触发器不常用。

2. D触发器D触发器是指数据存储触发器,它有一个数据输入信号D,其输出信号Q与输入信号D同步,并且保持输出信号状态不变。

当时钟信号CK上升时,D触发器将数据D储存在内部存储器中,当时钟信号CK下降时,存储器中的数据被保持不变。

D触发器还具有一个反相输出信号Q',它与输出信号Q恰好相反。

3. JK触发器JK触发器是指一种利用J和K两个输入信号来控制输出状态的电路。

当J=K=0时,JK触发器不动;当J=1,K=0时,JK触发器转换到置“1”状态;当J=0,K=1时,JK触发器转换到复位“0”状态;当J=K=1时,JK触发器的状态与上一状态相反。

这里需要注意的是,当J=K=1时,JK触发器可以作为一个数字计数器或频率分带器使用。

数电实验报告触发器及其应用(共10篇)

数电实验报告触发器及其应用(共10篇)

数电实验报告触发器及其应用(共10篇)1、实验目的:掌握触发器的原理和使用方法,学会利用触发器进行计数、存储等应用。

2、实验原理:触发器是一种多稳态数字电路,具有存储、计数、分频、时序控制等功能。

常见的触发器有RS触发器、D触发器、T触发器、JK触发器等。

RS触发器是由两个交叉互连的反相器组成的,它具有两个输入端R(复位)和S(置位),一个输出端Q。

当输入R=1,S=0时,Q=0;当输入R=0,S=1时,Q=1;当R=S=1时,无法确定Q的状态,称为禁态。

JK触发器是将RS触发器的两个输入端合并在一起而成,即J=S,K=R,当J=1,K=0时,Q=1;当J=0,K=1时,Q=0;当J=K=1时,Q反转。

JK触发器具有启动、停止、颠倒相位等功能。

D触发器是由单个输入端D、输出端Q和时钟脉冲输入端组成的,当时钟信号上升沿出现时,D触发器的状态发生改变,如果D=1,Q=1;如果D=0,Q=0。

T触发器只有一个输入端T和一个输出端Q,在每个时钟脉冲到来时,T触发器执行T→Q操作,即若T=1,则Q取反;若T=0,则Q保持不变。

触发器可以组成计数器、分频器、存储器、状态机等各种数字电路,被广泛用于计算机、控制系统等领域。

3、实验器材:数码万用表、示波器、逻辑分析仪、CD4013B触发器芯片、几个电阻、电容、开关、信号发生器等。

4、实验内容:4.1 RS触发器测试利用CD4013B芯片来测试RS触发器的功能,在实验中将RS触发器的输入端分别接入CD4013B芯片的端子,用示波器观察输出端的波形变化,并记录下输入输出关系表格,来验证RS触发器的工作原理。

具体实验步骤如下:将CD4013B芯片的端子按如下接线方式连接:RST1,2脚接入+5V电源,C1个100nF的电容与单位时间5 ns的外部时钟信号交替输入接口CLK,以模拟器件为master时,向器件提供单个时钟脉冲。

测试时选择适宜的数据输入,R1和S2另一端程+5V,S1和R2另一端连接接地GND,用万用表测量各端电压,电容缓存的电压。

数字电子技术实验五触发器及其应用(学生实验报告)

数字电子技术实验五触发器及其应用(学生实验报告)

数字电⼦技术实验五触发器及其应⽤(学⽣实验报告)实验三触发器及其应⽤1.实验⽬的(1) 掌握基本RS、JK、D和T触发器的逻辑功能(2) 掌握集成触发器的逻辑功能及使⽤⽅法(3) 熟悉触发器之间相互转换的⽅法2.实验设备与器件(1) +5V直流电源(2) 双踪⽰波器(3) 连续脉冲源(4) 单次脉冲源(5) 逻辑电平开关(6) 逻辑电平显⽰器(7) 74LS112(或CC4027);74LS00(或CC4011);74LS74(或CC4013)3.实验原理触发器具有 2 个稳定状态,⽤以表⽰逻辑状态“1”和“0”,在⼀定的外界信号作⽤下,可以从⼀个稳定状态翻转到另⼀个稳定状态,它是⼀个具有记忆功能的⼆进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。

(1) 基本RS触发器图4-5-1为由两个与⾮门交叉耦合构成的基本RS触发器,它是⽆时钟控制低电平直接触发的触发器。

基本RS触发器具有置0 、置1 和保持三种功能。

通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状态保持;S=R=0时,触发器状态不定,应避免此种情况发⽣,表4-5-1为基本RS触发器的功能表。

基本RS触发器。

也可以⽤两个“或⾮门”组成,此时为⾼电平电平触发有效。

图4-5-1 基本RS触发器(2) JK触发器在输⼊信号为双端的情况下,JK触发器是功能完善、使⽤灵活和通⽤性较强的⼀种触发器。

本实验采⽤74LS112双JK触发器,是下降边沿触发的边沿触发器。

引脚功能及逻辑符号如图4-5-2所⽰。

JK触发器的状态⽅程为Q n+1=J Q n+K Q nJ和K是数据输⼊端,是触发器状态更新的依据,若J、K有两个或两个以上输⼊端时,组成“与”的关系。

Q与Q为两个互补输出端。

通常把 Q=0、Q=1的状态定为触发器0 状态;⽽把Q=1,Q=0定为 1 状态。

图4-5-2 74LS112双JK触发器引脚排列及逻辑符号下降沿触发JK触发器的功能如表4-5-2注:×— 任意态↓— ⾼到低电平跳变↑— 低到⾼电平跳变Q n (Q n )— 现态 Q n+1(Q n+1)— 次态φ— 不定态JK 触发器常被⽤作缓冲存储器,移位寄存器和计数器。

数电触发器_实验报告

数电触发器_实验报告

一、实验目的1. 理解数字电路中触发器的基本原理和功能。

2. 掌握基本RS触发器、D触发器、JK触发器的逻辑功能及其应用。

3. 学会使用数字电路实验设备,进行实验操作和数据分析。

二、实验原理触发器是数字电路中的基本单元,具有存储一位二进制信息的功能。

根据触发器的逻辑功能和工作原理,可分为基本RS触发器、D触发器、JK触发器等。

1. 基本RS触发器:由两个与非门组成,具有置位(S)和复位(R)功能,可实现二进制信息的存储。

2. D触发器:由基本RS触发器和传输门组成,具有数据(D)输入和时钟(CP)输入,实现数据在时钟上升沿或下降沿的传输。

3. JK触发器:由基本RS触发器和传输门组成,具有J、K输入和时钟(CP)输入,可实现数据保持、置位、复位和翻转功能。

三、实验仪器与设备1. 数字电路实验箱2. 74LS00、74LS74、74LS76等集成电路3. 双踪示波器4. 电源5. 连接线四、实验内容1. 基本RS触发器实验(1)搭建基本RS触发器电路,分析电路结构和工作原理。

(2)观察并记录基本RS触发器的置位、复位、保持和翻转功能。

2. D触发器实验(1)搭建D触发器电路,分析电路结构和工作原理。

(2)观察并记录D触发器的数据传输功能,分析时钟上升沿和下降沿对数据传输的影响。

3. JK触发器实验(1)搭建JK触发器电路,分析电路结构和工作原理。

(2)观察并记录JK触发器的数据保持、置位、复位和翻转功能。

4. 触发器应用实验(1)设计一个计数器电路,使用D触发器实现。

(2)观察并记录计数器电路的计数功能,分析计数脉冲和时钟信号的关系。

五、实验结果与分析1. 基本RS触发器实验实验结果显示,基本RS触发器具有置位、复位、保持和翻转功能。

在置位端输入高电平,触发器输出为1;在复位端输入高电平,触发器输出为0;在两个输入端同时输入高电平时,触发器处于不定状态。

2. D触发器实验实验结果显示,D触发器在时钟上升沿或下降沿输入数据,可以实现数据的传输。

实验4触发器及其应用

实验4触发器及其应用

实验四 触发器及其应用一、实验目的1、 掌握基本RS 、JK 、D 、T 触发器的逻辑功能;2、 熟悉集成触发器的逻辑功能及使用方法;3、 学会不同逻辑功能触发器之间的转换方法。

二、实验仪器及设备1、 EEL-II 型电工电子实验台2、 数字电路实验箱3、 万用表4、 直流稳压电源5、 参考元件 三、实验内容1、 基本RS 触发器逻辑功能测试,元件用74LS00QDDQQ(a)(b)图5.1基本RS 触发器结构图2、 D 触发器逻辑功能测试,元件用74LS74(双上升沿触发D 触发器) (1) 直接复位端R D 和直接置位端S D 的功能测试 (2) D 触发器的逻辑功能测试直接复位、置位端R D 、S D 接模拟电位开关,CP 接单脉冲发生器,并改变D 的状态,将测试结果填入表5.2中。

3、 JK 触发器功能测试,选用74LS112直接复位、置位端R D 、S D 接模拟电位开关,CP 接单脉冲发生器,并改变J 、K 的状态,将测试结果填入表5.3中。

4、用D触发器构成T’触发器Q 将D触发器的D端与Q端相连,构成T’触发器。

其逻辑功能为:Q n+1=n表示每来一个CP脉冲翻转一次。

有计数功能。

(1)在CP加入单脉冲观察翻转次数和CP输入正脉冲个数间的关系。

(2)CP端加连续脉冲,用示波器观察Q与Q波形,记录填表5.4,并画出波形图。

如图5.4所示。

CPQQ图5.3波形图5、用JK触发器接T和T’触发器(1)设计电路(2)测试功能并观察CP和Q的同步波形,体会触发器的分频作用。

四、实验报告1、整理实验数据,结果填入各表格,画出要求的有关电路图;2、依实验结果总结触发器的逻辑功能。

五、思考题1、何谓基本RS触发器的记忆功能?2、D触发器翻转条件及特点是什么?3、*D触发器实现可靠计数的基本思想是什么?六、器件介绍1、D触发器74LS74图5.2上升沿触发D 触发器74LS74符号2、 JK 触发器74LS11274LS112是双主从下降沿触发JK 触发器,其逻辑符号和管脚引线排列如图5.5所示。

实验报告 触发器

实验报告 触发器

实验报告触发器实验报告:触发器引言:触发器是数字电路中常见的重要元件,它可以存储和控制信号的传输。

本实验旨在通过实际搭建触发器电路,了解其工作原理和应用。

一、实验目的本实验的目的是通过实际搭建触发器电路,掌握触发器的工作原理、特性和应用。

二、实验器材和原理2.1 实验器材:- 电路实验板- 电源- 电压表- 电流表- 逻辑门芯片- 连接线2.2 实验原理:触发器是一种存储器件,可以存储和控制信号的传输。

它由多个逻辑门组成,根据输入信号的不同,可以分为RS触发器、D触发器、JK触发器和T触发器等多种类型。

三、实验步骤3.1 搭建RS触发器电路首先,将两个逻辑门芯片连接在电路实验板上,一个作为RS触发器的输入端,另一个作为输出端。

然后,将电源和适当的电阻连接到逻辑门芯片上,以提供所需的电压和电流。

最后,根据电路图连接连线,搭建完整的RS触发器电路。

3.2 检验和调试电路在搭建好电路后,使用电压表和电流表检验电路的电压和电流是否正常。

如果有异常,需要及时排除故障。

然后,通过改变输入信号,观察输出信号的变化。

根据实验结果,对电路进行调试,确保触发器的正常工作。

3.3 测试触发器的特性在调试完电路后,可以进行一些实验来测试触发器的特性。

例如,可以通过改变输入信号的频率和占空比,观察输出信号的变化。

还可以通过改变逻辑门芯片的类型,比较不同类型触发器的性能差异。

四、实验结果和分析通过实验,我们可以得到触发器的工作特性和性能数据。

根据实验结果,我们可以分析触发器的优缺点,以及在数字电路设计中的应用。

五、实验总结触发器作为数字电路中的重要元件,在现代电子技术中得到了广泛应用。

通过本实验,我们深入了解了触发器的工作原理、特性和应用。

同时,我们也学会了搭建触发器电路、调试电路和分析实验结果的方法。

六、实验心得通过本次实验,我深刻认识到了触发器在数字电路中的重要性。

触发器可以存储和控制信号的传输,是数字电路中的核心部件之一。

电子技术实验报告5-触发器及其应用

电子技术实验报告5-触发器及其应用

电子技术实验报告5-触发器及其应用一、实验目的1.了解触发器的基础知识。

2.了解 RS 触发器、JK 触发器的应用原理。

3.学会使用电路模拟软件进行仿真分析。

二、实验器材1.计算机2.电路仿真软件(Multisim)三、实验原理1.触发器触发器是一种与时序有关的电路,其输出信号的状态与输入信号、在输入信号作用下出现的前一个时刻输出状态有关。

触发器的作用是存贮一个值,然后在时钟信号的控制下,使得这个存贮的值在合适的时刻得到保持或改变。

2.RS 触发器RS 触发器是一种基础的触发器,它由两个 NOR 门构成,主要由两个输入端、一个输出端和一个时钟端组成。

它的真值表如下:状态\t输入\tS \t R \t输出重置\tQ \tQ’复位\tL \tH \t1 \t0保持 \tH \tL \t1 \t0倒置 \tL \tH\t0 \t1禁止 \tL \tL \t不确定不确定3.JK 触发器JK 触发器是一种基于 RS 触发器的扩展。

它由两个输入端、一个输出端和一个时钟端组成。

JK 触发器的输入有两个控制信号 J 和 K。

它的真值表如下:状态\t输入\tJ \tK \tQ \tQ’禁止/复位\tX \tX \t不变 \t不变置位 \t1 \tX \t1 \t0清零 \tX \t1 \t0 \t1保持 \tX \t0 \t不变不变倒置 \t1 \t1 \t0 \t1不变 \t1 \t1 \t1 \t0不变 \t0 \t0 \tQ\tQ’4.应用原理RS 触发器可以用于计数、存贮、分频、时序控制等方面。

当 S=1,R=0 时,Q=1,Q’=0,实现置位操作;当 S=0,R=1 时,Q=0,Q’=1,实现清零操作;当S=R=0 时,输出保持不变;当 S=R=1 时,输出不确定。

JK 触发器可以通过设置 J、K 对输入信号进行控制,实现存贮、倒置、计数等功能。

当输入信号为 0 时,JK 触发器保持原状态不变;当输入信号为 1 时,JK 触发器转换状态,若输入信号在时钟脉冲作用下状态不变,则为存贮;若 J、K 不同,并且输入信号在时钟脉冲作用下状态反转,则为倒置;若 J、K 相同,输入信号在时钟脉冲作用下状态反转,则为计数。

数电实验报告 触发器

数电实验报告 触发器

数电实验报告触发器数电实验报告:触发器引言数电实验是电子信息类专业中非常重要的一门实践课程,通过实验可以加深对于数字电路原理的理解和应用。

本次实验的主题是触发器,触发器是数字电路中常见的重要元件,具有存储和放大信号的功能。

本文将对触发器的原理、分类和实验结果进行详细介绍和分析。

一、触发器的原理触发器是一种能够存储和放大信号的数字电路元件。

它由若干个门电路组成,可以在特定的输入条件下改变其输出状态,并且能够保持输出状态不变。

触发器的原理基于门电路的逻辑运算和存储功能,它的输入和输出可以分为两种状态:高电平(1)和低电平(0)。

触发器的工作原理可以简单描述为:当触发器的输入满足特定条件时,输出会发生变化,并且保持输出状态不变,直到下一次满足特定条件的输入到来。

触发器的输出状态可以用状态表或状态图来描述,其中包括输入和输出的各种组合情况。

二、触发器的分类触发器根据其内部结构和工作方式的不同,可以分为SR触发器、D触发器、JK 触发器和T触发器等多种类型。

下面将对其中几种常见的触发器进行简要介绍。

1. SR触发器SR触发器是最简单的一种触发器,它由两个相互反馈的与门和非门组成。

SR触发器有两个输入端S和R,一个输出端Q。

当S=0、R=1时,输出Q=0;当S=1、R=0时,输出Q=1;当S=0、R=0时,输出状态保持不变;当S=1、R=1时,输出状态不确定。

2. D触发器D触发器是一种常用的触发器,它具有单一输入端D和输出端Q。

D触发器的输出状态与输入D的电平保持一致,即当D=0时,Q=0;当D=1时,Q=1。

D 触发器可以用于存储和传输数据,在时序电路中起到重要的作用。

3. JK触发器JK触发器是一种综合性能较好的触发器,它由两个输入端J和K、一个时钟端CLK和一个输出端Q组成。

JK触发器的输出状态可以由J、K和CLK的不同组合来控制,具体规律可以通过真值表或状态图来描述。

JK触发器在时序电路中常用于频率分频、计数等应用。

触发器及其应用实验报告

触发器及其应用实验报告

触发器及其应用实验报告触发器及其应用实验报告引言在现代电子技术中,触发器是一种重要的数字电路元件,用于存储和控制信号的状态。

触发器广泛应用于计算机、通信、控制系统等领域,具有重要的实际应用价值。

本实验旨在通过实际操作,深入理解触发器的工作原理和应用。

实验目的1. 了解触发器的基本概念和工作原理。

2. 学习触发器的常见类型及其特点。

3. 掌握触发器在数字电路中的应用。

实验仪器和材料1. 示波器2. 电源3. 电阻、电容等元件4. 7400系列触发器芯片实验步骤1. 实验一:RS触发器的实验a. 将7400芯片连接到电源和示波器上。

b. 通过连接电路,将RS触发器的输入端和输出端连接到示波器上。

c. 分别给RS触发器的S和R输入端施加高电平和低电平信号,观察输出端的变化。

d. 记录实验结果并进行分析。

2. 实验二:D触发器的实验a. 将7400芯片连接到电源和示波器上。

b. 通过连接电路,将D触发器的输入端和输出端连接到示波器上。

c. 分别给D触发器的D输入端施加高电平和低电平信号,观察输出端的变化。

d. 记录实验结果并进行分析。

3. 实验三:JK触发器的实验a. 将7400芯片连接到电源和示波器上。

b. 通过连接电路,将JK触发器的输入端和输出端连接到示波器上。

c. 分别给JK触发器的J和K输入端施加高电平和低电平信号,观察输出端的变化。

d. 记录实验结果并进行分析。

实验结果与分析通过实验一、实验二和实验三,我们观察到了不同类型触发器的输入和输出变化情况。

在RS触发器中,当S和R输入均为低电平时,输出保持不变;当S和R输入均为高电平时,输出翻转;当S为高电平,R为低电平时,输出为高电平;当S为低电平,R为高电平时,输出为低电平。

在D触发器中,输出跟随输入信号变化,实现了数据的存储和传输。

在JK触发器中,当J和K输入均为低电平时,输出保持不变;当J和K输入均为高电平时,输出翻转;当J为高电平,K为低电平时,输出为高电平;当J为低电平,K为高电平时,输出为低电平。

数字电路触发器实验报告

数字电路触发器实验报告

一、实验目的1. 理解触发器的原理和功能。

2. 掌握触发器的电路组成和基本工作原理。

3. 学习触发器在数字电路中的应用。

4. 提高实验操作能力和分析问题的能力。

二、实验原理触发器是一种具有记忆功能的数字电路,它能够保存一个二进制状态。

触发器的基本类型有RS触发器、JK触发器、D触发器等。

本实验以RS触发器为例,介绍触发器的原理和功能。

RS触发器由两个与非门组成,其中S为置位端,R为复位端,Q为输出端,Q'为输出端的反相端。

当S=0,R=1时,触发器被置位,Q=1,Q'=0;当S=1,R=0时,触发器被复位,Q=0,Q'=1;当S=0,R=0时,触发器保持原状态;当S=1,R=1时,触发器处于不定状态。

三、实验仪器与设备1. 数字电路实验箱2. 74LS00集成电路(与非门)3. 逻辑电平开关4. 逻辑电平显示器5. 连接线四、实验步骤1. 连接电路根据实验原理图,将两个与非门连接起来,构成RS触发器。

具体连接方式如下:(1)将与非门的输入端A1、A2分别连接到逻辑电平开关;(2)将与非门的输出端Y1、Y2分别连接到逻辑电平显示器;(3)将与非门的输出端Y1连接到与非门的输入端B1,将与非门的输出端Y2连接到与非门的输入端B2。

2. 观察触发器状态(1)打开电源,将S端置为0,R端置为1,观察Q和Q'端的状态,记录下来;(2)将S端置为1,R端置为0,观察Q和Q'端的状态,记录下来;(3)将S端置为0,R端置为0,观察Q和Q'端的状态,记录下来;(4)将S端置为1,R端置为1,观察Q和Q'端的状态,记录下来。

3. 分析实验结果根据实验步骤观察到的触发器状态,分析触发器在不同输入下的工作原理,验证触发器的功能。

五、实验结果与分析1. 观察到当S=0,R=1时,触发器被置位,Q=1,Q'=0;2. 观察到当S=1,R=0时,触发器被复位,Q=0,Q'=1;3. 观察到当S=0,R=0时,触发器保持原状态;4. 观察到当S=1,R=1时,触发器处于不定状态。

触发器的应用实验报告

触发器的应用实验报告

一、实验目的1. 掌握基本RS、JK、D和T触发器的逻辑功能及测试方法。

2. 熟悉触发器之间的相互转换方法。

3. 学习触发器在时序电路中的应用。

二、实验原理触发器是一种具有记忆功能的逻辑电路,可以存储1位二进制信息。

触发器分为基本触发器和时钟触发器两大类。

基本触发器包括RS触发器、JK触发器、D触发器和T触发器。

触发器之间的相互转换是数字电路设计中的重要环节。

三、实验仪器与设备1. 数字电路实验箱2. 示波器3. 信号发生器4. 电源四、实验内容与步骤1. 观察基本RS触发器(1)连接电路:将RS触发器的S端连接到高电平,R端连接到低电平,观察Q和Q'端的状态。

(2)改变输入:将S端连接到低电平,R端连接到高电平,观察Q和Q'端的状态。

(3)总结:基本RS触发器具有置0、置1和保持功能。

2. 观察JK触发器(1)连接电路:将JK触发器的J端连接到高电平,K端连接到低电平,观察Q和Q'端的状态。

(2)改变输入:将J端连接到低电平,K端连接到高电平,观察Q和Q'端的状态。

(3)总结:JK触发器具有置0、置1、置Q和置Q'功能。

3. 观察D触发器(1)连接电路:将D触发器的D端连接到高电平,观察Q和Q'端的状态。

(2)改变输入:将D端连接到低电平,观察Q和Q'端的状态。

(3)总结:D触发器具有置0和置1功能。

4. 观察T触发器(1)连接电路:将T触发器的T端连接到高电平,观察Q和Q'端的状态。

(2)改变输入:将T端连接到低电平,观察Q和Q'端的状态。

(3)总结:T触发器具有置Q和置Q'功能。

5. 触发器之间的相互转换(1)RS触发器与JK触发器转换:将RS触发器的S端连接到J端,R端连接到K 端。

(2)D触发器与T触发器转换:将D触发器的D端连接到T端。

6. 触发器在时序电路中的应用(1)设计一个4位二进制计数器:使用D触发器连接成4位二进制计数器,观察计数过程。

数电实验报告—触发器及其应用

数电实验报告—触发器及其应用

实验三触发器及其应用一、实验目的1、熟悉基本RS触发器、D触发器的功能测试。

2、了解触发器的触发方式及出发特点。

3、熟悉触发器的实际应用。

二、实验设备数字电路实验箱、数字双踪示波器、74LS00、74LS74。

三、实验原理触发器是一个具有记忆功能的二进制信息存储器件,是构成时序电路的最基本逻辑单元。

也是数字逻辑电路中一种重要的单元电路。

触发器具有两个稳定状态,即“0”和“1”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。

按其功能可分为RS触发器、JK触发器、D触发器、T和T'触发器。

触发方式有电平触发和边沿触发两种。

1、基本RS触发器是最基本的触发器。

如图所示由二个与非门交叉耦合构成。

具有置“0”、置“1”和“保持”三种功能。

2、D触发器在时钟脉冲CP的前沿(正跳变0 1)发生翻转,具有置0、置1两种功能。

D触发器应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生器等。

四、实验内容1、设计水泵开关要求水位上到B水泵关闭,水位下降到A水泵开启。

(74LS00)设A(B)为0表示水位低于A(B),A(B)为1时水位高于A (B)。

据此可列出真值表:A B RD SD Q0 0 1 0 11 0 1 1 保持1 1 0 1 0RD = B SD = A实现该逻辑功能的电路图如下:2、设计智力竞赛中二人抢答装置,要求先抢答者按下开关同时封锁后抢答者的开关控制,最后由主持人清除灯光显示。

利用74LS00和74LS74实现该设计:3、实现二分频电路二分频波形:。

数电实验报告触发器

数电实验报告触发器

数电实验报告触发器触发器是数字电路中常用的一种元件,它可以存储和传输信息。

在数电实验中,触发器是一个非常重要的实验内容。

本文将介绍触发器的基本概念、工作原理以及实验过程中的一些注意事项。

一、触发器的基本概念触发器是一种能够在特定条件下改变输出状态的电路元件。

它可以存储一个比特的信息,并根据输入信号的变化来改变输出信号的状态。

触发器有很多种类,其中最常见的是D触发器、JK触发器和SR触发器。

二、触发器的工作原理触发器的工作原理可以用时序图来表示。

以D触发器为例,它有两个输入端(D和CLK)和两个输出端(Q和Q')。

当CLK信号上升沿到来时,D触发器会根据D端的输入信号来改变Q端的输出状态。

如果D端为高电平,那么Q端将保持高电平;如果D端为低电平,那么Q端将保持低电平。

三、实验过程中的注意事项在进行触发器实验时,需要注意以下几点:1. 选择合适的电源电压和电阻:触发器的工作电压范围一般在3V到15V之间,因此在实验中需要选择适当的电源电压。

此外,为了保证电路的稳定性,还需要选择合适的电阻值。

2. 连接正确的电路:触发器实验中,需要将触发器与其他元件(如开关、电源等)正确连接起来。

如果连接错误,可能会导致触发器无法正常工作。

3. 使用合适的测试仪器:在实验中,可以使用示波器、逻辑分析仪等测试仪器来观察触发器的输入输出信号波形。

这样可以更加直观地了解触发器的工作状态。

4. 注意触发器的时序关系:触发器的输出状态是根据输入信号的变化来决定的,因此在实验中需要注意触发器的时序关系。

例如,在D触发器实验中,需要在CLK信号上升沿到来之前,将正确的输入信号D输入到触发器中。

四、实验结果及分析在进行触发器实验后,可以通过观察示波器或逻辑分析仪上的波形图来分析触发器的工作状态。

根据波形图,可以判断触发器是否正常工作,并进一步分析其性能指标,如响应时间、稳定性等。

五、实验应用及展望触发器在数字电路中有广泛的应用。

触发器及应用实验结论

触发器及应用实验结论

触发器及应用实验结论触发器是一种在特定条件下自动执行某些操作的电路或设备。

它可以感知到输入信号的变化并在满足特定条件时产生输出信号。

触发器在数字电路和计算机系统中广泛应用,可以用于存储临时数据、控制数据流、实现时序逻辑等。

触发器按照功能和特性的不同可以分为多种类型,常见的有RS触发器、JK触发器、D触发器等。

下面将分别介绍这些触发器及其应用实验结论。

1. RS触发器:RS触发器由两个互补型与非门(NAND)构成,其输入端分别为R和S。

当RS触发器的R和S输入均为0时,输出保持不变;当R为1,S 为0时,输出为0;当R为0,S为1时,输出为1;当R和S同时为1时,输出取决于触发器的状态。

RS触发器可以用于存储单个位的数据。

应用实验结论:实验观察到,当R和S输入分别为0时,输出保持不变;当R 为1,S为0时,输出为0;当R为0,S为1时,输出为1;当R和S同时为1时,输出取决于触发器之前的状态。

2. JK触发器:JK触发器由两个互补型与非门(NAND)和两个与门(AND)构成,其输入端分别为J和K。

JK触发器在RS触发器的基础上进行了改进,可以避免R和S同时为1时输出的不确定性。

当JK触发器的J和K输入均为0时,输出保持不变;当J为1,K为0时,输出为1;当J为0,K为1时,输出为0;当J和K同时为1时,输出反转。

应用实验结论:实验观察到,当J和K输入分别为0时,输出保持不变;当J 为1,K为0时,输出为1;当J为0,K为1时,输出为0;当J和K同时为1时,输出反转。

3. D触发器:D触发器由一个与门(AND)和一个互补型与非门(NAND)构成,其输入端为D。

D触发器的输入信号直接传递到输出端,可以用于存储单个位的数据。

D触发器常用于时钟信号,用来控制数据的读写操作。

应用实验结论:实验观察到,D触发器的输出与D信号的输入一致,当D信号发生变化时,输出也随之变化。

除了上述应用实验结论,触发器还可以用于实现计数器、时序逻辑等复杂的功能。

实验报告——触发器及其应用

实验报告——触发器及其应用

实验四项目名称:触发器及其应用一、实验目的1、了解基本RS、JK和D触发器的逻辑功能2、了解时钟对触发器的触发作用3、能用触发器设计基本的时序逻辑电路二、实验设备1、数字电路实验箱2、74LS112 74LS00 74LS74三、实验内容及步骤1、测试基本RS触发器的逻辑功能本实验是选取74LS00芯片(引脚如图4-7所示)中两个与非门交叉耦合而成,如图4-8所示。

根据图4-8连线,d S、d R端分别接在实验箱上的逻辑电平选择开关上,输出Q和Q分别接在实验箱上的LED电平指示上。

按表4-5选择输入状态,测试并记录结果。

图4-7 74LS00引脚图图4-8 基本RS触发器表4-5d S d R Q Q011110112、JK触发器(1) 测试置位端S D和复位端R D 的功能按表4-6,将74LS112芯片(引脚如图4-9所示)的R D、S D、J、K端分别接逻辑电平选择开关,CP 接实验箱中的单脉冲下降沿触发输出端,Q、Q端分别接至实验箱的LED电平指示上。

根据表4-6,确定R D,S D、J、K端状态,按下单脉冲触发按钮,测试并记录实验结果(表中“×”表示无关项,即可置于任意状态)。

图4-9 74LS112引脚图表4-6(2) 测试JK触发器的逻辑功能按表4-7,测试JK触发器的逻辑功能。

将CP接单脉冲下降沿触发输出端,J、K、R D、S D端分别接逻辑电平选择开关,Q端接在实验箱的LED电平指示上。

利用置位端S D和复位端R D的功能,根据表4-6预置现态Q n ,然后R D 、S D 端同时置“1”,J 、K 状态按表4-7设定。

按下单脉冲触发按钮,测试并记录结果。

表4-73、D 触发器(1) 测试置位端S D 、复位端R D 的功能。

将74LS74芯片(引脚如图4-10所示)的D 、S D 、R D 端分别接逻辑电平选择开关,CP 接实验箱中的单脉冲上升沿触发端输出端,Q 、Q 分别接在实验箱的LED 电平指示上。

数电实验报告_触发器

数电实验报告_触发器

一、实验目的1. 理解触发器的概念和基本原理;2. 掌握触发器的逻辑功能和应用;3. 熟悉触发器电路的搭建和调试方法;4. 通过实验验证触发器的功能和应用。

二、实验原理触发器是一种具有记忆功能的电子电路,能够存储一个二进制信息。

它根据输入信号的变化,在一定的条件下可以改变其输出状态,从而实现数据的存储和传递。

触发器是数字电路中的基本单元,广泛应用于计数器、寄存器、存储器等数字系统中。

触发器主要分为两大类:电平触发器和边沿触发器。

电平触发器在输入信号保持一定电平期间,输出状态才会发生变化;而边沿触发器仅在输入信号的跳变沿处改变输出状态。

常见的触发器有RS触发器、D触发器、JK触发器和T触发器等。

以下分别介绍这些触发器的原理和逻辑功能。

1. RS触发器:由两个与非门交叉耦合而成,具有两个输入端(S、R)和两个输出端(Q、Q')。

当S=0,R=1时,触发器置1;当S=1,R=0时,触发器置0;当S=0,R=0时,触发器保持原状态;当S=1,R=1时,触发器处于不确定状态。

2. D触发器:由一个与非门和两个反相器组成,具有一个输入端(D)和两个输出端(Q、Q')。

当输入信号D变化时,触发器的输出状态随之变化,即D=1时,Q=1;D=0时,Q=0。

3. JK触发器:由两个与非门交叉耦合而成,具有两个输入端(J、K)和两个输出端(Q、Q')。

当J=K=0时,触发器保持原状态;当J=1,K=0时,触发器置1;当J=0,K=1时,触发器置0;当J=K=1时,触发器翻转。

4. T触发器:由一个与非门和两个反相器组成,具有一个输入端(T)和两个输出端(Q、Q')。

当T=1时,触发器翻转;当T=0时,触发器保持原状态。

三、实验内容及步骤1. 触发器电路搭建:根据实验原理,搭建RS触发器、D触发器、JK触发器和T触发器电路。

2. 触发器功能测试:通过改变输入信号,观察输出端Q的逻辑信号及其下一逻辑状态,验证触发器的逻辑功能。

数电实验五触发器实验报告

数电实验五触发器实验报告

数电实验五触发器实验报告一、实验目的二、实验原理三、实验器材四、实验步骤五、实验结果分析六、实验总结一、实验目的本次数电实验旨在通过触发器实验,加深学生对于触发器的理解和应用,掌握触发器的工作原理及其在电路中的应用。

二、实验原理1. 触发器概述触发器是一种存储器件,可以将输入信号转换成稳定的输出信号,并且能够记住先前输入过的状态。

触发器有两个稳态(高电平或低电平),并且只有在时钟信号到来时才会改变状态。

2. SR锁存器SR锁存器是最简单的触发器之一,由两个交叉耦合反相输出(NOR或NAND)门构成。

当S=1,R=0时,Q=1;当S=0,R=1时,Q=0;当S=R=0时,保持上一个状态不变。

但是SR锁存器存在一个致命缺陷——SET和RESET不能同时为1。

3. D锁存器D锁存器是由一个数据输入口和一个时钟输入口组成。

当D为1且时钟信号到来时,Q会被置为1;当D为0且时钟信号到来时,Q会被置为0。

D锁存器可以看做是SR锁存器的一种特殊情况,即S=D,R=not D。

4. JK锁存器JK锁存器是由J、K、时钟和输出端Q组成的。

当J=1,K=0时,Q=1;当J=0,K=1时,Q=0;当J=K=1时,Q状态取反;当J=K=0时,保持上一个状态不变。

JK锁存器可以看做是SR锁存器的一种改进型。

5. T锁存器T锁存器是由T、时钟和输出端Q组成的。

当T为1且时钟信号到来时,Q状态取反;当T为0且时钟信号到来时,保持上一个状态不变。

T锁存器可以看做是JK锁存器的一种特殊情况,即J=T,K=not T。

三、实验器材本次实验所需材料如下:- 数字电路实验箱- 74LS73触发器芯片- 电源线、万用表等四、实验步骤1. 按照电路图连接74LS73芯片。

2. 打开电源并接通电路。

3. 分别将CLK输入高低电平,并记录输出结果。

4. 将D输入高低电平,并记录输出结果。

5. 将J、K输入高低电平,并记录输出结果。

6. 将T输入高低电平,并记录输出结果。

实验三触发器及应用

实验三触发器及应用

实验三触发器及应用触发器(Trigger)是一种特殊的电路组件,可以在特定的输入条件下产生输出信号。

触发器常常用于数字电路设计、时序控制、存储器单元和计数器等应用中。

实验三触发器主要包括RS触发器、JK触发器和D触发器。

以下将分别介绍这三种触发器的原理及其应用。

1. RS触发器RS触发器是一种最基本的触发器,在数字电路设计中非常常见。

它由两个交叉反馈的NAND门组成。

其中,R和S是设置和复位输入,Q和Q'是输出。

当R=0,S=1时,输出为0,当R=1,S=0时,输出为1。

当R=0,S=0或者R=1,S=1时,输出保持不变。

RS触发器的应用非常广泛,特别是在存储器单元和计数器中。

例如,可以使用RS触发器来设计一个简单的RS触发器存储器单元,将其应用于存储二进制数据。

此外,RS触发器还可以与其他触发器组合,构建更复杂的序列逻辑电路。

2. JK触发器JK触发器是基于RS触发器改进而来的触发器,它具有RS触发器所拥有的功能,并且还可以解决RS触发器中输入同时为1时的不确定性问题。

JK触发器由两个交叉反馈的NAND门组成。

其中,J和K是设置和复位输入,Q和Q'是输出。

当J=1,K=0时,输出为1;当J=0,K=1时,输出为0;当J=1,K=1时,输出与之前的状态取反;当J=0,K=0时,输出保持不变。

JK触发器的应用也非常广泛。

它可以用于设计计数器、频率除法器、位移寄存器等。

例如,可以使用JK触发器设计一个计数器,实时计算输入的脉冲数量。

此外,JK触发器还可以用于构建时序控制电路,实现时序逻辑功能。

3. D触发器D触发器是一种特殊的触发器,其中输入D作为数据输入,而不是设置或复位输入。

D触发器由一个NAND门和一个反相器组成。

其中,D是数据输入,CLK 是时钟输入,Q和Q'是输出。

当时钟信号上升沿到来时,D触发器的输出将与D输入同步,并保持在下一个时钟上升沿之前的状态。

D触发器是存储器元件中最常用的触发器之一。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验三触发器及其应用
一、实验目的
1、熟悉基本RS触发器、D触发器的功能测试。

2、了解触发器的触发方式及出发特点。

3、熟悉触发器的实际应用。

二、实验设备
数字电路实验箱、数字双踪示波器、74LS00、74LS74。

三、实验原理
触发器是一个具有记忆功能的二进制信息存储器件,是构成时序电路的最基本逻辑单元。

也是数字逻辑电路中一种重要的单元电路。

触发器具有两个稳定状态,即“0”和“1”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。

按其功能可分为RS触发器、JK触发器、D触发器、T和T'触发器。

触发方式有电平触发和边沿触发两种。

1、基本RS触发器是最基本的触发器。

如图所示由二个与非门交叉耦合构成。

具有置“0”、置“1”和“保持”三种功能。

2、D触发器在时钟脉冲CP的前沿(正跳变0 1)发生翻转,具有置0、置1两种功能。

D触发器应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生器等。

四、实验内容
1、设计水泵开关要求水位上到B水泵关闭,水位下降到A水泵开启。

(74LS00)
设A(B)为0表示水位低于A(B),A(B)为1时水位高于A (B)。

据此可列出真值表:
A B RD SD Q
0 0 1 0 1
1 0 1 1 保持
1 1 0 1 0
RD = B SD = A
实现该逻辑功能的电路图如下:
2、设计智力竞赛中二人抢答装置,要求先抢答者按下开关同时封锁后抢答者的开关控制,最后由主持人清除灯光显示。

利用74LS00和74LS74实现该设计:
3、实现二分频电路
二分频波形:。

相关文档
最新文档