复习题(数电)

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电子技术》复习题

一、填空题

1.

(127)10= ( )2=( )8=( )16= ( )8421BCD

2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为

3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。

4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。

5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。

6. 函数 的反函数 = 。

7. OC 门的典型应用 , 和 。

8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。

9. 优先编码器74LS148输入为

```

,输出为

。当使能输入

,

时,输出

应为________________________。

10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。 11. 一个十六选一的数据选择器,其选择控制信号端有________个。 12. J-K 触发器在直接复位时应使D R =________ ,D S =________。 13. JK 触发器的特性方程为 。

14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。

15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为

_________________________。 16. 构造一个模6计数器需要 个状态, 个触发器。

17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个

触发器,它有 个无效状态。

18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。若存储一字节二

进制信息,需要_____________个触发器。

19. 若要制成一个60分频器,至少需要 片74LS161。 20. 就工作方式而言,时序逻辑电路可分为 和 。 21. 组合电路与时序电路的主要区别: 。

22. 555定时器外接电阻R 和电容C 构成单稳态触发器,其脉冲宽度t W = ,它主要用于脉冲波

形的 。

23. 555定时器外接电阻R 和电容C 构成单稳态触发器,其脉冲宽度t W = ,它主要用于脉冲波

形的 。

24. 555定时器构成的多谐振荡器,其振荡周期是_____________________。 25. 施密特触发器和多谐振荡器中, 用来变换波形。

26.A/D转换器可将________信号转换成_______信号,而D/A转换器可将_______信号转换成_______信

号。

27.一个四位D/A转换电路,其基准电压为10V,当D3D2D1D0=1000时,对应的输出模拟电压为________V。

当D3D2D1D0=0001时,对应的输出模拟电压为__________ V。

28.设某函数的表达式F=A+B,若用4选1数据选择器来设计,则数据端D0D1D2D3的状态是___________。(设A为权值高位)

二、判断改错题

()1、组合逻辑电路没有记忆功能。

()2、JK触发器只要J,K端同时为1,则一定引起状态翻转。

()3、二进制并行加法器中,采用先行进位的目的是简化电路结构。

()4、主从JK触发器在CP=1期间,可能翻转一次,一旦翻转就不会翻回原来的状态。

()5、八输入TTL“或非门”集成电路74LS28,电源电压端接3~15V,使用时,将多余的输入端接工作电源。

三、选择题

1.在下列一组数中,最大数是___________。

A. (258)10

B. (100000001)2

A.

B. C. (103)16 D. (001001010111)8421BCD

2.数字信号和模拟信号的不同之处是()。

A.数字信号在大小上不连续,时间上连续,模拟信号则相反;

B.数字信号在大小上.连续,时间上不连续,模拟信号则相反;

C.数字信号在大小和时间上均不连续,模拟信号则相反;

3.逻辑函数中的最小项______。

A.任何两个不同的最小项乘积为1

B.任何两个不同的最小项乘积为0

C.任何两个不同的最小项乘积为1或0

4.指出下列各式中哪个是四变量A,B,C,D的最小项()

A、ABC

B、A+B+C+D

C、ABCD

D、A+B+D

5.组合逻辑电路的设计是指__________。

A.已知逻辑要求,求解逻辑表达式并画逻辑图的过程

B.已知逻辑要求,列真值表的过程

C.已知逻辑图,求解逻辑功能的过程

6.若要求三输入端的与非门输出低电平,其输入端应是()。

A.至少有一个是低电平;B、最多有一个是高电平;

C、全为高电平;

D、全为低电平;

7.下列哪类触发器有空翻现象:

A.同步R-S触发器

B.主从R-S触发器

C.维阻R-S 触发器

D.边沿R-S 触发器

8. 欲设计一个二十四进制计数器,至少需要______个触发器。

A 、3

B 、4

C 、5

D 、24

9. 在以下各种电路中,属于组合电路的有________。

A .计数器

B .触发器

C .寄存器

D .数据选择器

10. 在大多数情况下,对于译码器而言________。

A .其输入端数目少于输出端数目

B .其输入端数目多于输出端数目

C . 其输入端数目与输出端数目几乎相同 11. 对于同步时序电路而言_____________。

A.

电路由同一种类型触发器构成 ; B .电路中触发器必须具有复位功能

C. 电路中各触发器由同一时钟触发 12. JK 触发的特性方程

________。

A .

B .

C .

13. 输出状态和输入信号相同的触发器叫________触发器。

A .RS

B .D

C .T

D .JK

14. 边沿JK 触发器,当J = 1,K = 0时,触发器的次态是( )。

A 、1

B 、0

C 、Q n

D 、Q n

15. 下列属于时序逻辑电路的有( )。

A 、全加器;

B 、译码器;

C 、计数器;

D 、选择器

16. 同步R-S 触发器,当0==D S S ,1==D R R 时,该触发器具有( )功能。

A 、置“1”

B 、置“0”

C 、不定

D 、保持

17. 欲设计一个二十四进制计数器,至少需要( )个触发器。

A 、3

B 、4

C 、5

D 、24

18. 图1所示为某逻辑电路的输入信号(A,B )和输出信号(F )的波形,按正逻辑约定可判定该逻辑电路

是( )

A 、与门

B 、与非门

C 、或非门

图 1 图2 图3 19. 触发器如图2所示,该触发器具有( )功能。

A 、计数

B 、保持

C 、置“1”

D 、置“0”

20.

图3所示电路中,若脉冲的频率为f ,则输出端Q 3波形的频率为( ) A 、(1/3)f B 、(1/4)f C 、3f D 、(1/8)f

21. 逻辑函数F=AB+AB 和G=A + B 满足关系。( )

相关文档
最新文档