基于Verilog-的任意模长可加减计数器设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于Verilog 的任意模长可加减计数器设计

一、设计要求

计数器是一种在时钟的触发下,完成计数功能的时序逻辑电路,输出结果由输入时钟和计数器上一状态的计数共同决定。本设计要求实现的计数器,具有以下功能:

(1)要求实现计数器工作状态的控制;

(2)要求实现计数器的异步清零功能;

(3)要求实现计数器递增和递减的功能;

(4)要求实现计数器的计数范围(模长)任意改变;

二、设计思路

计数器工作状态的控制,可以设计一个使能端,在外部时钟的触发下,只有当使能端信号有效(高电平),才启动计数器的计数功能(递增或递减),否则计数器输出结果不变。

计数器的异步清零功能,可以设计一个外部输入的清零端,在外部输入信号有效(低电平)的情况下,直接清零计数器,不用等待下一个外部时钟的触发,即计数器的清零是异步的。

计数器计数方向的控制,设计一个加减可控的信号端口,在时钟的触发、异步清零无效以及计数器使能端有效的情况下,该输入端为高电平则计数器完成递增功能,低电平则完成递减功能。

实现计数器的任意模长,即进入下一个计数周期,其计数的最大值可以发生变化。设计一个4位(最大模长为16)的输入端口,可以在当前计数周期结束,即计数器产生一个溢出信号的同时,判断该端口输入的信号是否发生变化,通过相邻两个计数周期的端口数据作异或运算,结果为高电平则代表模长发生变化,即进入的下一个计数周期,其计数最大值要发生变化。

三、程序设计

本次设计使用的是Quartus 11.0开发环境,该软件没有自带仿真功能(9.0版本以后都没自带),需要使用第三方的Modelsim软件,故本设计的程序包括计数器的Verilog设计以及仿真测试需要的testbench激励文件两部分。

计数器的Verilog设计:

module Prj(clk,rst_input,en,add_sub,

data_input,full,data_output);

input clk; // 外部时钟

input rst_input; // 外部清零(异步)input en; // 计数使能

input add_sub; // 计数方向

input [3:0] data_input; // 计数器模长输入output reg full; // 计完当前模长output [3:0] data_output; // 计数器输出

reg [3:0] current_counter;// 当前计数值(输出)reg update_length_en; // 改变模长的使能信号// 当前计数周期与上个计数周期的模长输入

reg [3:0] current_clk_data_input,

last_clk_data_in put;

reg [3:0] counter_length; // 下个计数周期的模长reg [1:0] k;

always @(posedge clk,negedge rst_input) begin

if(!rst_input) // 异步清零

begin

full=0;

current_counter=0;

end

else if(en) // 计数使能

begin

if(add_sub) // 加法器

begin

if(current_counter<

(counter_length-1))

begin

current_counter=

current_counter+1;

full=0;

end

else

// 加法器计数完产生full脉冲以触发

// 判断下个计数周期的模长是否变化

begin

current_counter=0;

full=1; //full输出

end

end

else // 减法器

begin

if(current_counter>0)

begin

current_counter=

current_counter-1;

full=0;

end

else // 减法器计数完

begin

current_counter=

counter_length-1;

full=1;

end

end

end

end

//驱动当前计数输出

assign data_output=current_counter;

initial

begin

k=1; // k=1 表示启动计数器的第一个计数周期end

always @(posedge full) // 加法器/减法器完成当前周期计数

// 计完当前周期(即full有效)才更新begin

last_clk_data_input<=data_input; // 上个周期的模长current_clk_data_input=data_input;//当前周期的模长

update_length_en<=last_clk_data_input^

current_clk_data_input;

// update_length_en为更新计数器模长的使能端,

// 异或运算使能端为0代表模长变化 1不变

k=k+1; // k的初值为1,k变化说明计数模长更改过了

if(k==2'd3)

k=2;

end

always @(posedge clk)

begin

if(update_length_en) // 使能有效计数模长变化

counter_length=current_clk_data_input;

else

begin

if(k>=2)

// 下个周期计数器模长不变(保持上次更改的)

counter_length=last_clk_data_input;

相关文档
最新文档