组合逻辑电路分层实验设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

7组合逻辑电路设计
7.1实验任务
一、 自动传输线中停机与告警控制电路设计
某自动传输线由三条传送皮带串联而成,各传送皮带均由一台电机拖动.自物料起点至终点,这三台电机分别设为A 、B 、C.为了避免物料在传输途中堆积于传送带上,要求:A 开机则B 必须开机,B 开机则C 必须开机.否则,应立即停机并发出告警信号F.试用最少的“与非”门(选用74LS00)及“非”门(选用74LS04)设计具有停机与告警功能(用LED 显示)的控制电路.要求:(1)写出设计过程,列真值表,写逻辑函数表达式,画逻辑电路图;
(2)对所设计的电路进行实验测试,记录测试结果填入表1中.
(3)将输入A 、B 接高电平,输入C 接1kHz 的方波,双踪观测输入C 和输出F 的波形并记录.
A
B C F 逻辑状态)(V 电位逻辑状态逻辑状态逻辑状态
逻辑状态
逻辑状态逻辑状态逻辑状态)(V 电位)(V 电位)
(V 电位)
(V 电位)(V 电位)(V 电位)
(V 电位000
00
000000111111
111
1
11表1:
二、设计一个1位二进制全减器,要求用1片74LS138译码器及1片74LS20“与非”门实现.要求:
(1)写出设计过程,列真值表,写逻辑函数表达式,画逻辑电路图;
(2)对所设计的电路进行实验测试,记录测试结果.
三、试分别用74LS138译码器和数据选择器芯片74LS153实现一个可控加、减运算电路.要求当控制端X=“0”时进行1位二进制加法运算;控制端X=“1”时进行1位二进制减法运算.要求:(1)写出设计过程,列真值表,写逻辑函数表达式,画逻辑电路图;
(2)对所设计的电路进行实验测试,记录测试结果.
7.2 各层次实验内容。

相关文档
最新文档