第三章-锁存器与触发器

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

Chapt3 锁存器与触发器

一、选择题

1.N个触发器可以构成能寄存位二进制数码的寄存器。

A.N-1

B.N

C.N+1

D.2N

2.一个触发器可记录一位二进制代码,它有个稳态。

A.0

B.1

C.2

D.3

3.对于D触发器,欲使Q n+1=Q n,应使输入D= 。

A.0

B.1

C.Q

D.Q

4.存储8位二进制信息要个触发器。

A.2

B.3

C.4

D.8

5.对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T= 。

A.0

B.1

C.Q

D.Q

6.对于T触发器,若原态Q n=1,欲使新态Q n+1=1,应使输入T= 。

A.0

B.1

C.Q

D.Q

7.在下列触发器中,有约束条件的是。

A.主从JK F/F

B.主从D F/F

C.同步RS F/F

D.边沿D F/F

8.对于JK触发器,若J=K,则可完成触发器的逻辑功能。

A.RS

B.D

C.T

D.Tˊ

9.欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。

A.J=K=0

B.J=Q,K=Q

C.J=Q,K=Q

D.J=Q,K=0

E.J=0,K=Q

10.欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。

A.J=K=1

B.J=Q,K=Q

C.J=Q,K=Q

D.J=Q,K=1

E.J=1,K=Q

11.欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。

A.J=K=1

B.J=Q,K=Q

C.J=Q,K=1

D.J=0,K=1

E.J=K=1

12.欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。

A.J=K=1

B.J=1,K=0

C.J=K=Q

D.J=K=0

E.J=Q,K=0 13.欲使D触发器按Q n+1=Q n工作,应使输入D= 。

A.0

B.1

C.Q

D.Q

14.下列触发器中,克服了空翻现象的有。

A.边沿D触发器

B.主从RS触发器

C.同步RS触发器

D.主从JK触发器

15.下列触发器中,没有约束条件的是。

A.基本RS触发器

B.主从RS触发器

C.同步RS触发器

D.边沿D触发器

16.为实现将JK触发器转换为D触发器,应使。

A.J=D,K=D

B. K=D,J=D

C.J=K=D

D.J=K=D

17.边沿式D触发器是一种稳态电路。

A.无

B.单

C.双

D.多

二、判断题(正确打√,错误的打×)

1.D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。()

2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。()

3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。()

4.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。()

5.若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。()

6.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。()

7.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。()

8.对钟控触发器而言,时钟脉冲确定触发器状态何时转换,输入信号确定触发器状态如何转换。()

9.采用主从式结构,或者增加维持阻塞功能,都可解决触发器的“空翻”现象。()

三、填空题

1.触发器有个稳态,存储8位二进制信息要个触发器。

2.一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S= 且R= 的信号。

3.触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。

4.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是。

5.在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触

发方式为 式或 式的触发器不会出现这种现象。

6.若使JK 触发器直接置1,必须使S D = ,R D = ,而与输入信号J 、K 及 信号无关。

四、综合题

1.在图3-1(a )所示同步SR 锁存器电路中,若CP 、S 、R 的电压波形如图3-1(b )所示,试画出Q 、Q 端与之对应的电压波形。假设锁存器的初始状态为0。

CP

R

S

Q

G 3

4

G 2

Q

S CP

R

Q

Q

(a ) (b )

图3-1

2.将负边沿触发的JK 触发器转换为T′触发器时,在不添加任何其它器件的条件下,有几种连接方案?请画出外部连接图。 3.时序波形相关:

(1)画出图3-2所示触发器输出

Q 的波形。

Q

J Q K

CP

Q

K J CP

图3-2

(2)图3-3所示电路触发器的初态均为0,画出B 、C 的波形。

CP 1

C

B C

图3-3

4.SR 触发器的逻辑符号如图3-4(a )所示,设其初始状态为逻辑0,如果给定CP 、S 、R 的波形如图3-4(b )所示,试画出相应的输出Q 波形。

相关文档
最新文档